JPH0749428Y2 - 光電スイッチ回路 - Google Patents
光電スイッチ回路Info
- Publication number
- JPH0749428Y2 JPH0749428Y2 JP1990049440U JP4944090U JPH0749428Y2 JP H0749428 Y2 JPH0749428 Y2 JP H0749428Y2 JP 1990049440 U JP1990049440 U JP 1990049440U JP 4944090 U JP4944090 U JP 4944090U JP H0749428 Y2 JPH0749428 Y2 JP H0749428Y2
- Authority
- JP
- Japan
- Prior art keywords
- circuit
- stage
- output
- signal
- light
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Lifetime
Links
Landscapes
- Optical Transform (AREA)
Description
【考案の詳細な説明】 (a)産業上の利用分野 この考案は、投光回路から投光された光を受光回路にお
いて受光し、物体の有無を検出する光電スイッチ回路に
関し、特に受光回路側において雑音光(ノイズ)による
誤動作を防止するようにした光電スイッチ回路に関す
る。
いて受光し、物体の有無を検出する光電スイッチ回路に
関し、特に受光回路側において雑音光(ノイズ)による
誤動作を防止するようにした光電スイッチ回路に関す
る。
(b)従来の技術 パルス変調された光を投光回路から投光し、受光回路に
おける光の有無によって被検出物の有無を検出するよう
にした光電スイッチ回路では、ノイズによる誤動作の発
生を防止しなければならない。この誤動作の発生防止の
ために、受光回路から出力されたパルス信号を積分回路
に入力し、この積分出力を弁別回路において所定レベル
で弁別し、オン/オフのスイッチング出力を抽出してい
た。ところが、この積分回路はコンデンサやコイル等の
リアクタンス素子によって構成されており、光電スイッ
チ回路をIC化する場合にはこのリアクタンス素子を外付
けしなければならず、小型化の妨げとなる問題があっ
た。また、積分回路の時定数がこれらリアクタンス素子
の固体差によってばらつきを生じ、動作時間に誤差を生
じる問題があった。
おける光の有無によって被検出物の有無を検出するよう
にした光電スイッチ回路では、ノイズによる誤動作の発
生を防止しなければならない。この誤動作の発生防止の
ために、受光回路から出力されたパルス信号を積分回路
に入力し、この積分出力を弁別回路において所定レベル
で弁別し、オン/オフのスイッチング出力を抽出してい
た。ところが、この積分回路はコンデンサやコイル等の
リアクタンス素子によって構成されており、光電スイッ
チ回路をIC化する場合にはこのリアクタンス素子を外付
けしなければならず、小型化の妨げとなる問題があっ
た。また、積分回路の時定数がこれらリアクタンス素子
の固体差によってばらつきを生じ、動作時間に誤差を生
じる問題があった。
そこで、従来の光電スイッチ回路では特公昭56−28049
号公報に開示されているように、受光回路から出力され
たパルス信号を直列入力並列出力型シフトレジスタに一
定周期で直列に入力し、このシフトレジスタの並列出力
が全て“1"の時にセットされ、全て“0"となった時にリ
セットされるフリップフロップを設け、このフリップフ
ロップの出力をスイッチング出力として取り出すように
したものがあった。以上の構成によりコンデンサやコイ
ル等のリアクタンス素子を用いることなくパルス信号の
遅延を行い、外付けされる電子部品を不要にして小型化
を容易にし、IC化に適した光電スイッチ回路を得るよう
にしている。
号公報に開示されているように、受光回路から出力され
たパルス信号を直列入力並列出力型シフトレジスタに一
定周期で直列に入力し、このシフトレジスタの並列出力
が全て“1"の時にセットされ、全て“0"となった時にリ
セットされるフリップフロップを設け、このフリップフ
ロップの出力をスイッチング出力として取り出すように
したものがあった。以上の構成によりコンデンサやコイ
ル等のリアクタンス素子を用いることなくパルス信号の
遅延を行い、外付けされる電子部品を不要にして小型化
を容易にし、IC化に適した光電スイッチ回路を得るよう
にしている。
(c)考案が解決しようとする課題 しかしながら、上記従来の光電スイッチ回路では、スイ
ッチング出力の設定を行うフリップフリップのセット/
リセットをシフトレジスタの並列出力が全て“1"または
“0"の時に切り換えるようにしていたため、シフトレジ
スタの段数分の並列出力が入力されるANDゲートが必要
になり、遅延段数の増加にあたってはシフトレジスタの
増設にともなってANDゲートへの入力ラインをも増設し
なければならず、遅延段数の増減にともなって大幅な回
路構成の変更が必要になり、遅延段数の変更を容易に行
うことができない問題があった。
ッチング出力の設定を行うフリップフリップのセット/
リセットをシフトレジスタの並列出力が全て“1"または
“0"の時に切り換えるようにしていたため、シフトレジ
スタの段数分の並列出力が入力されるANDゲートが必要
になり、遅延段数の増加にあたってはシフトレジスタの
増設にともなってANDゲートへの入力ラインをも増設し
なければならず、遅延段数の増減にともなって大幅な回
路構成の変更が必要になり、遅延段数の変更を容易に行
うことができない問題があった。
この考案の目的は、最終段のシフトレジスタの出力を直
接スイッチング出力として取り出すことにより、受光回
路の出力パルス信号の弁別を行うフリップフロップを不
要にし、回路構成の変更を必要とすることなく容易に遅
延段数の変更を行うことができる光電スイッチ回路を提
供することにある。
接スイッチング出力として取り出すことにより、受光回
路の出力パルス信号の弁別を行うフリップフロップを不
要にし、回路構成の変更を必要とすることなく容易に遅
延段数の変更を行うことができる光電スイッチ回路を提
供することにある。
(d)課題を解決するための手段 この考案の光電スイッチ回路は、パルス変調された光を
投光する投光回路および投光回路からの光を受光する受
光回路と、 受光回路のパルス信号が入力されるn段のシフトレジス
タと、m段目(1≦m<n)およびn段目のシフトレジ
スタのセット出力の論理積をm+1段目のシフトレジス
タの直接セット端子に入力するセット出力論理積手段
と、m段目およびn段目のシフトレジスタのリセット出
力の論理積をm+1段目のシフトレジスタの直接リセッ
ト端子に入力するリセット出力論理積手段と、を有する
信号処理回路と、 から構成したことを特徴とする。
投光する投光回路および投光回路からの光を受光する受
光回路と、 受光回路のパルス信号が入力されるn段のシフトレジス
タと、m段目(1≦m<n)およびn段目のシフトレジ
スタのセット出力の論理積をm+1段目のシフトレジス
タの直接セット端子に入力するセット出力論理積手段
と、m段目およびn段目のシフトレジスタのリセット出
力の論理積をm+1段目のシフトレジスタの直接リセッ
ト端子に入力するリセット出力論理積手段と、を有する
信号処理回路と、 から構成したことを特徴とする。
また、前記投光回路に供給するパルス信号を発生する第
1の発振器と、前記シフトレジスタの各段に入力するク
ロックパルスを発生する第2の発振器と、を別体に設け
ることもできる。
1の発振器と、前記シフトレジスタの各段に入力するク
ロックパルスを発生する第2の発振器と、を別体に設け
ることもできる。
(e)作用 この考案においては、投光回路から投光された光が受光
回路により受光され、この受光回路の受光パルス信号が
信号処理回路に入力される。信号処理回路はn段のシフ
トレジスタとセット出力論理積手段と、リセット出力論
理積手段とを備えている。受光回路の受光パルス信号は
第1段のシフトレジスタに入力され、この第1段のシフ
トレジスタからはセット信号が出力される。この第1段
のシフトレジスタのセット信号は第2段のシフトレジス
タに入力され、順次次段のシフトレジスタにセット信号
を入力していく。また、受光回路の受光パルス信号が入
力されない場合には第1段のシフトレジスタはリセット
され、そのリセット信号が順次次段のシフトレジスタに
入力されていく。
回路により受光され、この受光回路の受光パルス信号が
信号処理回路に入力される。信号処理回路はn段のシフ
トレジスタとセット出力論理積手段と、リセット出力論
理積手段とを備えている。受光回路の受光パルス信号は
第1段のシフトレジスタに入力され、この第1段のシフ
トレジスタからはセット信号が出力される。この第1段
のシフトレジスタのセット信号は第2段のシフトレジス
タに入力され、順次次段のシフトレジスタにセット信号
を入力していく。また、受光回路の受光パルス信号が入
力されない場合には第1段のシフトレジスタはリセット
され、そのリセット信号が順次次段のシフトレジスタに
入力されていく。
このようにして各段のシフトレジスタのセット信号およ
びリセット信号が次段のシフトレジスタに入力されてい
き、最終段のシフトレジスタのセット信号およびリセッ
ト信号がオン/オフのスイッチング出力として取り出さ
れる。また、m段目のシフトレジスタのセット信号およ
びn段目のシフトレジスタのセット信号の論理積がセッ
ト出力論理積手段によりm+1段目以降のシフトレジス
タの直接セット端子に入力され、m段目およびn段目の
シフトレジスタのリセット信号の論理積がリセット出力
論理積手段よりm+1段目以降のシフトレジスタの直接
リセット端子に入力される。
びリセット信号が次段のシフトレジスタに入力されてい
き、最終段のシフトレジスタのセット信号およびリセッ
ト信号がオン/オフのスイッチング出力として取り出さ
れる。また、m段目のシフトレジスタのセット信号およ
びn段目のシフトレジスタのセット信号の論理積がセッ
ト出力論理積手段によりm+1段目以降のシフトレジス
タの直接セット端子に入力され、m段目およびn段目の
シフトレジスタのリセット信号の論理積がリセット出力
論理積手段よりm+1段目以降のシフトレジスタの直接
リセット端子に入力される。
したがって、m段目からn段目までのシフトレジスタの
段数に相当する数の受光パルス信号が受光回路から連続
して出力された際に初めてn段目のシフトレジスタから
セット信号が出力される。また、m段目からn段目まで
のシフトレジスタの段数に相当する数の受光パルス信号
が続けて受光回路から出力されなかった時に初めてn段
目のシフトレジスタからリセット信号が出力される。こ
のように、信号処理回路のスイッチング出力としてn段
目のシフトレジスタのセット信号およびリセット信号を
用いるため、シフトレジスタの段数を増加する場合には
中間段にシフトレジスタを追加するだけでよく、他の回
路構成の変更を必要としない。
段数に相当する数の受光パルス信号が受光回路から連続
して出力された際に初めてn段目のシフトレジスタから
セット信号が出力される。また、m段目からn段目まで
のシフトレジスタの段数に相当する数の受光パルス信号
が続けて受光回路から出力されなかった時に初めてn段
目のシフトレジスタからリセット信号が出力される。こ
のように、信号処理回路のスイッチング出力としてn段
目のシフトレジスタのセット信号およびリセット信号を
用いるため、シフトレジスタの段数を増加する場合には
中間段にシフトレジスタを追加するだけでよく、他の回
路構成の変更を必要としない。
(f)実施例 第1図は、この考案の実施例である光電スイッチ回路の
構成を示すブロック図である。
構成を示すブロック図である。
同図に示す光電スイッチ回路は投光回路3および受光回
路4により構成される拡散反射型光電スイッチである。
パルス発振器1は周期的な基本クロックパルスを出力し
ており、分周器2はこの基本クロックパルスを分周して
投光回路3に投光クロックパルスaを供給している。投
光回路3はこの投光クロックパルスaの入力によりパル
ス変調された光を投光する。また、分周器2は信号保持
回路7および信号処理回路8に対して、それぞれリセッ
トパルスcおよび読込クロックパルスeを供給してい
る。投光回路3から投光された光は光電スイッチの前方
に位置する被検出物によって拡散反射し、受光回路4に
よって受光される。
路4により構成される拡散反射型光電スイッチである。
パルス発振器1は周期的な基本クロックパルスを出力し
ており、分周器2はこの基本クロックパルスを分周して
投光回路3に投光クロックパルスaを供給している。投
光回路3はこの投光クロックパルスaの入力によりパル
ス変調された光を投光する。また、分周器2は信号保持
回路7および信号処理回路8に対して、それぞれリセッ
トパルスcおよび読込クロックパルスeを供給してい
る。投光回路3から投光された光は光電スイッチの前方
に位置する被検出物によって拡散反射し、受光回路4に
よって受光される。
受光回路4の出力は増幅回路5を介して弁別回路6に入
力され、所定のしきい値と比較される。弁別回路6から
はしきい値によって弁別された受光パルス信号bが出力
され、信号保持回路7に入力される。信号保持回路7
は、分周器2から入力されたリセットパルスcに基づい
て受光パルス信号bを保持し、受光信号dとして出力す
る。信号処理回路8は、分周器2から供給される読込ク
ロックパルスe毎に受光信号dを読み込み、出力信号f
を出力する。この出力信号fが出力回路9を経て外部に
出力される。
力され、所定のしきい値と比較される。弁別回路6から
はしきい値によって弁別された受光パルス信号bが出力
され、信号保持回路7に入力される。信号保持回路7
は、分周器2から入力されたリセットパルスcに基づい
て受光パルス信号bを保持し、受光信号dとして出力す
る。信号処理回路8は、分周器2から供給される読込ク
ロックパルスe毎に受光信号dを読み込み、出力信号f
を出力する。この出力信号fが出力回路9を経て外部に
出力される。
第2図は、上記光電スイッチ回路の要部の構成を詳細に
示す回路図である。この例においてはm=1,n=5であ
る。
示す回路図である。この例においてはm=1,n=5であ
る。
信号保持回路7はDフリップフロップによって構成され
ており、分周回路2から供給されるリセットパルスc
(アクティブ“H")が“L"レベルの間に受光パルス信号
bが入力されると、その立ち上がりで受光信号dである
Q出力が“H"レベルとなる。一方、リセットパルスcが
“H"レベルになるとQ出力がリセットされ受光信号dが
“L"レベルとなる。
ており、分周回路2から供給されるリセットパルスc
(アクティブ“H")が“L"レベルの間に受光パルス信号
bが入力されると、その立ち上がりで受光信号dである
Q出力が“H"レベルとなる。一方、リセットパルスcが
“H"レベルになるとQ出力がリセットされ受光信号dが
“L"レベルとなる。
信号処理回路8はJKフッリプフロップ13〜17、AND回路1
9〜26およびインバータ回路18から構成されている。上
記信号処理回路8においてJKフリップフロップ13〜17お
よびAND回路20〜22,24〜26が5段のシフトレジスタを構
成している。第1段のJKフリップフロップ13は、分周器
2から供給される読込クロックパルスeの立ち上がりタ
イミングで、信号保持回路7から出力された受信信号d
を読み込む。以下、クロックパルスeに同期して受光信
号dがシフトレジスタ内を送られていく。
9〜26およびインバータ回路18から構成されている。上
記信号処理回路8においてJKフリップフロップ13〜17お
よびAND回路20〜22,24〜26が5段のシフトレジスタを構
成している。第1段のJKフリップフロップ13は、分周器
2から供給される読込クロックパルスeの立ち上がりタ
イミングで、信号保持回路7から出力された受信信号d
を読み込む。以下、クロックパルスeに同期して受光信
号dがシフトレジスタ内を送られていく。
AND回路19は、第1段のJKフッリプフロップ13のQ出力
と、最終段のJKフリップフロップ17のQ出力との論理積
をJKフリップフロップ14〜17のそれぞれの直接セット端
子Sに入力する。この考案のセット出力論理積手段であ
る。したがって、最終段のJKフリップフロップ17のQ出
力fが“H"レベルであり、且つ第1段のJKフリップフロ
ップ13のQ出力gが“H"レベルであると、JKフリップフ
ロップ14〜17は入力状態に無関係にセットされ、それぞ
れのQ出力h,i,j,fが“H"レベルになる。また、AND回路
23は第1段のJKフロップフロップ13の出力mと、最終
段のJKフリップフロップ17の出力rとの論理積をJKフ
ッリプフロップ14〜17の直接リセット端子Rに入力す
る、この考案のリセット出力論理積手段である。したが
って、最終段のJKフリップフロップ17の出力rが“H"
レベルで、且つ第1段のJKフリップフロップ13の出力
mが“H"レベルであると、JKフリップフロップ14〜17が
リセットされ、それぞれの出力n,o,pが“H"レベルに
なる。
と、最終段のJKフリップフロップ17のQ出力との論理積
をJKフリップフロップ14〜17のそれぞれの直接セット端
子Sに入力する。この考案のセット出力論理積手段であ
る。したがって、最終段のJKフリップフロップ17のQ出
力fが“H"レベルであり、且つ第1段のJKフリップフロ
ップ13のQ出力gが“H"レベルであると、JKフリップフ
ロップ14〜17は入力状態に無関係にセットされ、それぞ
れのQ出力h,i,j,fが“H"レベルになる。また、AND回路
23は第1段のJKフロップフロップ13の出力mと、最終
段のJKフリップフロップ17の出力rとの論理積をJKフ
ッリプフロップ14〜17の直接リセット端子Rに入力す
る、この考案のリセット出力論理積手段である。したが
って、最終段のJKフリップフロップ17の出力rが“H"
レベルで、且つ第1段のJKフリップフロップ13の出力
mが“H"レベルであると、JKフリップフロップ14〜17が
リセットされ、それぞれの出力n,o,pが“H"レベルに
なる。
第3図は上記光電スイッチ回路の各点における信号波形
を示すタイミングチャートである。
を示すタイミングチャートである。
被検出物11が光電スイッチの前方にない場合には、受光
回路4は反射光を検出せず、受光パルス信号bは出力さ
れない。この状態から光電スイッチの前方に被検出物11
が出現すると、受光回路4は投光回路3の光の反射光を
受光する。これによって時間t1において受光パルス信号
bが現れ、受光信号dが“H"レベルになる。この受光信
号dが時間t2において、読込クロックパルスeの立ち上
がりタイミングで信号処理回路8に読み込まれ、第1段
目のJKフリップフロップ13のQ出力gが“H"レベルにな
る。
回路4は反射光を検出せず、受光パルス信号bは出力さ
れない。この状態から光電スイッチの前方に被検出物11
が出現すると、受光回路4は投光回路3の光の反射光を
受光する。これによって時間t1において受光パルス信号
bが現れ、受光信号dが“H"レベルになる。この受光信
号dが時間t2において、読込クロックパルスeの立ち上
がりタイミングで信号処理回路8に読み込まれ、第1段
目のJKフリップフロップ13のQ出力gが“H"レベルにな
る。
信号保持回路7を構成するDフリップフロップ12は、分
周回路2から供給されるリセットパルスcによってリセ
ットする。したがって、被検出物11が光電スイッチの前
方に位置している状態では受光信号dは受光パルス信号
bの立ち上がりでオンし、リセットパルスcの立ち上が
りでオフするパルス波形を呈する。信号処理回路8は読
込クロックパルスeの立ち上がりのタイミングで受光信
号dを読み取る。したがって、被検出物11が存在してい
る状態では、読込クロックパルスeの立ち上がりタイミ
ングでJKフリップフロップ13〜17のQ出力g,h,i,j,fが
順に“H"レベルになっていく。このようにして時間t3に
おいて最終段のJKフリップフロップ17のQ出力が“H"レ
ベルになる。また、これとともに、AND回路19の入力レ
ベルがいずれも“H"レベルであり、AND回路19の出力k
も“H"レベルになる。
周回路2から供給されるリセットパルスcによってリセ
ットする。したがって、被検出物11が光電スイッチの前
方に位置している状態では受光信号dは受光パルス信号
bの立ち上がりでオンし、リセットパルスcの立ち上が
りでオフするパルス波形を呈する。信号処理回路8は読
込クロックパルスeの立ち上がりのタイミングで受光信
号dを読み取る。したがって、被検出物11が存在してい
る状態では、読込クロックパルスeの立ち上がりタイミ
ングでJKフリップフロップ13〜17のQ出力g,h,i,j,fが
順に“H"レベルになっていく。このようにして時間t3に
おいて最終段のJKフリップフロップ17のQ出力が“H"レ
ベルになる。また、これとともに、AND回路19の入力レ
ベルがいずれも“H"レベルであり、AND回路19の出力k
も“H"レベルになる。
時間t4においてノイズによって連続して3個の受光パル
ス信号bが消失した場合、第1段〜第3段のJKフリップ
フロップ13〜15のQ出力g,h,iが“L"レベルになるが、
第4段目および第5段目のJKフリップフロップ16,17の
Q出力j,fは“H"レベルのままである。ノイズが除去さ
れて再び受光パルス信号bが出力され始めると、時間t6
において第1段目のJKフリップフロップ13のQ出力gが
再び“H"レベルになる。これにともなってAND回路19の
出力kも“H"レベルになり、JKフリップフロップ14〜17
は直接セット端子に“H"レベルの出力kとが入力される
ことによってセットされ、これらJKフリップフロップ14
〜16のQ出力h,i,j,fは全て“H"レベルになる。これに
よって、最終段のJKフリップフロップ17のQ出力fは継
続的に“H"レベルとなる。
ス信号bが消失した場合、第1段〜第3段のJKフリップ
フロップ13〜15のQ出力g,h,iが“L"レベルになるが、
第4段目および第5段目のJKフリップフロップ16,17の
Q出力j,fは“H"レベルのままである。ノイズが除去さ
れて再び受光パルス信号bが出力され始めると、時間t6
において第1段目のJKフリップフロップ13のQ出力gが
再び“H"レベルになる。これにともなってAND回路19の
出力kも“H"レベルになり、JKフリップフロップ14〜17
は直接セット端子に“H"レベルの出力kとが入力される
ことによってセットされ、これらJKフリップフロップ14
〜16のQ出力h,i,j,fは全て“H"レベルになる。これに
よって、最終段のJKフリップフロップ17のQ出力fは継
続的に“H"レベルとなる。
この後時間t7で被検出物11がなくなると、時間t8におい
て受信信号dが信号処理回路8に入力されなくなり、こ
の時からJKフリップフロップ13〜17のQ出力が順次“L"
レベルになっていく。受信信号dが5回続けて入力され
なくなった時間t9において最終段のJKフリップフロップ
17のQ出力のfが“L"レベルになり、光電スイッチ回路
から検出信号が出力されなくなる。また、同時にAND回
路23の出力lが“H"レベルになり、中間段および最終段
のJKフリップフロップ14〜17がリセットされる。したが
って、再び5回連続して受信信号dが入力されるまで最
終段のJKフッリプフロップ17のQ出力fは“H"レベルに
ならず、検出信号は出力されない。
て受信信号dが信号処理回路8に入力されなくなり、こ
の時からJKフリップフロップ13〜17のQ出力が順次“L"
レベルになっていく。受信信号dが5回続けて入力され
なくなった時間t9において最終段のJKフリップフロップ
17のQ出力のfが“L"レベルになり、光電スイッチ回路
から検出信号が出力されなくなる。また、同時にAND回
路23の出力lが“H"レベルになり、中間段および最終段
のJKフリップフロップ14〜17がリセットされる。したが
って、再び5回連続して受信信号dが入力されるまで最
終段のJKフッリプフロップ17のQ出力fは“H"レベルに
ならず、検出信号は出力されない。
第4図は、請求項(2)に記載した考案に係る実施例の
光電スイッチ回路のブロック図である。
光電スイッチ回路のブロック図である。
同図に示す光電スイッチ回路は、投光回路32と受光回路
35とによって構成される透過型光電スイッチを備え、投
光器59と受光器60との間に位置する被検出物43の有無を
検出する。投光器59は電源回路41によって駆動されるパ
ルス発振器31を備えており、このパルス発振器31から供
給されたクロックパルスaにより投光回路32がパルス変
調された光を投光する。受光器60には第2の電源回路42
によって駆動される第2のパルス発振器33が設けられて
おり、この第2のパルス発振器33から供給されるクロッ
クパルスを分周器34により分周し、信号保持回路38に入
力する。
35とによって構成される透過型光電スイッチを備え、投
光器59と受光器60との間に位置する被検出物43の有無を
検出する。投光器59は電源回路41によって駆動されるパ
ルス発振器31を備えており、このパルス発振器31から供
給されたクロックパルスaにより投光回路32がパルス変
調された光を投光する。受光器60には第2の電源回路42
によって駆動される第2のパルス発振器33が設けられて
おり、この第2のパルス発振器33から供給されるクロッ
クパルスを分周器34により分周し、信号保持回路38に入
力する。
信号保持回路38には受光回路35の受光信号が増幅回路36
および弁別回路37を介して受光パルス信号bとして入力
される。信号保持回路38は分周器34から入力されるリセ
ットパルスcの立ち上がり時まで受信パルス信号bを保
持し、受信信号dとして信号処理回路39に出力する。信
号処理回路39には分周器34から読込クロックパルスeが
供給される。信号処理回路39はこの読込クロックパルス
eの立ち上がりのタイミングで受信信号dを読み取る。
なお、信号保持回路38は第5図に示すようにインバータ
回路71〜79およびAND回路80を備えており、分周器34の
読込クロックパルスに基づいてリッセトパルスcを作成
する。また、信号処理回路39の構成および作用は第1図
の実施例において用いたものと全く同様であるので説明
を省略する。
および弁別回路37を介して受光パルス信号bとして入力
される。信号保持回路38は分周器34から入力されるリセ
ットパルスcの立ち上がり時まで受信パルス信号bを保
持し、受信信号dとして信号処理回路39に出力する。信
号処理回路39には分周器34から読込クロックパルスeが
供給される。信号処理回路39はこの読込クロックパルス
eの立ち上がりのタイミングで受信信号dを読み取る。
なお、信号保持回路38は第5図に示すようにインバータ
回路71〜79およびAND回路80を備えており、分周器34の
読込クロックパルスに基づいてリッセトパルスcを作成
する。また、信号処理回路39の構成および作用は第1図
の実施例において用いたものと全く同様であるので説明
を省略する。
第6図は、上記光電スイッチ回路の各点における信号波
形のタイミングチャートである。
形のタイミングチャートである。
投光器59のクロックパルスaの周期は、受光器60の読込
クロックパルスeの周期よりも小さく設定されており、
読込クロックパルスeの1周期内に少なくとも1回はク
ロックパルスaが出力されるタイミングにされている。
今、被検出物43が投光器59と受光器60との間に位置し投
光回路32から投光された光が受光回路35に到達していな
い状態から、被検出物43が除去されると、時間t11にお
いて受光パルス信号bが信号保持回路38に入力され始め
る。これにともない信号保持回路38が有するDフリップ
フロップ44のQ出力が“H"レベルになり、リセットパル
スcの立ち上がりまでこの状態が保持される。この受光
信号dが読込クロックパルスeの立ち上がりタイミング
で信号処理回路39に読み込まれ、JKフリップフロップ45
のQ出力jが“H"レベルに変わる。このようにして連続
5回受光信号dが信号処理回路39に入力されると、時間
t12において最終段のJKフリップフロップ49のQ出力f
が“H"レベルになり、出力回路10から出力信号が出力さ
れる。
クロックパルスeの周期よりも小さく設定されており、
読込クロックパルスeの1周期内に少なくとも1回はク
ロックパルスaが出力されるタイミングにされている。
今、被検出物43が投光器59と受光器60との間に位置し投
光回路32から投光された光が受光回路35に到達していな
い状態から、被検出物43が除去されると、時間t11にお
いて受光パルス信号bが信号保持回路38に入力され始め
る。これにともない信号保持回路38が有するDフリップ
フロップ44のQ出力が“H"レベルになり、リセットパル
スcの立ち上がりまでこの状態が保持される。この受光
信号dが読込クロックパルスeの立ち上がりタイミング
で信号処理回路39に読み込まれ、JKフリップフロップ45
のQ出力jが“H"レベルに変わる。このようにして連続
5回受光信号dが信号処理回路39に入力されると、時間
t12において最終段のJKフリップフロップ49のQ出力f
が“H"レベルになり、出力回路10から出力信号が出力さ
れる。
この後、時間t14でノイズにより連続して3個の受光パ
ルス信号bが消失した場合にも次の受光パルス信号bに
よってANDゲート51の出力が“H"レベルになり、時間t16
で全てのJKフリップフロップ15〜19のQ出力が再び“H"
レベルになり、最終段のJKフリップフロップ49のQ出力
fは“H"レベルを維持する。
ルス信号bが消失した場合にも次の受光パルス信号bに
よってANDゲート51の出力が“H"レベルになり、時間t16
で全てのJKフリップフロップ15〜19のQ出力が再び“H"
レベルになり、最終段のJKフリップフロップ49のQ出力
fは“H"レベルを維持する。
時間t17において被検出物43が投光器59と受光器60との
間に位置し、受光パルス信号が連続して5回以上入力さ
れなくなると、時間t19において最終段のJKフリップフ
ロップ49のQ出力fが“L.レベルに変わる。この時、JK
フリップフロップ49の出力rが“H"レベルになるた
め、この後は5個の受信パルス信号bが5回以上続けて
出力されない限りJKフリップフロップ49のQ出力fが
“H"レベルになることはなく、出力回路40から信号が出
力されることはない。
間に位置し、受光パルス信号が連続して5回以上入力さ
れなくなると、時間t19において最終段のJKフリップフ
ロップ49のQ出力fが“L.レベルに変わる。この時、JK
フリップフロップ49の出力rが“H"レベルになるた
め、この後は5個の受信パルス信号bが5回以上続けて
出力されない限りJKフリップフロップ49のQ出力fが
“H"レベルになることはなく、出力回路40から信号が出
力されることはない。
なお、この実施例においても前述の第1の実施例と同様
に、第1段のJKフリップフロップ45と最終段のJKフリッ
プフロップ49との間において、JKフリップフロップおよ
びAND回路によって構成されるシフトレジスタを追加ま
たは削除することにより、受光パルス信号bが何回連続
して入力された時/入力されなかった時にオン/オフす
るかを容易に設定することができる。
に、第1段のJKフリップフロップ45と最終段のJKフリッ
プフロップ49との間において、JKフリップフロップおよ
びAND回路によって構成されるシフトレジスタを追加ま
たは削除することにより、受光パルス信号bが何回連続
して入力された時/入力されなかった時にオン/オフす
るかを容易に設定することができる。
(g)考案の効果 この考案によれば、m段目のシフトレジスタとn段目の
シフトレジスタとの間に挿入するシフトレジスタの段数
を増減することにより、他の回路構成を変更することな
く極めて容易に遅延段数を変更することができる利点が
ある。
シフトレジスタとの間に挿入するシフトレジスタの段数
を増減することにより、他の回路構成を変更することな
く極めて容易に遅延段数を変更することができる利点が
ある。
また、シフトレジスタの各段に入力するクロックパルス
を発生する第2の発振器を、投光回路に供給するパルス
信号を発生する第1の発振器と別体に設けることによ
り、透過型の光電スイッチについても同様の効果を得る
ことができる。
を発生する第2の発振器を、投光回路に供給するパルス
信号を発生する第1の発振器と別体に設けることによ
り、透過型の光電スイッチについても同様の効果を得る
ことができる。
第1図〜第3図は請求項(1)に記載した考案に係る実
施例のそれぞれブロック図、要部の回路図、および回路
中の各点における信号波形のタイミングチャートであ
る。また、第4図〜第6図は請求項(2)に記載した考
案に係る実施例のそれぞれブロック図、要部の回路図、
および回路図中の各点における信号波形のタイミングチ
ャートである。 3……投光回路、4……受光回路、8……信号処理回
路、13〜17……JKフリップフロップ、20〜22,24〜26…
…AND回路、19……AND回路(セット出力論理積手段)、
23……AND回路(リセット出力論理積手段)。
施例のそれぞれブロック図、要部の回路図、および回路
中の各点における信号波形のタイミングチャートであ
る。また、第4図〜第6図は請求項(2)に記載した考
案に係る実施例のそれぞれブロック図、要部の回路図、
および回路図中の各点における信号波形のタイミングチ
ャートである。 3……投光回路、4……受光回路、8……信号処理回
路、13〜17……JKフリップフロップ、20〜22,24〜26…
…AND回路、19……AND回路(セット出力論理積手段)、
23……AND回路(リセット出力論理積手段)。
Claims (2)
- 【請求項1】パルス変調された光を投光する投光回路お
よび投光回路からの光を受光する受光回路と、 受光回路のパルス信号が入力されるn段のシフトレジス
タと、m段目(1≦m<n)およびn段目のシフトレジ
スタのセット出力の論理積をm+1段目以降のシフトレ
ジスタの直接セット端子に入力するセット出力論理積手
段と、m段目およびn段目のシフトレジスタのリセット
出力の論理積をm+1段目以降のシフトレジスタの直接
リセット端子に入力するリセット出力論理積手段と、を
有する信号処理回路と、 から構成したことを特徴とする光電スイッチ回路。 - 【請求項2】前記投光回路に供給するパルス信号を発生
する第1の発振器と、前記シフトレジスタの各段に入力
するクロックパルスを発生する第2の発振器と、を設け
た請求項(1)に記載の光電スイッチ回路。
Priority Applications (5)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP1990049440U JPH0749428Y2 (ja) | 1990-05-11 | 1990-05-11 | 光電スイッチ回路 |
US07/697,894 US5099113A (en) | 1990-05-11 | 1991-05-08 | Photoelectrical switching circuit with frequency divider circuit |
DE69125522T DE69125522T2 (de) | 1990-05-11 | 1991-05-08 | Photoelektrischer Schaltkreis |
EP96114375A EP0753939A1 (en) | 1990-05-11 | 1991-05-08 | Photoelectrical switching circuit |
EP91304150A EP0456482B1 (en) | 1990-05-11 | 1991-05-08 | Photoelectrical switching circuit |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP1990049440U JPH0749428Y2 (ja) | 1990-05-11 | 1990-05-11 | 光電スイッチ回路 |
Publications (2)
Publication Number | Publication Date |
---|---|
JPH048984U JPH048984U (ja) | 1992-01-27 |
JPH0749428Y2 true JPH0749428Y2 (ja) | 1995-11-13 |
Family
ID=31567134
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP1990049440U Expired - Lifetime JPH0749428Y2 (ja) | 1990-05-11 | 1990-05-11 | 光電スイッチ回路 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPH0749428Y2 (ja) |
Family Cites Families (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS61139776A (ja) * | 1984-12-11 | 1986-06-27 | Riide Denki Kk | 光電スイツチ |
-
1990
- 1990-05-11 JP JP1990049440U patent/JPH0749428Y2/ja not_active Expired - Lifetime
Also Published As
Publication number | Publication date |
---|---|
JPH048984U (ja) | 1992-01-27 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4443887A (en) | Frequency-dividing circuit | |
KR920005171A (ko) | 테스트 모드 진입을 위한 연속적으로 클럭크된 호출 코드들을 가진 반도체 메모리 | |
KR960703289A (ko) | 이중 래치 클럭 레벨-민감성 스캔 디자인 및 그 제어방법 (dual latch clocked lssd and method) | |
EP1115198A3 (en) | Frequency detector and phase-locked loop circuit including the detector | |
EP0841750A1 (en) | Input signal reading circuit having a small delay and a high fidelity | |
US5744992A (en) | Digital phase shifter | |
US4034303A (en) | Electronic pulse generating circuit for eliminating spike pulses | |
JPH0749428Y2 (ja) | 光電スイッチ回路 | |
US4007358A (en) | Count control system for coin counting machine | |
US4864401A (en) | Synchronization signal generator without oscillator | |
EP0393716A2 (en) | Delay circuit | |
US4224574A (en) | Digital frequency quadrupler | |
JPH05333808A (ja) | 表示駆動回路 | |
US6646956B2 (en) | One-shot signal generating circuit | |
US5301033A (en) | Circuit for preventing false detection of video sync pulses in a video signal which also contains copy guard signals | |
JP2893062B2 (ja) | 検出スイッチ | |
JPH0534409A (ja) | テストモード制御信号生成回路 | |
JP2810713B2 (ja) | タイミング発生装置 | |
JPS61289741A (ja) | 連送保護回路 | |
KR940007251B1 (ko) | 클럭 듀티 검출회로 | |
JPH05122032A (ja) | 発振停止検出装置 | |
JPH06207971A (ja) | 半導体装置内蔵試験信号発生回路 | |
JPS5925416A (ja) | 警報の待ち受け回路 | |
JPH1063370A (ja) | データロード回路 | |
JPH05327480A (ja) | 同期式カウンタ |