JPH0748668B2 - 周波数制御回路 - Google Patents

周波数制御回路

Info

Publication number
JPH0748668B2
JPH0748668B2 JP63295112A JP29511288A JPH0748668B2 JP H0748668 B2 JPH0748668 B2 JP H0748668B2 JP 63295112 A JP63295112 A JP 63295112A JP 29511288 A JP29511288 A JP 29511288A JP H0748668 B2 JPH0748668 B2 JP H0748668B2
Authority
JP
Japan
Prior art keywords
signal
low
frequency
controlled oscillator
control circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP63295112A
Other languages
English (en)
Other versions
JPH02141127A (ja
Inventor
博之 田中
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP63295112A priority Critical patent/JPH0748668B2/ja
Publication of JPH02141127A publication Critical patent/JPH02141127A/ja
Publication of JPH0748668B2 publication Critical patent/JPH0748668B2/ja
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Landscapes

  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
  • Superheterodyne Receivers (AREA)
  • Radio Relay Systems (AREA)

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明は衛星通信ネットワーク技術に関し、特に通信信
号の伝送速度が多様な場合に有効な周波数制御回路に関
する。
〔従来の技術〕
一般に複数個の地球局によって構成される衛星通信ネッ
トワークでは、第2図のように、受信局13は送信局12か
ら発信される信号を通信衛星14を利用して受信するのは
もとより、パイロット信号送信局11から発信される無変
調信号であるパイロット信号をも通信衛星14を介して受
信している。
従来の受信局13は、第3図に示すように、アンテナ1で
受信したパイロット信号を周波数変換部2によって適当
な周波数に周波数変換する。更に、この出力信号は混合
器3に入力され、電圧制御発振器9の出力信号によって
適当なIF周波数に周波数変換され、後段の回路(図示せ
ず)に出力される。
また、この信号は一方では位相周波数検出4において基
準信号発生器5の出力信号と位相比較され、両者の誤差
成分が検出される。そして、この出力誤差信号は、不要
波除去及び周波数引込み範囲を決めるために低域ろ波器
6を通過され、その上で電圧制御発振器9の電圧制御端
子に負帰還される。
この帰還ループを組むことにより、受信パイロット信号
の変動にかかわらず混合器3の出力信号を常に一定に保
つことができる。
〔発明が解決しようとする課題〕
上述した従来の周波数制御回路では、負帰還ループの周
波数引込み範囲を決定する低域ろ波器6が所定の周波数
範囲として一義的に決められている。このため、通信信
号の伝送速度の変化に対応できなくなり、低い伝送速度
の信号に対して自動周波数制御を行う場合には長期の周
波数安定に対応できず、また高速伝送については周波数
ドリフトに対応できないという問題がある。これによ
り、1つの伝送路に複数の伝送速度の信号がある場合の
最適のループバンドを設定することができないという問
題がある。
本発明は複数の伝送速度の信号に対して夫々最適のルー
プバンドに設定することが可能な周波数制御回路を提供
することを目的とする。
〔課題を解決するための手段〕
本発明の周波数制御回路は、位相比較誤差信号を電圧制
御発振器に負帰還するための低域ろ波器を、遮断周波数
が異なる複数個の低域ろ波器を並列接続した構成とし、
かつこれらの低域ろ波器を選択的に前記電圧制御発振器
に接続する切替器を設け、通信信号の伝送速度を検出す
る手段からの信号によって動作される制御器により切替
器を制御して前記低域ろ波器を選択的に切り替えるよう
に構成している。
〔作用〕
上述した構成では、制御器は、伝送速度に応じて複数個
の低域ろ波器から1つを選択して電圧制御発振器に接続
し、その帰還ループの引込み周波数を夫々の伝送速度に
好適な周波数に変更する。
〔実施例〕
次に、本発明を図面を参照して説明する。
第1図は本発明の一実施例の主要部を示すブロック図で
ある。図において、1はアンテナ,2は周波数変換部、3
は混合器,4は位相周波数検出器,5は基準信号発生器,9は
電圧制御発振器であり、これまでと同じである。ここ
で、前記位相周波数検出器4には複数個、ここでは3個
の低域ろ波器6A,6B,6Cを並列に接続し、スイッチ8によ
って前記電圧制御発振器9に選択的に接続し得るように
構成している。
前記3個の低域ろ波器6A,6B,6Cは夫々遮断周波数を相違
しており、ここでは低域ろ波器6Aから6Bの順で遮断周波
数を大きく設定している。また、前記スイッチ8は制御
器7により切換えることができる。この制御器7は、例
えば後段の回路(図示せず)において信号の伝送速度を
検出し、この伝送速度信号を入力としてスイッチを選択
切換えし得るように構成している。
この構成の受信局では、アンテナ1で受信したパイロッ
ト信号を周波数変換部2によって適当な周波数に変換
し、混合器3において電圧制御発振器9の出力信号によ
って所要のIF周波数に変換される。このIF信号は後段の
回路に出力される。
また、このIF信号の一部は位相周波数検出器4に入力さ
れ、ここで基準信号発生器5からの基準信号と位相比較
されてパイロット信号と基準信号との差成分が検出され
る。この出力誤差信号は低域ろ波器6A,6B,6Cに入力さ
れ、ここで不要波を取り除かれ、制御器7及びスイッチ
8によって選択されている低域ろ波器の出力信号が電圧
制御発振器9の電圧制御端子に負帰還される。これによ
って、混合器3の出力は常に一定に保たれる。
前記低域ろ波器器6A,6B,6Cの選択は次のように行われ
る。例えば、遮断周波数が小さい低域ろ波器6Aに切換え
た場合には、帰還ループのループ帯域が狭くなることか
ら長周期の周波数安定度が増し、低い伝送速度の信号を
通すことができる。また、遮断周波数が高い低域ろ波器
6Cに切換えた場合には、ループ帯域が広がるために周波
数引込み範囲が広がり、周波数ドリフトに対して強くな
り、高速伝送に好適となる。
なお、前記実施例では3個の低域ろ波器を切換えている
が、信号の伝送速度に応じて2個、或いは4個以上の低
域ろ波器を切換え得るように構成してもよい。
〔発明の効果〕
以上説明したように本発明は、周波数変換する電圧制御
発振器の帰還ループに設けられる低域ろ波器を、並列接
続した遮断周波数が異なる複数個の低域ろ波器で構成
し、かつこれらを伝送速度に応じて制御器で選択的に切
換え得るようにしているので、低域ろ波器を伝送速度に
対応した周波数のものに設定でき、伝送速度が異なる種
々の信号の夫々に好適な周波数制御を実現できる効果が
ある。
【図面の簡単な説明】
第1図は本発明の自動周波数制御回路を適用した受信局
の主要部のブロック図、第2図は自動周波数制御回路を
用いた通信衛星ネットワークの概念的な系統図、第3図
は従来の自動周波数制御回路を用いた受信局の一部のブ
ロック図である。 1…アンテナ、2…周波数変換部、3…混合器、4…位
相周波数検出器、5…基準信号発生器、6,6A,6B,6C…低
域ろ波器、7…制御器、8…スイッチ、9…電圧制御発
振器、11…パイロット送信局、12…送信局、13…受信
局、14…通信衛星。

Claims (1)

    【特許請求の範囲】
  1. 【請求項1】多数の伝送速度を有する通信信号と無変調
    パイロット信号とを含む受信信号より抽出されたパイロ
    ット信号を電圧制御発振器の出力と混合して周波数変換
    し、この出力信号を基準信号と位相比較して誤差信号を
    得、この誤差信号を低域ろ波器を通して前記電圧制御発
    振器の制御端子に負帰還する構成の周波数制御回路にお
    いて、前記低域ろ波器は遮断周波数が異なる複数個の低
    域ろ波器を並列接続した構成とし、かつこれらの低域ろ
    波器を選択的に前記電圧制御発振器に接続する切替器を
    設け、前記通信信号の伝送速度を検出する手段からの信
    号によって動作される制御器により前記切替器を制御し
    て前記低域ろ波器を選択的に切り替え得るように構成し
    たことを特徴とする周波数制御回路。
JP63295112A 1988-11-22 1988-11-22 周波数制御回路 Expired - Lifetime JPH0748668B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP63295112A JPH0748668B2 (ja) 1988-11-22 1988-11-22 周波数制御回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP63295112A JPH0748668B2 (ja) 1988-11-22 1988-11-22 周波数制御回路

Publications (2)

Publication Number Publication Date
JPH02141127A JPH02141127A (ja) 1990-05-30
JPH0748668B2 true JPH0748668B2 (ja) 1995-05-24

Family

ID=17816450

Family Applications (1)

Application Number Title Priority Date Filing Date
JP63295112A Expired - Lifetime JPH0748668B2 (ja) 1988-11-22 1988-11-22 周波数制御回路

Country Status (1)

Country Link
JP (1) JPH0748668B2 (ja)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2004364055A (ja) * 2003-06-05 2004-12-24 Matsushita Electric Ind Co Ltd 周波数シンセサイザ及び無線通信装置
US7973608B2 (en) 2006-11-30 2011-07-05 Semiconductor Energy Laboratory Co., Ltd. Phase locked loop, semiconductor device, and wireless tag
JP2022181432A (ja) * 2021-05-26 2022-12-08 Necプラットフォームズ株式会社 受信装置、方法及びプログラム

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6198054A (ja) * 1984-10-18 1986-05-16 Fujitsu Ltd フエイズロツクドル−プ帯域幅制御方式
JPS61158248A (ja) * 1984-12-29 1986-07-17 Nissan Motor Co Ltd 符号通信装置

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6198054A (ja) * 1984-10-18 1986-05-16 Fujitsu Ltd フエイズロツクドル−プ帯域幅制御方式
JPS61158248A (ja) * 1984-12-29 1986-07-17 Nissan Motor Co Ltd 符号通信装置

Also Published As

Publication number Publication date
JPH02141127A (ja) 1990-05-30

Similar Documents

Publication Publication Date Title
US5123008A (en) Single frequency time division duplex transceiver
US5175729A (en) Radio with fast lock phase-locked loop
EP0519489B1 (en) Automatic frequency control circuit
US20010038317A1 (en) PLL-tuning system
US2654832A (en) Highly selective and stable wide range frequency converting circuits
US4466130A (en) Two pilot frequency control for communication systems
JPH0748668B2 (ja) 周波数制御回路
GB2332109A (en) A tunable voltage controlled bandpass filter for a direct conversion receiver
WO1999000967A1 (en) Method of synchronization
GB1436847A (en) System for measuring group delay distortions and attenuation distortions on part of a transmission channel which forms a loop
JPS5811143B2 (ja) 送信周波数制御装置
JPH03175703A (ja) Fm復調装置
JP3180403B2 (ja) 送受信装置
JPH05130055A (ja) 受信信号電力警報回路
JPH02112323A (ja) 無線通信装置
JPH06104788A (ja) スーパーヘテロダイン方式の受信機
SU1192146A1 (ru) Устройство дл контрол работоспособности супергетеродинного приемника
JPS6349962Y2 (ja)
JP2676998B2 (ja) 自動周波数制御方法及びその装置
JPH04281636A (ja) 送受信装置
JPS62290207A (ja) 無線伝送装置
JPS58191531A (ja) Fm受信装置
JPH05152945A (ja) 自動周波数・利得制御回路
JPS62120738A (ja) パイロツト信号送受信装置
JPH0357325A (ja) 地球局通信装置