JPH0728343B2 - 信号変換装置 - Google Patents
信号変換装置Info
- Publication number
- JPH0728343B2 JPH0728343B2 JP23802689A JP23802689A JPH0728343B2 JP H0728343 B2 JPH0728343 B2 JP H0728343B2 JP 23802689 A JP23802689 A JP 23802689A JP 23802689 A JP23802689 A JP 23802689A JP H0728343 B2 JPH0728343 B2 JP H0728343B2
- Authority
- JP
- Japan
- Prior art keywords
- signal
- analog
- clock
- digital
- exchange
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Lifetime
Links
- 230000005540 biological transmission Effects 0.000 claims description 18
- 238000006243 chemical reaction Methods 0.000 description 19
- 238000004891 communication Methods 0.000 description 7
- 230000011664 signaling Effects 0.000 description 4
- 238000010586 diagram Methods 0.000 description 3
- 238000005516 engineering process Methods 0.000 description 1
- 238000000034 method Methods 0.000 description 1
Landscapes
- Transmission Systems Not Characterized By The Medium Used For Transmission (AREA)
- Interface Circuits In Exchanges (AREA)
Description
【発明の詳細な説明】 〔産業上の利用分野〕 本発明はディジタル交換機とアナログ交換機とを接続す
る信号変換装置に関する。
る信号変換装置に関する。
従来、ディジタル交換機とアナログ交換機とを接続する
場合、アナログ又はディジタルの通信回線種別に応じて
アナログ交換機のインタフェース部の信号方式に合致さ
せた交換・伝送のインタフェースを行う専用の信号変換
装置が設置使用されている。
場合、アナログ又はディジタルの通信回線種別に応じて
アナログ交換機のインタフェース部の信号方式に合致さ
せた交換・伝送のインタフェースを行う専用の信号変換
装置が設置使用されている。
〔発明が解決しようとする課題〕 上述したように従来の信号変換装置では、通常、アナロ
グ交換機のインタフェース部分の信号方式に対応してお
り、この信号方式が変更になったときには、信号方式が
合致するように信号変換装置全体を取替えなければなら
ないという欠点がある。
グ交換機のインタフェース部分の信号方式に対応してお
り、この信号方式が変更になったときには、信号方式が
合致するように信号変換装置全体を取替えなければなら
ないという欠点がある。
本発明の目的は、アナログ交換機とのインタフェース部
分の信号方式が変更になっても信号変換装置全体を取替
えず、その信号方式に対応する該当回線のアナログトラ
ンクインタフェースのみ変更させ接続できる信号変換装
置を提供することにある。
分の信号方式が変更になっても信号変換装置全体を取替
えず、その信号方式に対応する該当回線のアナログトラ
ンクインタフェースのみ変更させ接続できる信号変換装
置を提供することにある。
本発明の信号変換装置は、発信側交換局からのPCM信号
を受信し前記交換局のクロックと同期させる同期用クロ
ックを抽出するディジタル伝送インタフェース部と、前
記ディジタル伝送インタフェース部からのディジタル信
号をアナログ信号に変換する復号器及び着信側交換局か
らのアナログ信号をディジタル信号に変換する符号器並
びに前記着信側交換局と接続するアナログトランクイン
タフェースを有する信号変換部と、前記同期用クロック
を受信し基本クロックを発生するクロック発生部と、前
記基本クロックを受信し前記ディジタル伝送インタフェ
ース部及び前記信号変換部を制御する制御クロックを作
成すると共に前記ディジタル伝送インタフェース部を介
し前記PCM信号を受信し前記PCM信号の信号ビットに応じ
て前記アナログトランクインタフェースの回路状態を制
御する制御部と、前記PCM信号の各チャネルに対して前
記アナログトランクインタフェースの信号方式情報を設
定し前記制御部に伝達する信号方式設定部とを備えて構
成される。
を受信し前記交換局のクロックと同期させる同期用クロ
ックを抽出するディジタル伝送インタフェース部と、前
記ディジタル伝送インタフェース部からのディジタル信
号をアナログ信号に変換する復号器及び着信側交換局か
らのアナログ信号をディジタル信号に変換する符号器並
びに前記着信側交換局と接続するアナログトランクイン
タフェースを有する信号変換部と、前記同期用クロック
を受信し基本クロックを発生するクロック発生部と、前
記基本クロックを受信し前記ディジタル伝送インタフェ
ース部及び前記信号変換部を制御する制御クロックを作
成すると共に前記ディジタル伝送インタフェース部を介
し前記PCM信号を受信し前記PCM信号の信号ビットに応じ
て前記アナログトランクインタフェースの回路状態を制
御する制御部と、前記PCM信号の各チャネルに対して前
記アナログトランクインタフェースの信号方式情報を設
定し前記制御部に伝達する信号方式設定部とを備えて構
成される。
次に、本発明の実施例について図面を参照して説明す
る。
る。
本発明の一実施例を示す第1図を参照すると、信号変換
装置1は、発信局のクロックて同期させる同期用クロッ
クを抽出するディジタル伝送インタフェース部2と、デ
ィジタル伝送インタフェース部2からのディジタル信号
をアナログ信号に変換する復号器及び着信局からのアナ
ログ信号をディジタル信号に変換する符号器並びに着信
局と接続するアナログトランクインタフェースを有する
信号変換部3と、同期用クロックを受信し基本クロック
を発生するクロック発生部4と、信号変換部3のアナロ
グトランクインタフェースの信号方式情報を設定し制御
部5に伝達する信号方式設定部6と、制御部5とを備え
る。
装置1は、発信局のクロックて同期させる同期用クロッ
クを抽出するディジタル伝送インタフェース部2と、デ
ィジタル伝送インタフェース部2からのディジタル信号
をアナログ信号に変換する復号器及び着信局からのアナ
ログ信号をディジタル信号に変換する符号器並びに着信
局と接続するアナログトランクインタフェースを有する
信号変換部3と、同期用クロックを受信し基本クロック
を発生するクロック発生部4と、信号変換部3のアナロ
グトランクインタフェースの信号方式情報を設定し制御
部5に伝達する信号方式設定部6と、制御部5とを備え
る。
第2図は本発明の一実施例の使用状況を説明するための
ブロック図である。第2図において、発呼者11を収容す
る発信局10がディジタル交換機,被呼者21を収容する着
信局20がアナログ交換機であるものとする。第1図に示
したものと同様の信号変換装置50は、発信局10のディジ
タル伝送インタフェース40と着信局20のアナログトラン
ク60との間に接続され、発信局10と着信局20とを接続す
る通信回線がアナログ通信回線31である場合には、信号
変換装置50は発信局側に設置され、通信回線がディジタ
ル通信回線32の場合には、着信局側に設置される。以下
に第2図における信号変換装置50が発信局側に設置さ
れ、PCM多重信号速度が2.048Mbpsの場合の動作を説明す
る。
ブロック図である。第2図において、発呼者11を収容す
る発信局10がディジタル交換機,被呼者21を収容する着
信局20がアナログ交換機であるものとする。第1図に示
したものと同様の信号変換装置50は、発信局10のディジ
タル伝送インタフェース40と着信局20のアナログトラン
ク60との間に接続され、発信局10と着信局20とを接続す
る通信回線がアナログ通信回線31である場合には、信号
変換装置50は発信局側に設置され、通信回線がディジタ
ル通信回線32の場合には、着信局側に設置される。以下
に第2図における信号変換装置50が発信局側に設置さ
れ、PCM多重信号速度が2.048Mbpsの場合の動作を説明す
る。
発信局10のディジタル伝送インタフェース40から送られ
てくるPCM信号は、ディジタル伝送インタフェース部2
で受信される。ディジタル伝送インタフェース部2は、
受信したPCM信号を制御部5へ転送すると共に発信局10
のクロックとの同期をとるための同期用クロックとしこ
のPCM信号から2.048MHzを抽出しクロック発生部4へ供
給する。クロック発生部4は、この2.048MHzから8.192M
Hzの基本クロックを作成し、制御部5へ供給する。制御
部5は、基本クロックを受信しディジタル伝送インタフ
ェース部2及び信号変換部3を制御する制御クロックを
作成すると共にPCM信号の信号ビットに応じて信号変換
部3のアナログトランクインタフェースの電圧や抵抗値
を変化させ回路状態を制御する。これによりアナログト
ランクインタフェースは、アナログトランク60に対しア
ナログ信号を送出する。この場合アナログの信号方式に
より回路状態の制御が異なるので、信号方式設定部6
は、各チャネルに対応させるスイッチによりアナログト
ランクインタフェースの信号方式情報を設定し制御部5
に伝達する。一方、音声信号のディジタルからアナログ
への変換は信号変換部3の復号器で行われ、アナログか
らディジタルへの変換は符号器で行われる。アナログト
ランク60の信号方式が変更になった場合、この信号方式
情報を新しい信号方式に合致するように再設定すると、
制御部5が識別しこの信号方式に対応する回路状態制御
を行う。従って、通常、電子回路パッケージ化されてい
るアナログトランクインタフェースを該当の信号方式の
電子回路パッケージに交換するだけでよい。
てくるPCM信号は、ディジタル伝送インタフェース部2
で受信される。ディジタル伝送インタフェース部2は、
受信したPCM信号を制御部5へ転送すると共に発信局10
のクロックとの同期をとるための同期用クロックとしこ
のPCM信号から2.048MHzを抽出しクロック発生部4へ供
給する。クロック発生部4は、この2.048MHzから8.192M
Hzの基本クロックを作成し、制御部5へ供給する。制御
部5は、基本クロックを受信しディジタル伝送インタフ
ェース部2及び信号変換部3を制御する制御クロックを
作成すると共にPCM信号の信号ビットに応じて信号変換
部3のアナログトランクインタフェースの電圧や抵抗値
を変化させ回路状態を制御する。これによりアナログト
ランクインタフェースは、アナログトランク60に対しア
ナログ信号を送出する。この場合アナログの信号方式に
より回路状態の制御が異なるので、信号方式設定部6
は、各チャネルに対応させるスイッチによりアナログト
ランクインタフェースの信号方式情報を設定し制御部5
に伝達する。一方、音声信号のディジタルからアナログ
への変換は信号変換部3の復号器で行われ、アナログか
らディジタルへの変換は符号器で行われる。アナログト
ランク60の信号方式が変更になった場合、この信号方式
情報を新しい信号方式に合致するように再設定すると、
制御部5が識別しこの信号方式に対応する回路状態制御
を行う。従って、通常、電子回路パッケージ化されてい
るアナログトランクインタフェースを該当の信号方式の
電子回路パッケージに交換するだけでよい。
本発明は以上説明したように、PCM信号の各チャネルに
対してアナログトランクインタフェースの信号方式情報
を設定する信号方式設定部と、この信号方式情報に基づ
き制御される信号変換部とを備えたことにより、アナロ
グ交換機とのインタフェース部分の信号方式が変更にな
っても信号変換装置全体を取替えず、その信号方式に対
応する該当回線のアナログトランクインタフェースのみ
変更させ接続できるという効果を有する。
対してアナログトランクインタフェースの信号方式情報
を設定する信号方式設定部と、この信号方式情報に基づ
き制御される信号変換部とを備えたことにより、アナロ
グ交換機とのインタフェース部分の信号方式が変更にな
っても信号変換装置全体を取替えず、その信号方式に対
応する該当回線のアナログトランクインタフェースのみ
変更させ接続できるという効果を有する。
第1図は本発明の一実施例を示すブロック図、第2図は
本発明の一実施例の使用状況を説明するためのブロック
図である。 1,50……信号変換装置、2……ディジタル伝送インタフ
ェース部、3……信号変換部、4……クロック発生部、
5……制御部、6……信号方式設定部、10……発信局、
11……発呼者、20……着信局、21……被呼者、31……ア
ナログ通信回線、32……ディジタル通信回線、40……デ
ィジタル伝送インタフェース、60……アナログトラン
ク。
本発明の一実施例の使用状況を説明するためのブロック
図である。 1,50……信号変換装置、2……ディジタル伝送インタフ
ェース部、3……信号変換部、4……クロック発生部、
5……制御部、6……信号方式設定部、10……発信局、
11……発呼者、20……着信局、21……被呼者、31……ア
ナログ通信回線、32……ディジタル通信回線、40……デ
ィジタル伝送インタフェース、60……アナログトラン
ク。
Claims (1)
- 【請求項1】発信側交換局からのPCM信号を受信し前記
交換局のクロックと同期させる同期用クロックを抽出す
るディジタル伝送インタフェース部と、前記ディジタル
伝送インタフェース部からのディジタル信号をアナログ
信号に変換する復号器及び着信側交換局からのアナログ
信号をディジタル信号に変換する符号器並びに前記着信
側交換局と接続するアナログトランクインタフェースを
有する信号変換部と、前記同期用クロックを受信し基本
クロックを発生するクロック発生部と、前記基本クロッ
クを受信し前記ディジタル伝送インタフェース部及び前
記信号変換部を制御する制御クロックを作成すると共に
前記ディジタル伝送インタフェース部を介し前記PCM信
号を受信し前記PCM信号の信号ビットに応じて前記アナ
ログトランクインタフェースの回路状態を制御する制御
部と、前記PCM信号の各チャネルに対して前記アナログ
トランクインタフェースの信号方式情報を設定し前記制
御部に伝達する信号方式設定部とを備えたことを特徴と
する信号変換装置。
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP23802689A JPH0728343B2 (ja) | 1989-09-12 | 1989-09-12 | 信号変換装置 |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP23802689A JPH0728343B2 (ja) | 1989-09-12 | 1989-09-12 | 信号変換装置 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| JPH0399570A JPH0399570A (ja) | 1991-04-24 |
| JPH0728343B2 true JPH0728343B2 (ja) | 1995-03-29 |
Family
ID=17024063
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP23802689A Expired - Lifetime JPH0728343B2 (ja) | 1989-09-12 | 1989-09-12 | 信号変換装置 |
Country Status (1)
| Country | Link |
|---|---|
| JP (1) | JPH0728343B2 (ja) |
Citations (2)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP5336961B2 (ja) | 2009-07-15 | 2013-11-06 | 株式会社野村総合研究所 | 画面遷移評価システム |
| JP5625064B2 (ja) | 2009-11-03 | 2014-11-12 | ボーグワーナー インコーポレーテッド | 移動アームを有するマルチストランド張力調整装置 |
-
1989
- 1989-09-12 JP JP23802689A patent/JPH0728343B2/ja not_active Expired - Lifetime
Patent Citations (2)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP5336961B2 (ja) | 2009-07-15 | 2013-11-06 | 株式会社野村総合研究所 | 画面遷移評価システム |
| JP5625064B2 (ja) | 2009-11-03 | 2014-11-12 | ボーグワーナー インコーポレーテッド | 移動アームを有するマルチストランド張力調整装置 |
Also Published As
| Publication number | Publication date |
|---|---|
| JPH0399570A (ja) | 1991-04-24 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US4450556A (en) | Digital signal subscriber loop and interface circuit | |
| US4740955A (en) | Communications system having voice and digital data capability and employing a plurality of voice and data buses in main service unit and serial packetized transmission to and from telephones | |
| EP0055902B1 (en) | Transmitting a voice signal and data on a single channel | |
| US4397030A (en) | Digital communication system | |
| US4922484A (en) | ISDN remote switching unit for accommodating analog and digital lines | |
| JPS5915598B2 (ja) | ボタン電話交換システム | |
| GB2160391A (en) | Synchronising the telephone switching systems | |
| JPH0728343B2 (ja) | 信号変換装置 | |
| JPS5836557B2 (ja) | 時分割交換方式 | |
| GB2072464A (en) | Line supplied telephone interface | |
| US5483592A (en) | Ringer unit driving system in a subscriber transmission system | |
| JP2988668B2 (ja) | デジタル通信網インタフェース装置 | |
| JPH0321096Y2 (ja) | ||
| JP3722988B2 (ja) | ディジタルトランク回路 | |
| KR100227614B1 (ko) | 통신처리시스템의 전화망 정합장치 | |
| JPH05111062A (ja) | 多周波信号送出方式 | |
| JP3305271B2 (ja) | 通信装置 | |
| KR0164107B1 (ko) | 음성 통신용 타합선 처리 장치 | |
| KR940013026A (ko) | 디지탈 전화기의 시험 회로 | |
| JPS61280145A (ja) | デ−タ交換接続方式 | |
| JP2632354B2 (ja) | 着信音同期方式 | |
| EP0342593B1 (en) | Pulse code modulation terminal equipment | |
| JPH0583751A (ja) | インバンドのライン信号受信用デジタルトランク | |
| JP3688900B2 (ja) | 交換装置、isdnインタフェースユニット | |
| JP2937340B2 (ja) | ディジタル通話回路方式 |