JPH0716460U - 同期分離回路 - Google Patents

同期分離回路

Info

Publication number
JPH0716460U
JPH0716460U JP4605793U JP4605793U JPH0716460U JP H0716460 U JPH0716460 U JP H0716460U JP 4605793 U JP4605793 U JP 4605793U JP 4605793 U JP4605793 U JP 4605793U JP H0716460 U JPH0716460 U JP H0716460U
Authority
JP
Japan
Prior art keywords
signal
sync
composite
horizontal
supplied
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP4605793U
Other languages
English (en)
Inventor
弘幸 岩原
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Mitsumi Electric Co Ltd
Original Assignee
Mitsumi Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Mitsumi Electric Co Ltd filed Critical Mitsumi Electric Co Ltd
Priority to JP4605793U priority Critical patent/JPH0716460U/ja
Publication of JPH0716460U publication Critical patent/JPH0716460U/ja
Pending legal-status Critical Current

Links

Landscapes

  • Synchronizing For Television (AREA)

Abstract

(57)【要約】 【目的】 ビデオ信号より水平、垂直、複合の各同期信
号を分離する同期分離回路に関し、ノイズの影響を受け
ず、安定した水平同期信号が得られる同期分離回路を提
供することを目的とする。 【構成】 水平同期信号の位相を制御するための位相比
較部14の入力複合同期信号にアンドゲート3により水
平同期信号成分近傍以外のタイミングで、マスクをかけ
る。

Description

【考案の詳細な説明】
【0001】
【産業上の利用分野】
本考案は同期分離回路に係り、特に、ビデオ信号より水平、垂直、複合の各同 期信号を分離する同期分離回路に関する。
【0002】
【従来の技術】
テレビジョンにはVTR(ビテオテープレコーダ)等より映像信号、水平同期 信号、垂直同期信号等が重畳されたビデオ信号が供給される。テレビジョンでは 供給されたビデオ信号より水平同期信号、垂直同期信号、水平及び垂直同期信号 が複合された複合同期信号を分離し、各同期信号に基づいて映像が再現される。 そこで、テレビジョンには水平、垂直、複合の各同期信号を分離抽出するため の同期分離回路が設けられている。
【0003】 図4に従来の同期分離回路のブロック構成図を示す。同期分離回路11は主に 同期分離部12、垂直同期分離部13、位相比較部14、32fH VCO(電圧 制御発振器)15、1/32分周器16、同期判別部17より構成され、これら はピンP1 〜P16よりなる1チップのICに内蔵されている。
【0004】 TINは入力端子で、ビデオ信号が供給される。入力端子TINは抵抗R1 ,R2 、コンデンサC1 ,C2 よりなる入力回路を介して、入力ピンP1 に供給される 。ピンP1 は同期分離部12に接続されていて、ピンP1 に供給された映像信号 は同期分離部12に供給される。同期分離部12は供給されたビデオ信号より映 像信号を除去し、複合同期信号を分離する。
【0005】 同期分離部12で分離された複合同期信号はバッファアンプ18を介してピン P6 、抵抗R3 を介して垂直同期分離部13、同期判別部17、位相比較部14 に供給される。ピンP6 には抵抗R4 を介して定電圧Vccが印加され、複合同 期信号をバイアスして出力する。
【0006】 また、垂直同期分離部13は複合同期信号より垂直同期信号を分離する。垂直 同期分離部13で分離された垂直同期信号はピンP5 に供給される。ピンP5 は 抵抗R5 を介して定電圧Vccが印加され、垂直同期信号をバイアスして出力す る。また垂直同期分離部13はピンP4 に接続されており、ピンP4 に接続され るコンデンサC3 によりノイズ除去等が行なわれる。抵抗R3 、コンデンサC3 からなるローパスフィルタで複合同期信号から水平同期成分が除去される。
【0007】 32fH VCO15はピンP12,P13,P14に接続され、ピンP12,P13,P 14 に接続された抵抗R6 ,R7 、コンデンサC4 ,C5 、水晶振動子19により 大略の発振周波数が決定され、位相比較部14からの制御電圧に応じて出力発振 周波数が制御される。
【0008】 32fH VCO15の出力発振信号は1/32分周器16に供給される。1/ 32分周器16はカウンタ等より構成され、32fH VCO15の出力発振信号 の周波数を1/32として周波数fH の信号を生成し、水平同期信号としてバッ ファ20を介してピンP3 に供給する。ピンP3 は抵抗R8 を介して定電圧Vc cが印加され、水平同期信号をバイアスして出力する。
【0009】 また、1/32分周器16からは水平同期信号に同期した位相比較用の信号が 位相比較部14に供給される。位相比較部14は複合同期信号と1/32分周器 16からの位相比較用の信号との位相比較を行ない、その差に応じた電流をピン P15に供給する。
【0010】 位相比較部14の出力はピンP15に接続されており、ピンP15に接続された抵 抗R8 、コンデンサC6 ,C7 よりなるフィルタ回路により電流が電圧に変換さ れ、その低周波数成分が32fH VCO15に供給される。
【0011】 1/32分周器16からは水平同期信号に同期した同期判別用の信号が同期判 別部17に供給される。
【0012】 同期判別部17は複合同期信号及び1/32分周器16からの同期判別用の信 号とを比較し、同期判別信号をピンP7 に供給する。ピンP8 の流入電流は増幅 されてピンP7 の流出電流の大きさを決める。ピンP7 の電流は1/32分周器 16からの同期判別信号でオン・オフされる。ピンP9 は抵抗R9 を介して定電 圧Vccが印加され、同期判別信号をバイアスして出力する。また、同期判別部 17にはピンP8 ,P7 が接続される。ピンP8 には抵抗R10を介して定電圧V ccが印加され、ピンP8 の流入電流を調整することにより同期判別部17の同 期判別感度の調整が行なえる構成とされている。
【0013】 ピンP7 には抵抗R11、コンデンサC8 が接続される。
【0014】 同期判別部17の出力となる同期判別信号は同期時にローレベル、非同期時に ハイレベルとなる。また、同期判別部17に1/32分周器16から供給される 同期判別用のパルス信号は同期時に複合同期信号中の水平同期信号を含む若干広 めのパルス幅を有するパルス信号に形成されていた。
【0015】
【考案が解決しようとする課題】
しかるに、従来の同期分離回路では複合同期信号がそのまま位相比較器に供給 され、水平同期信号と同期した比較信号と位相比較され、その比較結果に応じて 水平同期信号の位相が制御されていたため、複合同期信号にノイズ等が混入した 場合、このノイズも位相比較器に供給され、ノイズにより水平同期信号の位相が 制御され、不要な位相制御が行なわれ、したがって安定した水平同期信号が得ら れない等の問題点があった。
【0016】 本考案は上記の点に鑑みてなされたもので、ノイズの影響を受けず、安定した 水平同期信号が得られる同期分離回路を提供することを目的とする。
【0017】
【課題を解決するための手段】
本考案は、ビデオ信号より分離された複合同期信号が供給され、該複合同期信 号に応じてその発振信号の位相が制御される発振手段と、該発振手段より発信さ れる該発振信号に応じて該複合同期信号に同期した水平同期信号を生成する水平 同期信号生成手段とを有する同期分離回路において、 前記発振手段で発振される発振信号に基づいて前記複合同期信号の前記水平同 期信号以外の期間にマスクをかけるマスキングパルスを生成するマスキングパル ス生成手段と、 前記マスキングパルス生成手段で生成されたマスキングパルスに応じて前記複 合同期信号をマスクして前記発振手段に供給するゲート手段とを具備してなる。
【0018】
【作用】
発振手段に供給され、発振信号の位相を制御する複合同期信号にマスキングパ ルスにより水平同期信号以外のタイミングでマスクをかけることにより、水平同 期信号成分が発振手段に供給され、水平同期信号成分以外の成分はマスキングさ れるため、発振手段に水平同期信号成分以外の不要な成分が供給されることがな くなり、したがって、不要成分により発振手段が位相制御を行ってしまうことは なく、発振手段の出力がちらつくことがなくなる。
【0019】
【実施例】
図1に本発明の一実施例のブロック構成図を示す。同図中、図4と同一構成部 分には同一符号を付し、その説明は省略する。
【0020】 本実施例の同期分離回路1は図4のブロック構成図にタイミング発生手段であ るインヒビットゲート2及び抽出手段であるアンドゲート3を付加してなる。
【0021】 図2にインヒビットゲート2の動作説明図を示す。インヒビットゲート2は図 2(B)に示すようなアンドゲート2a及びインバータ2bよりなる等価回路で 表わすことができる。入力端子TA はアンドゲート2aの一方の入力に接続され 、入力端子TB はインバータ2bを介してアンドゲート2aの入力に接続され、 出力端子TC はアンドゲート1aの出力と接続されている。
【0022】 インヒビットゲート2は入力端子TA に図2(C)に示すようなパルスAを入 力し、入力端子TB に図2(C)に示すようなインヒビットパルスBを供給する ことにより図2(C)に示すような出力パルスCを得る。
【0023】 図1に戻って説明を続ける。インヒビットゲート2の入力端子TA は1/32 分周器16と接続され、同期判別部17に供給され、複合同期信号と比較され、 同期、非同期を判別するための被判別信号が供給される。また、インヒビットゲ ート1の入力端子TB は同期判別部17と接続され、外部に出力される同期、非 同期を判別する判別信号が供給される。
【0024】 同期判別部17の出力は同期時にロー、非同期時にハイレベルとなる同期制御 信号を出力する。このため、非同期時にはインヒビットゲート2の出力はローレ ベルとなり、複合同期信号は位相比較部14には供給されず、同期時にのみ供給 される。
【0025】 アンドゲート3は同期分離部12と位相比較部14との間に設けられ、アンド ゲート3の一方の入力には複合同期信号が供給され、他方の入力にはインヒビッ トゲートの出力が供給される。
【0026】 図3に本考案の一実施例の動作波形図を示す。図3(A)は同期分離部12の 出力信号となる複合同期信号、図3(B)は1/32分周器16の出力信号とな り水平同期信号に同期して位相比較部14に供給される比較信号、図3(C)は インヒビットゲート2の出力信号となるマスキングパルス、図3(D)はアンド ゲート3の出力パルス信号、図3(B)は1/32分周器6より出力される水平 同期信号の波形図を示す。
【0027】 位相比較部14に供給される図3(A)に示す複合同期信号はアンドゲート3 によりインヒビットゲート2より出力される図3(C)に示すようなマスキング パルスのローレベルでカットされる。したがって、位相比較部14には水平同期 信号成分aは透過し、不要成分bはカットされることにより、図3(D)に示す ような水平同期信号成分のみが供給される。
【0028】 このため、不要成分bに応じた位相比較結果が位相比較部14よりVCO15 に供給されることはなく、VCO15は不要成分bの影響を受けることはない。 以上のように、わずかな回路を付加するだけで雑音や不要成分による水平同期 信号の変動を排除できる。
【0029】
【考案の効果】
上述の如く、本考案によれば、複合同期信号より水平同期信号成分が含まれる 所定の範囲の信号を抽出し、抽出された信号に基づいて出力すべき水平同期信号 の位相制御を行ない、水平同期信号の位相制御を行なう抽出信号に不要な成分や 、雑音が含まれないため、水平同期信号が不要な成分や雑音により位相制御され 、揺れが生じてしまうことがなく、より正確な水平同期信号が得られる等の特長 を有する。
【図面の簡単な説明】
【図1】本考案の一実施例のブロック構成図である。
【図2】本考案の一実施例の要部の動作説明図である。
【図3】本考案の一実施例の動作波形図である。
【図4】従来の一例のブロック構成図である。
【符号の説明】
1 同期分離回路 2 インヒビットゲート 3 アンドゲート 12 同期分離部 13 垂直同期部 14 位相比較部 15 VCO 16 1/32分周器 17 同期判別部

Claims (1)

    【実用新案登録請求の範囲】
  1. 【請求項1】 ビデオ信号より分離された複合同期信号
    が供給され、該複合同期信号に応じてその発振信号の位
    相が制御される発振手段と、該発振手段より発信される
    該発振信号に応じて該複合同期信号に同期した水平同期
    信号を生成する水平同期信号生成手段とを有する同期分
    離回路において、 前記発振手段で発振される発振信号に基づいて前記複合
    同期信号の前記水平同期信号以外の期間にマスクをかけ
    るマスキングパルスを生成するマスキングパルス生成手
    段と、 前記マスキングパルス生成手段で生成されたマスキング
    パルスに応じて前記複合同期信号をマスクして前記発振
    手段に供給するゲート手段とを具備してなる同期分離回
    路。
JP4605793U 1993-08-24 1993-08-24 同期分離回路 Pending JPH0716460U (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP4605793U JPH0716460U (ja) 1993-08-24 1993-08-24 同期分離回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP4605793U JPH0716460U (ja) 1993-08-24 1993-08-24 同期分離回路

Publications (1)

Publication Number Publication Date
JPH0716460U true JPH0716460U (ja) 1995-03-17

Family

ID=12736397

Family Applications (1)

Application Number Title Priority Date Filing Date
JP4605793U Pending JPH0716460U (ja) 1993-08-24 1993-08-24 同期分離回路

Country Status (1)

Country Link
JP (1) JPH0716460U (ja)

Similar Documents

Publication Publication Date Title
JPH0716460U (ja) 同期分離回路
US6097255A (en) Phase locked loop circuit for eliminating impulses in output data which tend to produce malfunctions
US5208672A (en) Horizontal synchronizing signal generating circuit
JPH0813096B2 (ja) 同期分離回路
JPH0832833A (ja) ビデオシステムパルス生成回路
JP2714193B2 (ja) デジタルテレビジョン受像機
JP3439143B2 (ja) 水平同期回路
KR0135812B1 (ko) 복합영상장치의 클럭발생기
EP0472326B1 (en) Horizontal synchronizing signal separation circuit
JPH0752843B2 (ja) Pll回路
JP3106470B2 (ja) Pll回路
JP3045393B2 (ja) ビデオカメラ
KR100203330B1 (ko) 칼라 카메라의 내/외부 동기 장치
JPS63108875A (ja) 映像信号同期装置
JPH0630297A (ja) 位相同期回路
JPS63203064A (ja) ビデオカメラの同期信号発生装置
JP2641290B2 (ja) クロック発生装置
JPH0630295A (ja) 映像信号の同期回路
KR980007543A (ko) 위상 동기 루프의 수평동기신호 입력단 보상장치
JPH08223448A (ja) Pll回路及びこれを用いた画像表示装置
JPH06189157A (ja) ジッタ軽減方法
JPH0335675A (ja) ビデオ信号のpll回路
JPH0477070A (ja) 判別回路
JPS6365254B2 (ja)
JPH07264481A (ja) 文字発生回路の垂直および水平同期信号発生回路および文字発生回路の垂直および水平同期信号発生方法