JPH0697756B2 - パルス多重通信方式 - Google Patents

パルス多重通信方式

Info

Publication number
JPH0697756B2
JPH0697756B2 JP1401585A JP1401585A JPH0697756B2 JP H0697756 B2 JPH0697756 B2 JP H0697756B2 JP 1401585 A JP1401585 A JP 1401585A JP 1401585 A JP1401585 A JP 1401585A JP H0697756 B2 JPH0697756 B2 JP H0697756B2
Authority
JP
Japan
Prior art keywords
circuit
signal
signals
parallel
conversion
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP1401585A
Other languages
English (en)
Other versions
JPS61173539A (ja
Inventor
範章 吉開
清司 中川
順一 山田
悟基 川西
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Nippon Telegraph and Telephone Corp
Original Assignee
Nippon Telegraph and Telephone Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Nippon Telegraph and Telephone Corp filed Critical Nippon Telegraph and Telephone Corp
Priority to JP1401585A priority Critical patent/JPH0697756B2/ja
Publication of JPS61173539A publication Critical patent/JPS61173539A/ja
Publication of JPH0697756B2 publication Critical patent/JPH0697756B2/ja
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04JMULTIPLEX COMMUNICATION
    • H04J3/00Time-division multiplex systems
    • H04J3/16Time-division multiplex systems in which the time allocation to individual channels within a transmission cycle is variable, e.g. to accommodate varying complexity of signals, to vary number of channels transmitted

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Time-Division Multiplex Systems (AREA)

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明はデイジタル多重通信に利用される。特に、複数
の互いに非同期の低速信号を多重して1系列の高速デイ
ジタル信号として送信し、受信側で元の低速信号を分離
する通信方式の改良に関する。ここでは、デイジタル信
号は光信号でも電気信号でもよい。
〔概要〕
本発明は、送信側で複数の互いに非同期の低速信号を多
重して高速のデイジタル信号として送信し、受信側でこ
の高速デイジタル信号から元の低速信号を分離する通信
方式において、 送信側では、伝送路信号への変換を各低速信号毎に送信
モジュール回路で行い、このモジュール回路の出力を並
直列変換により高速デイジタル信号に変換し、受信側で
は、高速デイジタル信号を直並列変換して分離し、各低
速信号毎に受信モジュール回路で伝送路信号からの逆変
換を行うことにより、 多重する低速信号の種類および数の異動に対して、モジ
ュール回路の接続替えを行うだけで、柔軟に対応するこ
とができるようにするものである。
〔従来の技術〕
従来、複数の互いに非同期の低速信号を多重して送信す
る装置は、複数の低速信号をマルチプレクサにより多重
してから、伝送路に適する信号として、同期信号の挿
入、フレーム構成、スクランブル、パリティ符号の挿
入、その他処理を行い送信する。受信側では、伝送路の
信号について送信側の処理に対応する変換処理を行った
後に、デマルチプレクサを用いて複数の低速信号に分離
する方式が用いられている。
また、デイジタル信号に同一論理値が連続して現れる
と、受信側で同期を失うことがあるので、これを防止す
るために、送信信号に例えばmB1C、DmB1M、あるいはmB1
Mなどの論理変換を施し、受信側でこれに対応する逆の
論理変換を施す方式が知られている。この信号処理を高
速信号の段階で行う場合には、従来方式では素子の速度
制限から並列信号を処理する方式が一般的である。
〔発明が解決しようとする問題点〕
この方式でも、任意の低速信号を多重して伝送すること
はできるが、低速信号の種類やその種類毎の接続される
信号の数が異なる場合には、それぞれ異なる仕様の多重
装置およびそれに対応する分離装置が必要であり、多重
装置および分離装置の種類が多くなる欠点がある。特
に、一つの通信端局で、接続する低速信号に変更がある
と、その多重装置および分離装置を含む端局中継装置を
変更することが必要な場合があり、きわめて不経済であ
る。
また、上述の信号の論理変換を並列信号で厳格に対応す
るには、並列信号系列間で信号のやりとりを行うことが
必要であって、この論理変換のための回路はその規模が
おおきくなるため、多くは多少の同符号の連続を許容す
る設計をとっている。
本発明はこれを改良するもので、多重する低速信号の種
類および数の異動に対して、柔軟に対応することができ
る方式を提供することを目的とする。また本発明は、高
速素子の開発に着目して、同符号連続を防止するための
信号の論理変換を簡単かつ確実に行う装置を提供するこ
とを目的とする。
〔問題点を解決するための手段〕
本発明第一の発明は、複数の互いに非同期の低速信号が
それぞれ入力する入力端子と、この入力端子の信号を1
系列の高速信号に多重して送信する多重装置と、その高
速信号を受信し入力に対応する複数の低速信号に分離す
る分離装置と、この複数の低速信号がそれぞれ出力する
出力端子とを備えたパルス多重通信方式において、上記
多重装置は、上記入力端子の信号毎に伝送路符号に変換
する手段を含む送信モジュール回路と、このモジュール
回路の出力信号を並列信号として入力し直列信号に変換
する並直列変換回路とを含み、上記分離装置は、高速信
号として入力する直列信号を並列信号に変換する直並列
変換回路と、この直並列変換回路の並列出力を入力に対
応する複数の信号に分離する手段と、この複数の信号毎
に上記送信モジュール回路に対応して伝送路符号を逆変
換する手段を含み各出力を上記出力端子に与える受信モ
ジュール回路とを含むことを特徴とする。
第二の発明は、上記第一の発明に加えて、並直列変換回
路の出力に同一符号の連続を抑制する論理変換を施す回
路を備え、高速信号に上記論理変換に対応する逆の論理
変換を施す回路を備えたことを特徴とする。
〔作用〕
この構成では、接続する低速信号の種類および数に異動
があっても、多重装置および分離装置を含む端局中継装
置には変更を必要とせず、送信モジュール回路および受
信モジュール回路のみを接続替えすればよい。また、直
列高速信号で信号の論理変換および逆論理変換を施すこ
とにより、同符号連続に対応するための回路が簡単化さ
れ、同符号連続の最悪ビット数を所望の数に容易に抑圧
することができる。
〔実施例〕
第1図は本発明実施例装置のブロック構成図である。こ
の図で上段は送信側の装置、下段は受信側の装置であ
る。送信側の装置では、複数(この例では4個)の入力
端子1には、それぞれ互いに非同期の低速信号が入力す
る。各低速信号は、それぞれ送信モジュール回路2によ
り信号処理が施されて、遅延回路3を経由して、1個の
並直列変換回路4に入力する。この出力信号は、和分論
理変換回路5を介して送信回路6に入力し、送信回路6
で光信号に変換されて出力端子7から伝送路に送信され
る。
受信側の装置は、伝送路の高速信号は受信入力端子11に
入力し、受信回路12で光信号は電気信号に変換され、さ
らに差分論理変換回路13を介して直並列変換回路14に入
力し、ここで並列信号に変換される。この直並列変換回
路14の並列出力は、分配回路15で4個の低速信号に対応
して分配されて、それぞれ遅延回路16を介して、受信モ
ジュール回路17に入力する。受信モジュール回路17の出
力はそれぞれ低速信号の出力端子18から送出される。分
配回路15で必要な同期信号は各受信モジュール回路17の
出力にしたがって、同期回路19で生成される。
ここで本発明の特徴とするところは、各送信モジュール
回路2および受信モジュール回路17に、伝送路信号とし
ての処理手段を含む構成とし、並直列変換回路4および
直並列変換回路14は、単に並列信号および直列信号の変
換を行うだけで、この回路には複雑な信号処理手段を含
ませない構成にある。さらに、和分論理変換回路および
差分論理変換回路を高速直列信号の通路に設けて、その
構成を簡単化するとともに、その変換の論理を回路の一
部を変更するだけで簡単に行うことができるようにした
ところにある。
送信モジュール回路2には、入力情報系列に対しスタッ
フ同期をとり、互いに非同期の信号を同期信号に変換
し、さらにmB1M符号変換、信号のスクランブル処理、パ
リテイ計数およびパリテイ符号の生成、フレーム構成の
処理を実行する回路を含む。また受信モジュールは、受
信された伝送路符号から、フレーム同期をとり、スクラ
ンブルに対応するデスクランブル処理、パリテイ検出な
どの後にスタッフ同期に対応するデスタッフ処理を行
い、元の低速信号の情報を再生する回路を含む。各送信
モジュール回路の相互間、あるいは受信モジュール回路
の相互間には同期信号を結合して、相互の同期をとるた
めの制御を行う。具体的には、フレームカウンタ回路を
共通に制御する。
第2図は本発明実施例の送信モジュール回路のブロック
構成図である。送信メモリ回路21、位相制御回路22、ス
タッフ同期回路23、スクランブル回路24、パリテイ挿入
回路25、パリテイ計数回路26、符号変換(Mビット挿
入)回路27、フレームカウンタ回路28および出力直並列
変換用のレジスタ29を含む。
第3図は本発明実施例の受信モジュール回路のブロック
構成図である。入力並列信号を直列信号に変換するレジ
スタ70、同期回路71、パリテイ分離回路72、デスクラン
ブル回路73、パリテイ検出回路74、受信メモリ回路75、
位相制御回路76、電圧制御発振器77、フレームカウンタ
回路78およびデスタッフ回路79を含む。
第4図は本発明実施例装置の信号タイムチャートの一例
を示す図である。第4図Aは4個の低速信号を示し、第
4図Bは並直列変換回路4の入力信号を示し、第4図C
は並直列変換回路4の出力信号を示す。上述の送信モジ
ュール回路を使用することにより、各符号変換回路27で
低速信号には10ビット毎に(m=10)必ず論理「1」が
挿入される。したがって、遅延回路3の遅延量を、第一
チャネルは3ビット、第二チャネルは6ビット、第三チ
ャネルは9ビット、第四チャネルは0ビットとすること
により、多重化後の高速信号にも必ず10ビット毎に論理
「1」が挿入されることになる。
第5図は送信側の和分論理変換回路の構成図である。排
他的論理和回路51、1ビットの遅延回路52およびアンド
回路53を含む。第6図は受信側の差分論理変換回路の構
成図である。排他的論理和回路31、1ビットの遅延回路
32およびアンド回路33を含む。端子Cに連続論理「1」
を与えることにより、DmB1M符号を送受信することがで
きる。端子Cに間欠的に論理「1」を与えることにより
mB1C符号を送受信することができる。また端子Cに連続
的に論理「0」を与えれば、この回路は作用せず、送信
モジュール回路で発生した変換符号mB1M符号が、高速信
号にそのまま伝送されることになる。
上述の端子Cに間欠的に論理「1」を与える方法につい
て第7図を用いて説明すると、(a)は3B1M符号変換さ
れた符号系列を示し、この符号系列の論理「1」の位置
を(b)に示す。この(b)に示す信号を上記端子Cに
あたえると、その位置は直前ビットの補符号が第7図
(c)の矢印Cの位置に挿入されることになる。
第1図に戻り、分配回路15はスイッチ回路により構成さ
れる。各受信モジュール回路17のフレーム同期パターン
は外部から設定することができるように構成しておく
と、各チャネル毎に異なるパターンを設定することがで
きる。したがって、分配回路15で誤ったチャネルが分配
された場合には、フレーム同期パターンからこれを識別
して、順に1系列づつのシフトを行い、正しい分配が行
われたときに変更を中止するように制御することができ
る。
この分配回路15は、受信モジュール17の出力回路に設け
て、必要なチャネルの情報を選択するように構成するこ
ともできる。
送信モジュール回路および受信モジュール回路は、スタ
ッフ同期の機能を使用しないように設定すれば、そのま
ま従来装置の伝送符号変換装置として使用することがで
きる。
上記例では、送信モジュール回路および受信モジュール
回路に、並列信号の入力または出力にレジスタ回路を用
いる例を示したが、低速信号と高速信号の速度が大きく
相違する場合には、レジスタ回路を使用しなくとも、高
速信号に対して低速信号はみかけ上並列信号として扱う
ことができる。
〔発明の効果〕 以上説明したように、本発明によれば、接続する低速信
号の種類および数に異動があっても、送信モジュール回
路および受信モジュール回路をそれに対応して異動させ
れば十分であり、多重装置および分離装置を含む端局中
継装置の変更を必要としない。したがって、装置を同一
の仕様または規格で量産することができ、その経済的な
効果が大きい。
さらに、伝送路に同一論理値の符号が連続しないよう
に、符号変換の方法については、その伝送路に適した各
様の方法を選択することができる。したがって、各伝送
路で同一論理値の符号連続から生じる同期不良を回避す
ることができるとともに、各様の方法に対して同一の仕
様の装置で対応することができる。したがって装置を量
産することが可能になり、その経済的な効果が大きい。
【図面の簡単な説明】
第1図は本発明実施例装置のブロック構成図。 第2図は送信モジュール回路のブロック構成図。 第3図は受信モジュール回路のブロック構成図。 第4図は送信信号のタイムチャート。 第5図は送信側の和分論理変換回路の構成図。 第6図は受信側の差分論理変換回路の構成図。 第7図は符号変換の一例を示すタイムチャート。 1……低速信号の入力端子、2……送信モジュール回
路、3……遅延回路、4……並直列変換回路、5……同
一論理値の符号が連続しないように論理変換を施す符号
変換回路、6……送信回路、7……高速信号の出力端
子、8……高速信号のクロック信号を発生する発振器、
11……高速信号の入力端子、12……受信回路、13……符
号の逆論理変換を行う回路、14……直並列変換回路、15
……分配回路、16……遅延回路、17……受信モジュール
回路、18……低速信号の出力端子、19……同期回路。

Claims (4)

    【特許請求の範囲】
  1. 【請求項1】複数の互いに非同期の低速信号がそれぞれ
    入力する入力端子と、 この入力端子の信号を1系列の高速信号に多重して送信
    する多重装置と、 その高速信号を受信し入力に対応する複数の低速信号に
    分離する分離装置と、 この複数の低速信号がそれぞれ出力する出力端子と を備えたパルス多重通信方式において、 上記多重装置は、 上記入力端子の信号毎に伝送路符号に変換する手段を含
    む送信モジュール回路と、 このモジュール回路の出力信号を並列信号として入力し
    直列信号に変換する並直列変換回路と を含み、 上記分離装置は、 高速信号として入力する直列信号を並列信号に変換する
    直並列変換回路と、 この直並列変換回路の並列出力を入力に対応する複数の
    信号に分離する手段と、 この複数の信号毎に上記送信モジュール回路に対応して
    伝送路符号を逆変換する手段を含み各出力を上記出力端
    子に与える受信モジュール回路と を含む ことを特徴とするパルス多重通信方式。
  2. 【請求項2】送信モジュール回路には、送信符号に同一
    論理の符号連続発生を一定ビット長に抑制する所定論理
    の符号変換を施す手段を含み、 受信モジュール回路には、上記符号変換に対応する逆変
    換を施す手段を含む 特許請求の範囲第(1)項に記載のパルス多重通信方
    式。
  3. 【請求項3】送信モジュール回路には、符号誤り検出用
    の符号を挿入する手段を含み、 受信モジュール回路には、符号誤りの検出を行う手段を
    含む 特許請求の範囲第(1)項に記載のパルス多重通信方
    式。
  4. 【請求項4】複数の互いに非同期の低速信号がそれぞれ
    入力する入力端子と、 この入力端子の信号を1系列の高速信号に多重して送信
    する多重装置と、 その高速信号を受信し入力に対応する複数の低速信号に
    分離する分離装置と、 この複数の低速信号がそれぞれ出力する出力端子と を備えたパルス多重通信方式において、 上記多重装置は、 上記入力端子の信号毎に伝送路符号に変換する手段を含
    む送信モジュール回路と、 このモジュール回路の出力信号を並列信号として入力し
    直列信号に変換する並直列変換回路と、 この並直列変換回路の出力に同一符号連続を抑制する論
    理変換を施す回路と を含み、 上記分離装置は、 上記高速信号に上記論理変換に対応する逆の論理変換を
    施す回路と、 この回路の出力信号を並列信号に変換する直並列変換回
    路と、 この直並列変換回路の並列出力を入力に対応する複数の
    信号に分離する手段と、 この複数の信号毎に上記送信モジュール回路に対応して
    伝送路符号を逆変換する手段を含み各出力を上記出力端
    子に与える受信モジュール回路と を含む ことを特徴とするパルス多重通信方式。
JP1401585A 1985-01-28 1985-01-28 パルス多重通信方式 Expired - Lifetime JPH0697756B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP1401585A JPH0697756B2 (ja) 1985-01-28 1985-01-28 パルス多重通信方式

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP1401585A JPH0697756B2 (ja) 1985-01-28 1985-01-28 パルス多重通信方式

Publications (2)

Publication Number Publication Date
JPS61173539A JPS61173539A (ja) 1986-08-05
JPH0697756B2 true JPH0697756B2 (ja) 1994-11-30

Family

ID=11849366

Family Applications (1)

Application Number Title Priority Date Filing Date
JP1401585A Expired - Lifetime JPH0697756B2 (ja) 1985-01-28 1985-01-28 パルス多重通信方式

Country Status (1)

Country Link
JP (1) JPH0697756B2 (ja)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH01218232A (ja) * 1988-02-26 1989-08-31 Nippon Telegr & Teleph Corp <Ntt> パルス多重通信方式
JPH03291033A (ja) * 1990-04-06 1991-12-20 Mitsubishi Electric Corp 和分復号回路

Also Published As

Publication number Publication date
JPS61173539A (ja) 1986-08-05

Similar Documents

Publication Publication Date Title
EP0533091B1 (en) Parallel transmission method
EP0779720A2 (en) Channel multiplex demultiplex method and channel multiplex demultiplex unit
EP0284089B1 (en) Multiplexing apparatus having BSI-code processing and bit interleave functions
US5596730A (en) Interfaces for cross-connect system
US5511077A (en) Frame transmission system
US5305322A (en) Phase alignment circuit for stuffed-synchronized TDM transmission system with cross-connect function
JPH0697756B2 (ja) パルス多重通信方式
US6215567B1 (en) Optical transmitting apparatus and optical receiving apparatus, and optical communicating method
EP0206409A1 (en) Higher order digital transmission system including a multiplexer and a demultiplexer
JP3367520B2 (ja) 多重伝送装置、多重伝送方法及び多重伝送制御用ソフトウェアを記録した記憶媒体
JPH07123247B2 (ja) デイジタルデ−タ伝送方法
CN1149778C (zh) 经钟控脉冲线路传输附加信息的方法和装置
JP3248503B2 (ja) 時分割多重回路及び時分割多重方法
JP2689508B2 (ja) デイジタル保護継電システムの多重情報伝送処理装置
JPH06188867A (ja) ディジタル信号通信方式
JPH02206243A (ja) 時分割多重伝送方式
JP2605613B2 (ja) Soh終端回路
JPH0234538B2 (ja)
JP2965321B2 (ja) Sdh用soh終端回路
JP2001016280A (ja) データ伝送方法及び装置
JPH0282830A (ja) データ変換中継方式
JPS62111538A (ja) 多重分離回路
JP3099955B2 (ja) 多重化装置
JPH0530069A (ja) 制御信号伝送方式
JP3504554B2 (ja) 時分割多重化データ通信システム並びにその送信機及び受信機

Legal Events

Date Code Title Description
EXPY Cancellation because of completion of term