JPH0636408A - Vtrの制御信号発生回路 - Google Patents

Vtrの制御信号発生回路

Info

Publication number
JPH0636408A
JPH0636408A JP4212155A JP21215592A JPH0636408A JP H0636408 A JPH0636408 A JP H0636408A JP 4212155 A JP4212155 A JP 4212155A JP 21215592 A JP21215592 A JP 21215592A JP H0636408 A JPH0636408 A JP H0636408A
Authority
JP
Japan
Prior art keywords
timing
data
pattern
information
signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP4212155A
Other languages
English (en)
Other versions
JP3175319B2 (ja
Inventor
Hideo Honda
英夫 本多
Koji Okumoto
浩司 奥本
Toshimichi Hamada
敏道 濱田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sony Corp
Original Assignee
Sony Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sony Corp filed Critical Sony Corp
Priority to JP21215592A priority Critical patent/JP3175319B2/ja
Publication of JPH0636408A publication Critical patent/JPH0636408A/ja
Application granted granted Critical
Publication of JP3175319B2 publication Critical patent/JP3175319B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Abstract

(57)【要約】 【目的】 パイロット信号のためのプログラム可能なタ
イミングデータ及びパターンデータを発生させる。 【構成】 絶対時間情報からタイミングデータT1 、t
1 と、パターンデータD1 、D2 とをコントローラ1が
生成する。コントローラ1で求められたタイミングデー
タ及びパターンデータをRAM22及びRAM23に蓄
える。RAM22及びRAM23に蓄えられたタイミン
グデータに基づいてパターンデータがプログラマブルパ
ターン発生器から出力される。RAM22及びRAM2
3は、垂直周期のタイミングで切り替えられる。

Description

【発明の詳細な説明】
【0001】
【産業上の利用分野】この発明は、例えば、ビデオテー
プレコーダのトラッキング用の制御信号を発生する制御
信号発生回路に関する。
【0002】
【従来の技術】例えば、8mmビデオカメラに用いられ
ているような、コントロール信号を使用せずにトラッキ
ングサーボを行うオートマチックトラックファインディ
ング(以下、ATFとする)回路が知られている。
【0003】ATFは、記録時に、キャプスタン用位相
サーボのコントロール信号として、周波数の異なる4つ
のパイロット信号(以下、PLT信号とする)をビデオ
信号と周波数多重し、また、再生時に、これらPLT信
号を利用して、テープ速度をコントロールしているキャ
プスタンに位相サーボをかけるようにしたトラッキング
サーボ方式である。このようなトラッキングサーボ方式
では、テープトラックからPLT信号が抽出され、走査
トラックの両隣接トラックからのクロストーク成分が分
離、比較されてトラックのずれが検出される。この比較
出力がキャプスタンの位相誤差信号としてキャプスタン
に印加される。また、変速再生時にも、このPLT信号
を利用することによって正確なトラッキングがかけられ
るようになっている。
【0004】ところで、上述のトラッキングサーボで
は、PLT信号を切り替えるためのプログラム可能なタ
イミングデータTDやパターンデータPDがデータテー
ブルに予め設定される。このデータテーブルに従って、
データが所定の基準信号から出力される。ここで、基準
信号が周期的で、また、出力信号の最後が次の基準信号
の近傍の場合には、次のタイミングデータTDやパター
ンデータPDを設定する時間的余裕がない。このため、
データ設定時間を短縮するために、基準信号の間を分割
して、このタイミングが出力される。また、タイミング
データTDやパターンデータPD設定時において、出力
されていないデータのタイミングと現時刻との比較等の
複雑な処理が必要とされる。
【0005】
【発明が解決しようとする課題】このように、上述のト
ラッキングサーボ方式では、基準信号の分割や出力され
ていないデータのタイミングと現時刻との比較等の複雑
な処理が必要となる場合がある。
【0006】したがって、この発明の目的は、プログラ
ム可能なタイミングデータ及びパターンデータを発生す
ることが可能なVTRの制御信号発生回路を提供するこ
とである。
【0007】
【課題を解決するための手段】この発明は、絶対時間情
報から複数のタイミング情報とパターン情報とを形成す
る制御手段と、制御手段で求めたタイミング情報とパタ
ーン情報とが蓄えられるRAMと、RAMに蓄えられた
タイミング情報に基づいてパターン情報のパターン信号
を出力するパターン信号発生手段とからなり、垂直周期
のタイミングでRAMを切り替えるようにしたVTRの
制御信号発生回路である。
【0008】
【作用】RAMに蓄えられたタイミングデータに基づい
てパターンデータのパターン信号をプログラマブルパタ
ーン発生器から出力する。これにより、データ設定のた
めの複雑な処理を簡略化する。
【0009】
【実施例】以下、この発明の一実施例を図面を参照して
説明する。図1には、この発明が適用されたビデオテー
プレコーダの回路ブロック図が示される。図1におい
て、180°に対向して配設された2つのヘッド1A及
び1Bを有する回転ドラム2が駆動されると、位相発生
器3により回転ドラム2の周波数情報及び位相情報が取
り出され、この信号がプログラマブルパターン発生器
(以下、PPGとする)4に供給される。また、ヘッド
1A及び1Bによって取り出された映像信号は、アンプ
5A及び5Bを介してRFスイッチ6に供給される。R
Fスイッチ6は、PPG4から出力されるスイッチング
パルスSWPによって切り換えられる。
【0010】RFスイッチ6の出力信号は、ビデオ信号
処理回路7及びローパスフィルタ8に供給される。ビデ
オ信号処理回路7に供給された映像信号は、輝度信号Y
及びクロマ信号Cに分離される。輝度信号YはFM復調
され、クロマ信号Cは周波数変換される。その後、輝度
信号Y及びクロマ信号Cは、出力ビデオ信号としてメモ
リ9に供給される。メモリ9は、例えば変速再生時に用
いられるメモリであり、通常再生時、出力ビデオ信号は
通過するのみである。メモリ9へのビデオ信号の記憶タ
イミングは、PPG4からのメモリライトイネーブル信
号(以下、MWE信号とする)によって制御される。
【0011】一方、ローパスフィルタ8では、供給され
た映像信号中のPLT信号が抽出され、PLT信号がA
TF回路10に供給される。また、ATF回路10に
は、コントローラ1から入力されたトラッキング用のタ
イミング信号がPPG4を介して供給される。なお、P
PG4には、異なるタイミングデータTD及びパターン
データを記憶する、例えば2つのRAMが含まれる。ス
イッチングパルスSWPによって、2つのRAMのうち
の一方が選択され、そのRAMのデータがATF回路1
0に供給される。
【0012】ATF回路10では、ローパスフィルタ8
及びPPG4から供給されたタイミングデータに基づい
て、キャプスタン11の位相を制御するための制御信号
PCSが発生される。この制御信号PCSは、キャプス
タンドライバー12を介してキャプスタン11に印加さ
れる。キャプスタン11の位相は、供給された制御信号
PCSに基づいて最適な状態に常に制御される。
【0013】図2には、この発明によるPPG4の回路
ブロック図が示される。図2において、コントローラ1
は、バス21を介してRAM22及びRAM23に接続
される。コントローラ1によって、RAM22及びRA
M23には以下のような出力タイミングデータTD及び
パターンデータPDが入力される。すなわち、RAM2
2には、タイミングデータTD(T1 、T2 、T3 ..
. )及びパターンデータPD(D1 、D2
3 ... )が入力される。また、RAM23には、タ
イミングデータTD(t1 、t2 、t3 ...)及びパ
ターンデータPD(d1 、d2 、d3 ...)が入力さ
れる。
【0014】RAM22及びRAM23のタイミングデ
ータTD及びパターンデータPDは、データセレクトス
イッチ24を介される。データセレクトスイッチ24
は、端子25から入力されるスイッチングパルスSWP
で制御される。データセレクトスイッチ24で選択され
たRAMのタイミングデータTDは、タイミングデータ
ラッチ26を介してタイミングコンパレータ27に供給
される。なお、RAM22及び23の切り替えは、一垂
直周期毎になされる。また、タイミングコンパレータ2
7には、上述の位相発生器3の出力信号PGがタイミン
グカウンタ28を介して供給される。
【0015】一方、選択されたRAMの出力パターンデ
ータPDは、出力データ回路部29を介して出力データ
ラッチ30でラッチされる。タイミングコンパレータ2
7に供給されたタイミングデータTDと、位相発生器3
の出力信号PGが一致した時に、タイミングコンパレー
タ27から出力データラッチ30に制御信号CSが供給
される。この制御信号CSによって、出力データラッチ
30にラッチされているパターンデータPDがバッファ
31を介して出力される。
【0016】例えば、第1のスイッチングパルスSWP
でRAM22が選択された場合、RAM22のタイミン
グデータTD及びパターンデータPDには上述の処理が
なされてバッファ31からパターンデータPDが出力さ
れる。この間に、RAM23のタイミングデータTD及
び出力パターンデータPDがコントローラ1を介して設
定される。
【0017】次のスイッチングパルスSWPでは、RA
M22からRAM23への切り替えがなされ、RAM2
3のタイミングデータTD及びパターンデータPDに同
様の処理がなされてバッファ31からパターンデータP
Dが出力される。この間に、RAM22のタイミングデ
ータTD及びパターンデータPDがコントローラ1を介
して設定される。このように、スイッチングパルスSW
Pで、タイミングデータTD及びパターンデータPDが
記憶されたRAMを切り替えることのみにより、トラッ
キング用のデータ設定を容易に設定することが可能とな
る。
【0018】図3は、上述のRAM22及び23に蓄え
られたデータを切り替える時のタイミングチャートであ
り、例えば、3倍速再生モード時のものである。図3A
に示すスイッチングパルスSWP1がハイとされている
間(期間1とする)、RFスイッチ6からは、例えば、
ヘッド1Aの映像信号が取り出される。期間1におい
て、図3Dに示すようなMWE信号(MWE1及びMW
E2)を出力するために、PLT信号は、図3Cのよう
なタイミングで出力される。また、RAM22のデータ
テーブルがATF回路10に供給される。
【0019】一方、スイッチングパルスSWPがローと
されると(期間2とする)、RFスイッチ6からは、ヘ
ッド1Bの出力信号が取り出される。期間2において、
MWE信号(MWE3)を出力するために、PLT信号
は、図3Cのようなタイミングで出力される。また、R
AM22のデータテーブルがATF回路10に供給され
る。このように、3つのMWE信号(MWE1、2及び
3)をメモリ9に供給することによって、3倍速再生が
可能となる。なお、上述のパイロット信号を切り替える
と共に、3倍速等の変速再生をすることも可能である。
【0020】
【発明の効果】この発明によれば、データテーブルを有
するRAMをスイッチングパルスをトリガとして自動的
に切り替えることによって、トラッキング用のデータを
容易に設定することができる。このため、基準信号が周
期的で、また、出力信号の最後が次の基準信号の近傍の
場合にも、基準信号の間を分割する必要がない。また、
タイミングデータやパターンデータの設定時において、
出力されていないデータのタイミングと現時刻との比較
等の複雑な処理を必要としない。
【図面の簡単な説明】
【図1】この発明が適用されたビデオテープレコーダの
回路ブロック図である。
【図2】プログラマブルパターン発生器の回路ブロック
図である。
【図3】RAMに蓄えられたデータの切り替え時のタイ
ミングチャートである。
【符号の説明】
1A、1B ヘッド 4 プログラマブルパターン発生器 10 ATF回路 22、23 RAM

Claims (4)

    【特許請求の範囲】
  1. 【請求項1】 絶対時間情報から複数のタイミング情報
    とパターン情報とを形成する制御手段と、 上記制御手段で求めた上記タイミング情報と上記パター
    ン情報とが蓄えられる第1及び第2の記憶手段と、 上記第1及び第2の記憶手段に蓄えられた上記タイミン
    グ情報に基づいて上記パターン情報のパターン信号を出
    力するパターン信号発生手段とからなり、 垂直周期のタイミングで上記第1及び第2の記憶手段を
    切り替えるようにしたVTRの制御信号発生回路。
  2. 【請求項2】 上記タイミング情報と上記パターン情報
    は、ATFトラッキング制御のパイロット信号を切り替
    えるための情報である請求項1記載のVTRの制御信号
    発生回路。
  3. 【請求項3】 上記タイミング情報と上記パターン情報
    は、可変速再生を実現するための情報である請求項1記
    載のVTRの制御信号発生回路。
  4. 【請求項4】 上記タイミング情報と上記パターン情報
    は、ATFトラッキング制御のパイロット信号を切り替
    えると共に、可変速再生を実現する請求項1記載のVT
    Rの制御信号発生回路。
JP21215592A 1992-07-16 1992-07-16 Vtrの制御信号発生回路 Expired - Fee Related JP3175319B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP21215592A JP3175319B2 (ja) 1992-07-16 1992-07-16 Vtrの制御信号発生回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP21215592A JP3175319B2 (ja) 1992-07-16 1992-07-16 Vtrの制御信号発生回路

Publications (2)

Publication Number Publication Date
JPH0636408A true JPH0636408A (ja) 1994-02-10
JP3175319B2 JP3175319B2 (ja) 2001-06-11

Family

ID=16617811

Family Applications (1)

Application Number Title Priority Date Filing Date
JP21215592A Expired - Fee Related JP3175319B2 (ja) 1992-07-16 1992-07-16 Vtrの制御信号発生回路

Country Status (1)

Country Link
JP (1) JP3175319B2 (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5469010A (en) * 1993-03-12 1995-11-21 Seiko Electronic Components Ltd. Method of adjusting frequency of NS-GT cut quartz resonator

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5469010A (en) * 1993-03-12 1995-11-21 Seiko Electronic Components Ltd. Method of adjusting frequency of NS-GT cut quartz resonator

Also Published As

Publication number Publication date
JP3175319B2 (ja) 2001-06-11

Similar Documents

Publication Publication Date Title
JP2806135B2 (ja) 再生装置
US4549224A (en) Digital video tape recorder that can be used with different television systems
JP3175319B2 (ja) Vtrの制御信号発生回路
KR100207621B1 (ko) 비디오 테이프 레코더의 스큐보상장치
JP3106558B2 (ja) 映像記録再生装置
GB2226686A (en) Multifunctional control type video head selecting
US5177649A (en) Information signal recording apparatus for recording pilot signals on particular areas
JPH05298866A (ja) 情報信号記録再生装置
US5040076A (en) Video disk player including signal switching synchronization
JP3021809B2 (ja) インデックス信号記録装置
JP3106557B2 (ja) 映像記録再生装置
KR0157477B1 (ko) 더블 데크 브이티알에서의 고화질 복사장치 및 방법
JP2751638B2 (ja) トラッキングサーボ装置
KR930005600Y1 (ko) 자기(自己)기록트랙 자동스캔장치
KR940004591B1 (ko) 영상기기의 자동편집방법
JP2817644B2 (ja) 回転ヘッド型磁気記録再生装置
JP2565228B2 (ja) トラツキング制御装置
JPH0237566A (ja) 情報信号記録装置及び再生装置
JPH087408A (ja) トラッキング制御装置
EP0357352A2 (en) Video signal recording/reproducing apparatus
JPS6359081A (ja) 信号再生装置
JPS63149854A (ja) 記録再生装置
JPH0527178B2 (ja)
JPS59133788A (ja) 映像信号の再生装置
JPS62200565A (ja) デジタルビデオテ−プレコ−ダ

Legal Events

Date Code Title Description
LAPS Cancellation because of no payment of annual fees