JPH06338796A - 受信機 - Google Patents

受信機

Info

Publication number
JPH06338796A
JPH06338796A JP5126108A JP12610893A JPH06338796A JP H06338796 A JPH06338796 A JP H06338796A JP 5126108 A JP5126108 A JP 5126108A JP 12610893 A JP12610893 A JP 12610893A JP H06338796 A JPH06338796 A JP H06338796A
Authority
JP
Japan
Prior art keywords
maximum amplitude
signal
converters
comparator
output
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP5126108A
Other languages
English (en)
Inventor
Hiroyasu Muto
広泰 武藤
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP5126108A priority Critical patent/JPH06338796A/ja
Priority to US08/249,220 priority patent/US5438691A/en
Publication of JPH06338796A publication Critical patent/JPH06338796A/ja
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M1/00Analogue/digital conversion; Digital/analogue conversion
    • H03M1/12Analogue/digital converters
    • H03M1/18Automatic control for modifying the range of signals the converter can handle, e.g. gain ranging
    • H03M1/188Multi-path, i.e. having a separate analogue/digital converter for each possible range
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/06Receivers
    • H04B1/10Means associated with receiver for limiting or suppressing noise or interference
    • H04B1/12Neutralising, balancing, or compensation arrangements

Abstract

(57)【要約】 【目的】 本発明は、入力信号強度が時々刻々変化する
環境下で受信される広いダイナミックレンジの受信信号
を、伝送路特性を変化させることなく、復調するのに十
分な精度でディジタル値に変換して復調および複号を行
う受信機を提供することにある。 【構成】 本発明の受信機は、入力端子を増幅率の異な
る複数個の増幅器に接続し、それぞれの増幅器をA/D
変換器に接続し、それぞれのA/D変換器をメモリーと
最大振幅検出回路に接続し、それぞれの最大振幅検出回
路を一つの比較器に接続し、それぞれのメモリーを一つ
の選択器に接続し、比較器を選択器の別の入力端子に接
続し、選択器を信号処理部に接続し、信号処理部におい
て復調および複号を行いその結果を出力する出力端子か
ら構成される。

Description

【発明の詳細な説明】
【0001】
【産業上の利用分野】本発明は、受信機に関し、特に、
受信信号を伝送路特性を変化させることなく、復調する
のに十分な精度に変換されたディジタル値を選択して復
調および複号を行う受信機に関する。
【0002】
【従来の技術】以下図4を用いて従来のこの種受信機に
ついて説明する。
【0003】入力端子101に接続された増幅器102
と、増幅器102に接続されたA/D変換器103と、
A/D変換器103に接続されたメモリー104と、メ
モリー104に接続された信号処理部105と、信号処
理部105に接続された出力端子106と、から構成さ
れ、受信信号をディジタル信号処理をして復調および複
号するのに、入力端子から入力される受信信号が増幅器
で増幅され、A/D変換器にてディジタル値に変換さ
れ、変換されたディジタル値がメモリーに蓄えられ、メ
モリーに蓄えられたディジタル値で表される受信信号が
信号処理部で復調および複号される。
【0004】変調方式が周波数変調または位相変調であ
りかつフェージングの影響を受けない場合においては、
増幅器に自動利得制御(AGC)回路を用いてA/D変
換器に入力される受信信号の入力レベルを最適化するこ
とによりA/D変換器の量子化ビット数を小さくするこ
とができた。
【0005】またA/D変換器の入力基準電圧の電圧値
を入力信号のレベルにしたがって段階的に変化させ、量
子化レベルを変えることによりダイナミックレンジを大
きくすることも知られている(特開昭63−250918、特開
昭61−142823)。
【0006】
【発明が解決しようとする課題】上述した従来の受信機
において、(1)受信信号がフェージングの影響を受け
るために等化器を用いて受信信号を補正する場合、
(2)変調方式が直交振幅変調(QAM)であり、既知
の時刻において既知の位相となるパイロット信号を用い
て信号点の直交座標状の位置を決定する場合、(3)変
調方式が直交振幅変調(QAM)であり、パイロット信
号を用いてフェージング補正をしたうえで、信号点の直
交座標状の位置を決定する場合、などにおいては伝送路
特性を変化させないという条件でおこなわれる。AGC
回路を使用することや入力基準電圧を変化させることは
伝送路特性を変化させるということであるので、伝送路
特性を変化させないという条件ではAGC回路を使用す
ることや入力基準電圧を変化させることができない。バ
ースト状の信号を受信するならば、あらかじめ入力信号
強度を予測して、増幅器の増幅率を設定し、または入力
基準電圧を設定し、バースト受信中はそれらを変化させ
ないことが考えられるがフェージング環境下では予測が
困難である。
【0007】そこで広いダイナミックレンジをカバーす
るビット数の多いA/D変換器を用いる必要があった。
【0008】本発明は、ビット数の少ないA/D変換器
を複数個用いることにより、入力信号強度が時々刻々変
化する環境下で受信される広いダイナミックレンジの受
信信号を、伝送路特性を変化させることなく、復調する
のに十分な精度に変換されたディジタル値を選択して復
調および複号を行うことを目的とする。
【0009】
【課題を解決するための手段】入力端子に接続され受信
信号を異なる増幅率で増幅する複数の増幅器と、前記複
数の増幅器で増幅された受信信号をそれぞれディジタル
値に変換する複数のA/D変換器と、前記複数のA/D
変換器から出力されたディジタル値を蓄える複数のメモ
リーと、前記複数のA/D変換器から出力されたディジ
タル値の最大振幅値を検出する複数の最大振幅検出回路
と、前記複数の最大振幅検出回路からの出力を飽和レベ
ルと比較する比較器と、前記比較器から出力される制御
信号により前記複数のメモリーに蓄えられたデータを選
択して出力する選択器と、前記比較器からのデータをも
とに復調および復号をおこなう信号処理部とから構成さ
れる。
【0010】
【作用】受信信号を複数の増幅器でそれぞれ異なる増幅
率で増幅し、A/D変換器でディジタル値に変換する。
それぞれのディジタル値をメモリーに蓄え、また最大振
幅検出回路で最大振幅値を検出する。比較器ではバース
ト毎にバースト中の最大振幅が飽和レベルに達していな
い系のうち増幅率が大きい系を検出し、制御信号を選択
器に対して出力することにより、選ばれた系のメモリー
に蓄えられたデータを信号処理部に対して出力し、信号
処理部においてディジタル信号処理にて復調および復号
をおこない結果を出力端子から出力する。
【0011】
【実施例】次に本発明について図面を参照して説明す
る。
【0012】図1は本発明の受信機の構成を示すブロッ
ク線図である。
【0013】入力端子に接続された増幅率の異なる複
数個の増幅器2−12−2,…,2−nと、それぞれ
の増幅器に接続されたA/D変換器3−13−2
…,3−nと、それぞれのA/D変換器に接続されたメ
モリー4−14−2,…,4−nと、それぞれのA/
D変換器に接続された最大振幅検出回路5−15−
,…,5−nと、それぞれの最大振幅検出回路に接続
された一つの比較器と、それぞれのメモリーおよび比
較器に接続された一つの選択器と、選択器に接続
された信号処理部と、信号処理部に接続された出力
端子と、から構成される。
【0014】受信信号は増幅器2−12−2,…,
−nでそれぞれ異なる増幅率で増幅され、A/D変換器
3−13−2,…,3−nでディジタル値に変換され
る。それぞれのディジタル値はメモリー4−14−
,…,4−nに蓄えられ、また最大振幅検出回路5−
5−2,…,5−nで最大振幅値が検出される。
【0015】ここで異なる増幅率の増幅器で増幅された
信号をA/D変換して得られるデータを図3に示す。図
3−(1)、図3−(2)および図3−(3)は、それ
ぞれ増幅器の増幅率が小さい場合、大きい場合、および
さらに大きい場合を示している。増幅率が小さい場合は
A/D変換して得られるデータの精度は悪い。増幅率が
大きい場合はA/D変換して得られるデータの精度は良
い。さらに増幅率が大きい場合にはA/D変換して得ら
れるデータのいくつかが飽和レベルに達するため、つま
りA/D変換器の入力基準電圧の範囲外に入力信号があ
るために正しいデータが得られない。
【0016】比較器ではバースト毎にバースト中の最
大振幅が飽和レベルに達していない系のうち増幅率が大
きい系を検出し、制御信号を選択器に対して出力する
ことにより、選ばれた系のメモリーに蓄えられたデータ
を信号処理部に対して出力し、信号処理部において
ディジタル信号処理にて復調および復号をおこない、結
果を出力端子から出力する。
【0017】図2は本発明の受信機のもう一つの構成を
示すブロック線図である。
【0018】入力端子11に接続された増幅率の異なる
複数個の増幅器12−112−2,…,12−nと、
それぞれの増幅器に接続された直交復調器13−1
3−2,…,13−nと、それぞれの直交復調器からの
復調信号の同相成分の出力端子および復調信号の直交成
分の出力端子に接続されたA/D変換器14−1a
4−1b,…,14−na14−nbと、それぞれの
A/D変換器に接続されたメモリー15−1a15−
1b,…,15−na15−nbと、それぞれのA/
D変換器に接続された最大振幅検出回路16−1a
6−1b,…,16−na16−nbと、それぞれの
最大振幅検出回路に接続された一つの比較器17と、そ
れぞれのメモリーおよび比較器17に接続された一つの
選択器18と、選択器18に接続された信号処理部19
と、信号処理部19に接続された出力端子20と、から
構成される。
【0019】受信信号は増幅器12−112−2
…,12−nでそれぞれ異なる増幅率で増幅され、直交
復調器13−113−2,…,13−nでそれぞれ直
交復調され、復調信号はA/D変換器14−1a14
−1b,…,14−na14−nbでディジタル値に
変換される。それぞれのディジタル値はメモリー15−
1a15−1b,…,15−na15−nbに蓄え
られ、また最大振幅検出回路16−1a16−1b
…,16−na16−nbで復調信号の最大振幅値が
検出される。比較器17ではバースト毎にバースト中の
最大振幅が飽和レベルに達していない系のうち増幅率が
大きい系を検出し、制御信号を選択器18に対して出力
することにより、選ばれた系のメモリーに蓄えられたデ
ータを信号処理部19に対して出力し、信号処理部19
において復号をおこない、結果を出力端子20から出力
する。
【0020】なお、第1の実施例が中間周波数信号をサ
ンプルしてディジタル値に変換した後に復調を行う方法
であるのに対し、第2の実施例は直交復調器で復調した
後に復調信号をサンプルしてディジタル値に変換する方
法である。
【0021】
【発明の効果】以上説明したように、本発明の請求項1
による受信機は、入力端子を増幅率の異なる複数個の増
幅器に接続し、それぞれの増幅器をA/D変換器に接続
し、それぞれのA/D変換器をメモリーと最大振幅検出
回路に接続し、それぞれの最大振幅検出回路を一つの比
較器に接続し、それぞれのメモリーを一つの選択器に接
続し、比較器を選択器の別の入力端子に接続し、選択器
を信号処理部に接続し、信号処理部を出力端子に接続す
る。増幅器の増幅率が小さい場合はA/D変換して得ら
れるデータの精度は悪く、増幅率が大きい場合はA/D
変換して得られるデータの精度は良い。さらに増幅率が
大きい場合にはA/D変換して得られるデータのいくつ
かが飽和レベルに達することつまりA/D変換器の入力
基準電圧の範囲外に入力信号があるために正しいデータ
が得られない。最大振幅検出回路および選択器にてA/
D変換によって得られるある時間の範囲のディジタル値
のうち、最も適切なレベルを与えるディジタル値を選択
し、信号処理部に対して出力することができるので、信
号処理部において精度の良い復調および復号をおこなう
ことを可能にするという効果がある。
【0022】また請求項2による受信機は、入力端子に
接続された増幅器とA/D変換器の間に直交復調器を設
け、それらのA/D変換器は直交復調器からの復調信号
の同相成分の出力端子と復調信号の直交成分の出力端子
にそれぞれ接続される構成である点が請求項1の構成と
異なるがこの場合も、増幅器の増幅率が小さい場合はA
/D変換して得られるデータの精度は悪く、増幅率が大
きい場合はA/D変換して得られるデータの精度は良
い。さらに増幅率が大きい場合にはA/D変換して得ら
れるデータのいくつかが飽和レベルに達することつまり
A/D変換器の入力基準電圧の範囲外に入力信号がある
ために正しいデータが得られない。請求項1の場合と同
様に最大振幅検出回路および選択器にてA/D変換によ
って得られるある時間の範囲のディジタル値のうち、最
も適切なレベルを与えるディジタル値を選択し、信号処
理部に対して出力することができるので、信号処理部に
おいて精度の良い復調および復号をおこなうことを可能
にするという効果がある。
【図面の簡単な説明】
【図1】本発明の受信機の実施例を示すブロック線図で
ある。
【図2】本発明の受信機のもう一つの実施例を示すブロ
ック線図である。
【図3】A/D変換して選ばれるデータを説明する図で
ある。
【図4】従来の受信機の構成例を示すブロック線図であ
る。
【符号の説明】
1,11,101 入力端子 2,12,102 増幅器 13 直交復調器 3,14,103 A/D変換器 4,15,104 メモリー 5,16 最大振幅検出回路 6,17 比較器 7,18 選択器 8,19 信号処理部 8,20 出力端子

Claims (2)

    【特許請求の範囲】
  1. 【請求項1】 入力信号強度が時々刻々変化する環境下
    で受信される受信信号を伝送路特性を変化させることな
    く復調するのに十分な精度でディジタル値に変換して復
    調および複号を行う受信機において、 入力端子に接続され受信信号を異なる増幅率で増幅する
    複数の増幅器と、 前記複数の増幅器で増幅された受信信号をそれぞれディ
    ジタル値に変換する複数のA/D変換器と、 前記複数のA/D変換器から出力されたディジタル値を
    蓄える複数のメモリーと、 前記複数のA/D変換器から出力されたディジタル値の
    最大振幅値を検出する複数の最大振幅検出回路と、 前記複数の最大振幅検出回路からの出力を飽和レベルと
    比較する比較器と、 前記比較器から出力される制御信号により前記複数のメ
    モリーに蓄えられたデータを選択して出力する選択器
    と、 前記比較器からのデータをもとに復調および復号をおこ
    なう信号処理部とを具備したことを特徴とする受信機。
  2. 【請求項2】 入力端子に接続された増幅器と、A/D
    変換器の間に直交復調器を設け、それらのA/D変換器
    は直交復調器からの復調信号の同相成分の出力端子と、
    復調信号の直交成分の出力端子にそれぞれ接続される請
    求項1記載の受信機。
JP5126108A 1993-05-27 1993-05-27 受信機 Pending JPH06338796A (ja)

Priority Applications (2)

Application Number Priority Date Filing Date Title
JP5126108A JPH06338796A (ja) 1993-05-27 1993-05-27 受信機
US08/249,220 US5438691A (en) 1993-05-27 1994-05-26 Receiver using a plurality of amplifiers and analog-to-digital converters for demodulating and decoding a signal

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP5126108A JPH06338796A (ja) 1993-05-27 1993-05-27 受信機

Publications (1)

Publication Number Publication Date
JPH06338796A true JPH06338796A (ja) 1994-12-06

Family

ID=14926824

Family Applications (1)

Application Number Title Priority Date Filing Date
JP5126108A Pending JPH06338796A (ja) 1993-05-27 1993-05-27 受信機

Country Status (2)

Country Link
US (1) US5438691A (ja)
JP (1) JPH06338796A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6748206B1 (en) 1998-06-23 2004-06-08 Nec Corporation Low-power-consumption radio receiver

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH11340831A (ja) * 1998-05-29 1999-12-10 Toa Corp 高精度a/d変換器
US7257383B2 (en) * 2004-03-08 2007-08-14 Broadcom Corporation Method and system for improving dynamic range for communication systems using upstream analog information
EP3059860A1 (en) * 2015-02-23 2016-08-24 Consulting Network GmbH Automatic gain control circuit for communication signals

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS496525A (ja) * 1972-02-22 1974-01-21
JPS59212011A (ja) * 1983-05-18 1984-11-30 Oki Electric Ind Co Ltd デ−タ制御方式
JPS60103732A (ja) * 1983-10-12 1985-06-08 クラウトクレーマー・ゲーエムベーハー・ウント・コンパニー アナログ信号の対数化及びデイジタル化のための回路装置
JPH0433443A (ja) * 1990-05-30 1992-02-04 Nec Corp 直交復調装置

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4581725A (en) * 1982-07-21 1986-04-08 Mobil Oil Corporation Method and system for gain selection
JPS61142823A (ja) * 1984-12-17 1986-06-30 Tokyo Keiki Co Ltd 信号変換方式
JPS63250918A (ja) * 1987-04-08 1988-10-18 Hitachi Ltd A/d変換回路
US5301364A (en) * 1988-11-30 1994-04-05 Motorola, Inc. Method and apparatus for digital automatic gain control in a receiver
US5233634A (en) * 1989-10-18 1993-08-03 Nokia Mobile Phones Ltd. Automatic gain control circuit in a radio telephone receiver

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS496525A (ja) * 1972-02-22 1974-01-21
JPS59212011A (ja) * 1983-05-18 1984-11-30 Oki Electric Ind Co Ltd デ−タ制御方式
JPS60103732A (ja) * 1983-10-12 1985-06-08 クラウトクレーマー・ゲーエムベーハー・ウント・コンパニー アナログ信号の対数化及びデイジタル化のための回路装置
JPH0433443A (ja) * 1990-05-30 1992-02-04 Nec Corp 直交復調装置

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6748206B1 (en) 1998-06-23 2004-06-08 Nec Corporation Low-power-consumption radio receiver

Also Published As

Publication number Publication date
US5438691A (en) 1995-08-01

Similar Documents

Publication Publication Date Title
US6904274B2 (en) System and method for inverting automatic gain control (AGC) and soft limiting
US20050009489A1 (en) Radio receiver and radio signal processing method
US6806844B2 (en) Calibration system for array antenna receiving apparatus
US4870370A (en) Method and apparatus for two stage automatic gain control
CN100433610C (zh) 无线信号接收设备和无线信号接收方法
US5603114A (en) Distortionless receiving circuit
EP0607944B1 (en) An AGC circuit for burst signal
US6100832A (en) A/D conversion apparatus having high level reception enhancement
US5710795A (en) Received signal decision apparatus for digital modulated signal receiver
JPS6165551A (ja) タイミング位相制御装置
WO2001028106A1 (en) Receiver, transceiver, radio unit and method for telecommunication
JPH06338796A (ja) 受信機
JP3575952B2 (ja) 直流オフセット除去機能を備えた受信機およびこれを用いた通信システム
EP0687080B1 (en) Receive signal level detection system
US5579343A (en) Soft decision circuit
JP3005472B2 (ja) 受信機
JP3042388B2 (ja) 受信装置
JPH0365827A (ja) ダイバーシチ受信回路
JPH09294146A (ja) 自動利得制御回路
JP2727924B2 (ja) 高能率多値変調波復調装置
JPH11205204A (ja) 復調器
JP2979559B2 (ja) 復調装置および方法
JP2002141844A (ja) ダイバーシチ受信装置
JPH10173564A (ja) ディジタル放送用受信回路
JP4447112B2 (ja) Agc制御回路