JPH06319091A - Am復調器 - Google Patents
Am復調器Info
- Publication number
- JPH06319091A JPH06319091A JP10832293A JP10832293A JPH06319091A JP H06319091 A JPH06319091 A JP H06319091A JP 10832293 A JP10832293 A JP 10832293A JP 10832293 A JP10832293 A JP 10832293A JP H06319091 A JPH06319091 A JP H06319091A
- Authority
- JP
- Japan
- Prior art keywords
- pulse
- lock
- circuit
- output
- phase
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Abstract
(57)【要約】
【目的】 本発明の目的は、電源投入時やチャンネル変
更時、ロック外れを起こすことのないAM復調器を提供
することである。 【構成】 入力AM変調信号は検波回路2において、V
CO3、比較器4及びLPF7よりなる位相ロックルー
プで再生されたキャリアにより復調される。前記LPF
7はキーパルス発生回路9が発生する水平周期のキーパ
ルスによりその時定数が制御される。電源投入時やチャ
ンネル変更時、パルス幅変更回路10がキーパルスのパ
ルス幅を徐々に狭くしていくことにより位相ロックルー
プは平均値PLLからキードPLLに緩やかに移行す
る。
更時、ロック外れを起こすことのないAM復調器を提供
することである。 【構成】 入力AM変調信号は検波回路2において、V
CO3、比較器4及びLPF7よりなる位相ロックルー
プで再生されたキャリアにより復調される。前記LPF
7はキーパルス発生回路9が発生する水平周期のキーパ
ルスによりその時定数が制御される。電源投入時やチャ
ンネル変更時、パルス幅変更回路10がキーパルスのパ
ルス幅を徐々に狭くしていくことにより位相ロックルー
プは平均値PLLからキードPLLに緩やかに移行す
る。
Description
【0001】
【産業上の利用分野】本発明は、AM変調されて伝送さ
れたテレビジョン信号、特にMUSE信号をPLL回路
により再生されたキャリアを使用して復調するAM復調
器に関する。
れたテレビジョン信号、特にMUSE信号をPLL回路
により再生されたキャリアを使用して復調するAM復調
器に関する。
【0002】
【従来の技術】従来、テレビジョン信号のAM復調器と
しては平均値PLL同期検波方式が用いられている。図
5は従来の平均値PLL同期検波方式によるAM復調器
を示す。1はAM変調信号が入力される入力端子、2は
AM検波を行う検波回路、3は電圧制御型発振器(以下
VCOという)、4はVCO出力と入力AM復調信号の
位相を比較する位相比較器、5はこの位相比較器からの
比較出力を平滑して前記VCO4を制御する直流制御電
圧を得るローパスフィルタ、6はAM復調信号を出力す
る出力端子である。
しては平均値PLL同期検波方式が用いられている。図
5は従来の平均値PLL同期検波方式によるAM復調器
を示す。1はAM変調信号が入力される入力端子、2は
AM検波を行う検波回路、3は電圧制御型発振器(以下
VCOという)、4はVCO出力と入力AM復調信号の
位相を比較する位相比較器、5はこの位相比較器からの
比較出力を平滑して前記VCO4を制御する直流制御電
圧を得るローパスフィルタ、6はAM復調信号を出力す
る出力端子である。
【0003】上述の回路において、入力端子1にMUS
E信号等によりAM変調されたAM変調信号が入力され
ると位相比較器4においてVCO3出力と比較される。
その結果、VCO3出力の位相が進んでいる場合は遅ら
せるような、逆の場合は進めるような制御信号が出力さ
れる。この制御信号をローパスフィルタ5で平滑して直
流制御電圧に変換し、VCO3の発振出力の位相制御を
行い入力AM変調信号の位相に同期させる。そして、こ
のVCO出力をキャリアとしてAM変調信号と検波回路
2で掛け合わせることによりAM復調信号を得る。
E信号等によりAM変調されたAM変調信号が入力され
ると位相比較器4においてVCO3出力と比較される。
その結果、VCO3出力の位相が進んでいる場合は遅ら
せるような、逆の場合は進めるような制御信号が出力さ
れる。この制御信号をローパスフィルタ5で平滑して直
流制御電圧に変換し、VCO3の発振出力の位相制御を
行い入力AM変調信号の位相に同期させる。そして、こ
のVCO出力をキャリアとしてAM変調信号と検波回路
2で掛け合わせることによりAM復調信号を得る。
【0004】一方、MUSE信号のAM伝送の場合、S
/Nの向上のためAMの信号成分を大きくする過変調伝
送が行われる。そして、これにより伝送されたAM変調
信号を上記AM復調器で復調する場合、前記過変調によ
りAM変調信号の位相が反転してしまい、この反転した
信号の位相にVCO3出力の位相を同期させるよう働く
ため正確なキャリア再生が行われないという欠点があっ
た。
/Nの向上のためAMの信号成分を大きくする過変調伝
送が行われる。そして、これにより伝送されたAM変調
信号を上記AM復調器で復調する場合、前記過変調によ
りAM変調信号の位相が反転してしまい、この反転した
信号の位相にVCO3出力の位相を同期させるよう働く
ため正確なキャリア再生が行われないという欠点があっ
た。
【0005】この欠点を解消するために特開平4−97
606号公報に示すごときキードPLL同期検波方式を
採用したAM復調器がある。キードPLL同期検波方式
では位相比較器出力はキーパルスの発生する期間だけV
COに供給され、他の期間はPLL制御を行わずにVC
O出力は一定位相とされる。従って、キーパルスを、過
変調にならない期間、即ち同期信号期間に発生させるよ
うにすると過変調時にはPLLが働かずにVCO出力が
一定位相を保つので前記ミスロックを防ぐことができ
る。
606号公報に示すごときキードPLL同期検波方式を
採用したAM復調器がある。キードPLL同期検波方式
では位相比較器出力はキーパルスの発生する期間だけV
COに供給され、他の期間はPLL制御を行わずにVC
O出力は一定位相とされる。従って、キーパルスを、過
変調にならない期間、即ち同期信号期間に発生させるよ
うにすると過変調時にはPLLが働かずにVCO出力が
一定位相を保つので前記ミスロックを防ぐことができ
る。
【0006】図6に従来のキードPLL同期検波方式に
よるAM復調器の一例を示す。この回路においてローパ
スフィルタ7は抵抗R1〜R3、コンデンサC及びオペ
アンプOPを備え、更に抵抗R1と並列にスイッチSW
1が設けられている。そして、ロック検出回路8でロッ
ク状態を検出した後、キーパルス発生回路9を動作させ
て同期信号に同期したキーパルスを発生させる。このキ
ーパルスはパルス期間は前記スイッチSW1を閉じるこ
とによりローパスフィルタの時定数を小さくし、パルス
期間以外はSW1を開くことにより時定数を大きくす
る。従って、パルス期間にPLLが動作して位相同期が
とられ、パルス期間以外はこの同期状態は保持されるこ
とになり、過変調による誤動作が防止される。
よるAM復調器の一例を示す。この回路においてローパ
スフィルタ7は抵抗R1〜R3、コンデンサC及びオペ
アンプOPを備え、更に抵抗R1と並列にスイッチSW
1が設けられている。そして、ロック検出回路8でロッ
ク状態を検出した後、キーパルス発生回路9を動作させ
て同期信号に同期したキーパルスを発生させる。このキ
ーパルスはパルス期間は前記スイッチSW1を閉じるこ
とによりローパスフィルタの時定数を小さくし、パルス
期間以外はSW1を開くことにより時定数を大きくす
る。従って、パルス期間にPLLが動作して位相同期が
とられ、パルス期間以外はこの同期状態は保持されるこ
とになり、過変調による誤動作が防止される。
【0007】
【発明が解決しようとする課題】上述の従来のキードP
LL同期検波方式では検波動作開始時に位相がロックす
る迄はキーパルスを発生させずに通常の平均値PLL動
作とし位相ロック後キードPLL動作とすることにより
ミスロックを防止しているしかしながら、平均値PLL
動作からキードPLL動作に移行する際にPLLの状態
が大きく変化するためロックが外れる場合があった。
LL同期検波方式では検波動作開始時に位相がロックす
る迄はキーパルスを発生させずに通常の平均値PLL動
作とし位相ロック後キードPLL動作とすることにより
ミスロックを防止しているしかしながら、平均値PLL
動作からキードPLL動作に移行する際にPLLの状態
が大きく変化するためロックが外れる場合があった。
【0008】本発明は上記欠点を解消したAM復調器を
提供するものである。
提供するものである。
【0009】
【課題を解決するための手段】本発明は、AM変調によ
り伝送されたテレビジョン信号を位相ロックループによ
り再生されたキャリアを使用して復調するAM復調器で
あって、検波動作開始後、前記位相ロックループがロッ
クしたことを検出するロック検出回路と、このロック検
出回路によるロック検出後、所定周期のキーパルスを発
生するキーパルス発生回路と、このキーパルスにより制
御され、前記位相ロックループ内のローパスフィルタの
時定数を切り換えるスイッチとを備えてなるAM復調器
において、前記キーパルスのパルス幅を連続的に変化さ
せるパルス幅変更回路を設けたことを特徴とするAM復
調器である。
り伝送されたテレビジョン信号を位相ロックループによ
り再生されたキャリアを使用して復調するAM復調器で
あって、検波動作開始後、前記位相ロックループがロッ
クしたことを検出するロック検出回路と、このロック検
出回路によるロック検出後、所定周期のキーパルスを発
生するキーパルス発生回路と、このキーパルスにより制
御され、前記位相ロックループ内のローパスフィルタの
時定数を切り換えるスイッチとを備えてなるAM復調器
において、前記キーパルスのパルス幅を連続的に変化さ
せるパルス幅変更回路を設けたことを特徴とするAM復
調器である。
【0010】
【作用】本発明においては、ロック検出回路がロックを
検出するまでは位相ロックループは平均値PLL同期検
波方式として動作し、ロック検出後はキードPLL同期
検波方式として動作するが、キードPLL同期検波方式
へ移行するとき、キーパルスのパルス幅は連続的に狭く
なるためロック外れが発生しない。
検出するまでは位相ロックループは平均値PLL同期検
波方式として動作し、ロック検出後はキードPLL同期
検波方式として動作するが、キードPLL同期検波方式
へ移行するとき、キーパルスのパルス幅は連続的に狭く
なるためロック外れが発生しない。
【0011】
【実施例】以下、図面に従い本発明をMUSE信号のA
M復調に用いた一実施例を説明する。図1は本実施例に
おけるAM復調器の回路図であり、図6と同一部分には
同一符号を付し説明を省略する。
M復調に用いた一実施例を説明する。図1は本実施例に
おけるAM復調器の回路図であり、図6と同一部分には
同一符号を付し説明を省略する。
【0012】本実施例の特徴は、平均値PLL同期検波
方式からキードPLL同期検波方式に移行するとき、キ
ーパルスのパルス幅を連続的に狭くするパルス幅変更回
路10を設けた点にある。
方式からキードPLL同期検波方式に移行するとき、キ
ーパルスのパルス幅を連続的に狭くするパルス幅変更回
路10を設けた点にある。
【0013】即ち、電源投入時あるいはチャンネル変更
時、ロック検出器8がロックを検出するまではローパス
フィルタ7のスイッチSW1は図2イの如く、常時オン
であり位相ロックループは平均値PLLとして動作す
る。次に、ロック検出回路8がロックを検出すると、キ
ードPLLに移行するが、このときキーパルスは図2
ロ、ハの如く徐々に幅が狭くなっていき、図2ニの如
く、定常状態になると水平パルスとほぼ同一のパルス幅
となる。
時、ロック検出器8がロックを検出するまではローパス
フィルタ7のスイッチSW1は図2イの如く、常時オン
であり位相ロックループは平均値PLLとして動作す
る。次に、ロック検出回路8がロックを検出すると、キ
ードPLLに移行するが、このときキーパルスは図2
ロ、ハの如く徐々に幅が狭くなっていき、図2ニの如
く、定常状態になると水平パルスとほぼ同一のパルス幅
となる。
【0014】次に、キーパルス発生回路及びパルス幅変
更回路の詳細について、図3及び図4に従って説明す
る。
更回路の詳細について、図3及び図4に従って説明す
る。
【0015】キーパルス発生回路9は、検波出力中の水
平パルスに基づきHDパルスを発生するパルス発生器9
1、前記ロック検出器8の出力により制御され、ロック
検出までは常時ハイの出力を選択し、ロック検出後、水
平パルス周期でパルス幅が変化するキーパルスを選択し
て出力する第1選択スイッチ92及び前記パルス発生器
91出力を前記第1選択スイッチ92または後述するR
Sフリップフロップに選択して供給する第2選択スイッ
チ93よりなる。
平パルスに基づきHDパルスを発生するパルス発生器9
1、前記ロック検出器8の出力により制御され、ロック
検出までは常時ハイの出力を選択し、ロック検出後、水
平パルス周期でパルス幅が変化するキーパルスを選択し
て出力する第1選択スイッチ92及び前記パルス発生器
91出力を前記第1選択スイッチ92または後述するR
Sフリップフロップに選択して供給する第2選択スイッ
チ93よりなる。
【0016】パルス幅変更回路10は、前記パルス発生
器91のHDパルスを1/10分周する第1分周器10
1、この第1分周器出力をクロックとし前記ロック検出
出力をイネーブル入力とする第1の10進カウンタ10
2、このカウンタ出力が10になったことを判別して前
記第2選択スイッチ93へ制御出力を供給する判別回路
103、前記検波出力より1H(Hは水平期間)の間に
480個のクロックを再生するクロック再生器104、
このクロックを1/48分周する第2分周器105、こ
の第2分周器出力をクロック、前記第1のカウンタのカ
ウント値を初期値としてカウントを行う第2の10進カ
ウンタ106及び前記第2選択スイッチ93出力でセッ
トされ前記第2のカウンタ106のキャリー出力でリセ
ットされるRSフリップフロップ107で構成される。
器91のHDパルスを1/10分周する第1分周器10
1、この第1分周器出力をクロックとし前記ロック検出
出力をイネーブル入力とする第1の10進カウンタ10
2、このカウンタ出力が10になったことを判別して前
記第2選択スイッチ93へ制御出力を供給する判別回路
103、前記検波出力より1H(Hは水平期間)の間に
480個のクロックを再生するクロック再生器104、
このクロックを1/48分周する第2分周器105、こ
の第2分周器出力をクロック、前記第1のカウンタのカ
ウント値を初期値としてカウントを行う第2の10進カ
ウンタ106及び前記第2選択スイッチ93出力でセッ
トされ前記第2のカウンタ106のキャリー出力でリセ
ットされるRSフリップフロップ107で構成される。
【0017】次に、上記回路の動作について図4と共に
説明する。
説明する。
【0018】電源投入時やチャンネル変更時は、ロック
検出器8はロックを検出していないため出力はローであ
り第1選択スイッチ92はa側に接続され、ハイの制御
出力をLPF7のスイッチSW1に供給しこのスイッチ
をオンさせる。この結果、位相ロックループは平均値P
LL動作を行う。
検出器8はロックを検出していないため出力はローであ
り第1選択スイッチ92はa側に接続され、ハイの制御
出力をLPF7のスイッチSW1に供給しこのスイッチ
をオンさせる。この結果、位相ロックループは平均値P
LL動作を行う。
【0019】位相ロックループのVCOがロックする
と、ロック検出回路8はロックを検出してハイを出力す
る。この検出出力は、パルス発生器91へ供給されHD
パルスを発生する。また、この検出出力は第1カウンタ
102のイネーブル信号となると共に第1選択スイッチ
92をb側へ切り換える。このとき判別回路103の出
力はローであり第2選択スイッチ93はa側に接続され
ている。従って、RSフリップフロップ107は前記H
Dパルスによりセットされる。
と、ロック検出回路8はロックを検出してハイを出力す
る。この検出出力は、パルス発生器91へ供給されHD
パルスを発生する。また、この検出出力は第1カウンタ
102のイネーブル信号となると共に第1選択スイッチ
92をb側へ切り換える。このとき判別回路103の出
力はローであり第2選択スイッチ93はa側に接続され
ている。従って、RSフリップフロップ107は前記H
Dパルスによりセットされる。
【0020】一方、HDパルスは第1分周器101で1
/10に分周され、第1カウンタ102でカウントされ
る。このカウンタはHDパルス10個毎に0から10ま
でのカウント値を第2カウンタ106へ初期値として出
力する。
/10に分周され、第1カウンタ102でカウントされ
る。このカウンタはHDパルス10個毎に0から10ま
でのカウント値を第2カウンタ106へ初期値として出
力する。
【0021】また、第2分周器105は1H期間に10
個のパルスを出力するため、第2カウンタ106はHD
パルスのロードにより第2分周器105出力のカウント
を開始するが最初の10H期間は初期値が0であるの
で、10個パルスをカウントしてキャリーを出力し、R
Sフリップフロップ107をリセットする。次の10H
期間は初期値が1となっているため第2カウンタはパル
ス9個即ち432クロック期間カウントするとキャリー
を出力するため、図4に拡大して示すようにRSフリッ
プフロップ107出力はハイの期間が432クロック期
間、ローの期間が48クロック期間となる。このように
10H毎に第2カウンタがカウントするクロック数が4
8ずつ減少してゆく。従って、RSフリップフロップ1
07出力のパルス幅も順次減少していき、最後に第2カ
ウンタ102のカウント値が10になると判別回路10
3出力がハイとなり、第2選択スイッチ93はb側に接
続されるため、HDパルスがキーパルスとしてLPF7
へ供給される。従って、図2ニに示すごとく定常状態の
キードPLL動作となる。
個のパルスを出力するため、第2カウンタ106はHD
パルスのロードにより第2分周器105出力のカウント
を開始するが最初の10H期間は初期値が0であるの
で、10個パルスをカウントしてキャリーを出力し、R
Sフリップフロップ107をリセットする。次の10H
期間は初期値が1となっているため第2カウンタはパル
ス9個即ち432クロック期間カウントするとキャリー
を出力するため、図4に拡大して示すようにRSフリッ
プフロップ107出力はハイの期間が432クロック期
間、ローの期間が48クロック期間となる。このように
10H毎に第2カウンタがカウントするクロック数が4
8ずつ減少してゆく。従って、RSフリップフロップ1
07出力のパルス幅も順次減少していき、最後に第2カ
ウンタ102のカウント値が10になると判別回路10
3出力がハイとなり、第2選択スイッチ93はb側に接
続されるため、HDパルスがキーパルスとしてLPF7
へ供給される。従って、図2ニに示すごとく定常状態の
キードPLL動作となる。
【0022】
【発明の効果】上述の如く本発明によれば、電源投入時
やチャンネル変更時に、平均値PLL動作からキードP
LL動作に緩やかに移行することができるためロックが
外れる事がない。
やチャンネル変更時に、平均値PLL動作からキードP
LL動作に緩やかに移行することができるためロックが
外れる事がない。
【図1】本発明の一実施例におけるAM復調器を示す。
【図2】パルス幅変更回路の動作説明図である。
【図3】本実施例装置の要部回路図である。
【図4】図3のタイムチャートを示す。
【図5】従来のAM復調器を示す。
【図6】異なる従来のAM復調器を示す。
2 検波回路 7 ローパスフィルタ 9 キーパルス発生回路 10 パルス幅変更回路 SW1 スイッチ
Claims (1)
- 【請求項1】 AM変調により伝送されたテレビジョン
信号を位相ロックループにより再生されたキャリアを使
用して復調するAM復調器であって、 検波動作開始後、前記位相ロックループがロックしたこ
とを検出するロック検出回路と、 このロック検出回路によるロック検出後、所定周期のキ
ーパルスを発生するキーパルス発生回路と、 このキーパルスにより制御され、前記位相ロックループ
内のローパスフィルタの時定数を切り換えるスイッチと
を備えてなるAM復調器において、 前記キーパルスのパルス幅を連続的に変化させるパルス
幅変更回路を設けたことを特徴とするAM復調器。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP10832293A JPH06319091A (ja) | 1993-05-10 | 1993-05-10 | Am復調器 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP10832293A JPH06319091A (ja) | 1993-05-10 | 1993-05-10 | Am復調器 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPH06319091A true JPH06319091A (ja) | 1994-11-15 |
Family
ID=14481776
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP10832293A Pending JPH06319091A (ja) | 1993-05-10 | 1993-05-10 | Am復調器 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPH06319091A (ja) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6803815B1 (en) | 2002-04-05 | 2004-10-12 | Mitsubishi Denki Kabushiki Kaisha | Amplitude modulation demodulation circuit |
-
1993
- 1993-05-10 JP JP10832293A patent/JPH06319091A/ja active Pending
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6803815B1 (en) | 2002-04-05 | 2004-10-12 | Mitsubishi Denki Kabushiki Kaisha | Amplitude modulation demodulation circuit |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4958228A (en) | Automatic frequency change device | |
JPH07105822B2 (ja) | 自動周波数制御装置 | |
US6757349B1 (en) | PLL frequency synthesizer with lock detection circuit | |
JPH08212696A (ja) | ディジタルオーディオ信号の位相同期ループ装置 | |
JPH06319091A (ja) | Am復調器 | |
KR100402220B1 (ko) | 위상비교회로및위상동기회로 | |
JP2950493B2 (ja) | 映像処理システムのバースト信号発生回路 | |
JPH1070457A (ja) | Pll回路 | |
US5235290A (en) | Method and apparatus for smoothing out phase fluctuations in a monitored signal | |
JP2884643B2 (ja) | 位相同期クロック生成装置 | |
JP3353372B2 (ja) | 液晶表示装置 | |
JP2776334B2 (ja) | 位相同期回路 | |
JP2003023352A (ja) | クロック再生回路 | |
JPH06169439A (ja) | Am復調器 | |
JPH09191247A (ja) | Pll回路 | |
JP2748746B2 (ja) | 位相同期発振器 | |
JPH077686A (ja) | Am復調器 | |
JP2000101554A (ja) | サンプリングクロック再生回路 | |
JPH09135240A (ja) | マルチレート信号受信回路用ディジタル位相同期回路 | |
JPH02301223A (ja) | Pll回路 | |
JPH0767050A (ja) | Am復調器 | |
JPH0638116A (ja) | 位相同期ループ回路 | |
JP3185909B2 (ja) | Pll回路 | |
JPH07273648A (ja) | Pll回路 | |
JPH08130468A (ja) | 位相同期回路 |