JPH06267988A - Method of manufacturing semiconductor circuit - Google Patents
Method of manufacturing semiconductor circuitInfo
- Publication number
- JPH06267988A JPH06267988A JP7900493A JP7900493A JPH06267988A JP H06267988 A JPH06267988 A JP H06267988A JP 7900493 A JP7900493 A JP 7900493A JP 7900493 A JP7900493 A JP 7900493A JP H06267988 A JPH06267988 A JP H06267988A
- Authority
- JP
- Japan
- Prior art keywords
- region
- laser
- amorphous silicon
- film
- tft
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Landscapes
- Liquid Crystal (AREA)
- Thin Film Transistor (AREA)
- Recrystallisation Techniques (AREA)
Abstract
Description
【0001】[0001]
【産業上の利用分野】本発明は、薄膜トランジスタ(T
FT)を複数個有する半導体回路およびその作製方法に
関するものである。本発明によって作製される薄膜トラ
ンジスタは、ガラス等の絶縁基板上、単結晶シリコン等
の半導体基板上、いずれにも形成される。特に本発明
は、モノリシック型アクティブマトリクス回路(液晶デ
ィスプレー等に使用される)のように、低速動作のマト
リクス回路と、それを駆動する高速動作の周辺回路を有
する半導体回路に関する。The present invention relates to a thin film transistor (T
The present invention relates to a semiconductor circuit having a plurality of FTs) and a manufacturing method thereof. The thin film transistor manufactured by the present invention is formed on either an insulating substrate such as glass or a semiconductor substrate such as single crystal silicon. In particular, the present invention relates to a semiconductor circuit having a low-speed operation matrix circuit and a high-speed operation peripheral circuit for driving the same, such as a monolithic active matrix circuit (used for a liquid crystal display or the like).
【0002】[0002]
【従来の技術】最近、絶縁基板上に、薄膜状の活性層
(活性領域ともいう)を有する絶縁ゲイト型の半導体装
置の研究がなされている。特に、薄膜状の絶縁ゲイトト
ランジスタ、いわゆる薄膜トランジスタ(TFT)が熱
心に研究されている。これらは、透明な絶縁基板上に形
成され、マトリクス構造を有する液晶等の表示装置にお
いて、各画素の制御用に利用することや駆動回路に利用
することが目的であり、利用する半導体の材料・結晶状
態によって、アモルファスシリコンTFTや結晶性シリ
コンTFTというように区別されている。2. Description of the Related Art Recently, research has been conducted on an insulating gate type semiconductor device having a thin film active layer (also called an active region) on an insulating substrate. In particular, thin-film insulating gate transistors, so-called thin film transistors (TFTs), have been eagerly studied. These are intended to be used for controlling each pixel in a display device such as a liquid crystal having a matrix structure formed on a transparent insulating substrate and for a driving circuit. Amorphous silicon TFTs and crystalline silicon TFTs are distinguished by the crystalline state.
【0003】一般にアモルファス状態の半導体の電界移
動度は小さく、したがって、高速動作が要求されるTF
Tには利用できない。そこで、最近では、より高性能な
回路を作製するため結晶性シリコンTFTの研究・開発
が進められている。Generally, the electric field mobility of a semiconductor in an amorphous state is small, and therefore TF which requires high speed operation.
Not available for T. Therefore, recently, research and development of crystalline silicon TFTs have been advanced in order to manufacture higher performance circuits.
【0004】結晶半導体は、アモルファス半導体よりも
電界移動度が大きく、したがって、高速動作が可能であ
る。結晶性シリコンでは、NMOSのTFTだけでな
く、PMOSのTFTも同様に得られるのでCMOS回
路を形成することが可能で、例えば、アクティブマトリ
クス方式の液晶表示装置においては、アクティブマトリ
クス部分のみならず、周辺回路(ドライバー等)をもC
MOSの結晶性TFTで構成する、いわゆるモノリシッ
ク構造を有するものが知られている。A crystalline semiconductor has a larger electric field mobility than an amorphous semiconductor, and therefore can operate at high speed. With crystalline silicon, not only an NMOS TFT but also a PMOS TFT can be obtained, so that a CMOS circuit can be formed. For example, in an active matrix type liquid crystal display device, not only an active matrix portion but also Peripheral circuit (driver etc.) is also C
There is known one having a so-called monolithic structure, which is constituted by a MOS crystalline TFT.
【0005】[0005]
【発明が解決しようとする課題】図3には、液晶ディス
プレーに用いられるモノリシックアクティブマトリクス
回路のブロック図を示す。基板7上には周辺ドライバー
回路として、列デコーダー1、行デコーダー2が設けら
れ、また、マトリクス領域3にはトランジスタとキャパ
シタからなる画素回路4が形成され、マトリクス領域と
周辺回路とは、配線5、6によって接続される。周辺回
路に用いるTFTは高速動作が、また、画素回路に用い
るTFTは低リーク電流が要求される。それらの特性は
物理的に矛盾するものであるが、同一基板上に同時に形
成することが求められていた。FIG. 3 shows a block diagram of a monolithic active matrix circuit used in a liquid crystal display. A column decoder 1 and a row decoder 2 are provided as a peripheral driver circuit on the substrate 7, and a pixel circuit 4 including a transistor and a capacitor is formed in the matrix region 3, and a wiring 5 is provided between the matrix region and the peripheral circuit. , 6 are connected. The TFT used in the peripheral circuit is required to operate at high speed, and the TFT used in the pixel circuit is required to have a low leak current. Although those characteristics are physically contradictory, it was required to form them on the same substrate at the same time.
【0006】しかしながら、同一プロセスで作製したT
FTは全て同じ様な特性を示す。例えば、結晶シリコン
を得るにはレーザーによる結晶化(レーザーアニール)
という手段を使用することができるが、レーザー結晶化
によって結晶化したシリコンでは、マトリクス領域のT
FTも周辺駆動回路領域のTFTも同じ様な特性であ
る。そこで、マトリクス領域は熱結晶化を採用し、周辺
駆動回路領域はレーザーによる結晶化を採用するという
方法が考えられるが、熱結晶化には、600℃で24時
間以上も長時間のアニールをするか、1000℃以上の
高温でのアニールが必要であった。前者では、スループ
ットが低下し、後者では基板が石英に限定されてしま
う。However, T produced by the same process
All FTs show similar characteristics. For example, to obtain crystalline silicon, laser crystallization (laser annealing)
However, in the case of silicon crystallized by laser crystallization, T of the matrix region is used.
The FT and the TFT in the peripheral drive circuit area have similar characteristics. Therefore, it is conceivable to adopt thermal crystallization for the matrix region and laser crystallization for the peripheral drive circuit region. For thermal crystallization, annealing at 600 ° C. for a long time of 24 hours or more is performed. Or, annealing at a high temperature of 1000 ° C. or higher was necessary. The former lowers the throughput, while the latter limits the substrate to quartz.
【0007】本発明はこのような困難な課題に対して解
答を与えんとするものであるが、そのためにプロセスが
複雑化し、歩留り低下やコスト上昇を招くことは望まし
くない。本発明の目的とするところは、高移動度が要求
されるTFTと低リーク電流が要求されるTFTという
2種類のTFTを最小限のプロセスの変更によって、量
産性を維持しつつ、容易に作り分けることにある。The present invention is intended to provide a solution to such a difficult problem, but it is not desirable that the process is complicated and the yield is reduced and the cost is increased. The object of the present invention is to easily produce two types of TFTs, one that requires high mobility and the other that requires low leakage current, by maintaining minimum productivity while maintaining mass productivity. To divide.
【0008】[0008]
【課題を解決するための手段】本発明者の研究の結果、
実質的にアモルファス状態のシリコン被膜に微量の触媒
材料を添加することによって結晶化を促進させ、結晶化
温度を低下させ、結晶化時間を短縮できることが明らか
になった。触媒材料としては、ニッケル(Ni)、鉄
(Fe)、コバルト(Co)、白金(Pt)の単体、も
しくはそれらの珪化物等の化合物が適している。具体的
には、これらの触媒元素を有する膜、粒子、クラスター
等をアモルファスシリコン膜の下、もしくは上に密着し
て形成し、あるいはイオン注入法等の方法によってアモ
ルファスシリコン膜中にこれらの触媒元素を導入し、そ
の後、これを適当な温度、典型的には580℃以下の温
度で、また、8時間以内の短時間の熱アニールすること
によって結晶化させることができる。As a result of the research conducted by the present inventor,
It has been revealed that the addition of a trace amount of a catalyst material to the substantially amorphous silicon coating can promote crystallization, lower the crystallization temperature, and shorten the crystallization time. Suitable catalyst materials are simple substances of nickel (Ni), iron (Fe), cobalt (Co), platinum (Pt), or compounds thereof such as silicides. Specifically, a film, particles, clusters or the like having these catalytic elements are formed in close contact with each other under or on the amorphous silicon film, or these catalytic elements are formed in the amorphous silicon film by a method such as an ion implantation method. Can be crystallized by introducing thermal annealing at a suitable temperature, typically below 580 ° C. and for a short time within 8 hours.
【0009】また、化学的気相成長法(CVD法)によ
ってアモルファスシリコン膜を形成する際には原料ガス
中に、また、スパッタリング等の物理的気相法でアモル
ファスシリコン膜を形成する際には、ターゲットや蒸着
源等の成膜材料中に、これらの触媒材料を添加しておい
てもよい。当然のことであるが、アニール温度が高いほ
ど結晶化時間は短いという関係がある。また、ニッケ
ル、鉄、コバルト、白金の濃度が大きいほど結晶化温度
が低く、結晶化時間が短いという関係がある。本発明人
の研究では、結晶化を進行させるには、これらのうちの
少なくとも1つの元素の濃度が1017cm-3またはそれ
以上、好ましくは5×1018cm-3以上存在することが
必要であることがわかった。Further, when an amorphous silicon film is formed by a chemical vapor deposition method (CVD method), it is formed in a source gas, and when an amorphous silicon film is formed by a physical vapor phase method such as sputtering. These catalyst materials may be added to the film forming material such as the target and the vapor deposition source. As a matter of course, the higher the annealing temperature, the shorter the crystallization time. In addition, the higher the concentration of nickel, iron, cobalt, and platinum, the lower the crystallization temperature and the shorter the crystallization time. According to the research of the present inventors, the concentration of at least one of these elements must be 10 17 cm −3 or higher, preferably 5 × 10 18 cm −3 or higher in order to promote crystallization. I found out.
【0010】なお、上記触媒材料はいずれもシリコンに
とっては好ましくない材料であるので、できるだけその
濃度が低いことが望まれる。本発明人の研究では、これ
らの触媒材料の濃度は合計して1×1020cm-3を越え
ないことが望まれる。特に、局所的(例えば粒界等)に
も1×1020cm-3を越えないことが望まれる。Since all of the above-mentioned catalyst materials are not preferable for silicon, it is desirable that their concentration be as low as possible. In the study of the present inventors, it is desired that the total concentration of these catalyst materials does not exceed 1 × 10 20 cm −3 . In particular, it is desired that it does not exceed 1 × 10 20 cm −3 locally (for example, grain boundary).
【0011】本発明は、レーザー結晶化によって動作速
度の速いTFT(アクティブマトリクスのドライバーT
FT等)を選択的に形成する一方、上記の触媒材料によ
る結晶化の特徴を生かして、その他の比較的速度の遅い
TFT(アクティブマトリクス回路の画素回路の低リー
クTFT等)に関しては、低温で短時間に結晶化させて
に用いることを特徴とする。この結果、低リーク電流と
高速動作という矛盾するトランジスタを有する回路を同
一基板上に同時に形成することができる。以下に実施例
を用いて、より詳細に本発明を説明する。According to the present invention, a TFT (active matrix driver T having a high operating speed by laser crystallization) is used.
FT etc.) is selectively formed, while other characteristics of the crystallization by the catalyst material are used, other TFTs having a relatively low speed (such as a low leak TFT of a pixel circuit of an active matrix circuit) are kept at a low temperature. It is characterized by being used for crystallization in a short time. As a result, a circuit having contradictory transistors of low leakage current and high speed operation can be simultaneously formed on the same substrate. Hereinafter, the present invention will be described in more detail with reference to examples.
【0012】[0012]
〔実施例1〕 本実施例は、図3に示すような1枚のガ
ラス基板上にアクティブマトリクスと、その周辺に駆動
回路を有する半導体回路に関するものである。図1に本
実施例の作製工程の断面図を示す。まず、基板(コーニ
ング7059)10上にスパッタリング法によって厚さ
2000Åの酸化珪素の下地膜11を形成した。さら
に、減圧CVD法によって、厚さ500〜1500Å、
例えば1500Åの真性(I型)のアモルファスシリコ
ン膜12を堆積した。連続して、スパッタリング法によ
って、厚さ5〜200Å、例えば20Åの珪化ニッケル
膜(化学式NiSix 、0.4≦x≦2.5、例えば、
x=2.0)13を形成した。(図1(A))[Embodiment 1] This embodiment relates to a semiconductor circuit having an active matrix on one glass substrate as shown in FIG. 3 and a driving circuit around the active matrix. FIG. 1 shows a cross-sectional view of the manufacturing process of this embodiment. First, a 2000 Å-thick silicon oxide base film 11 was formed on a substrate (Corning 7059) 10 by a sputtering method. Furthermore, by the low pressure CVD method, a thickness of 500 to 1500Å,
For example, an intrinsic (I-type) amorphous silicon film 12 of 1500 Å was deposited. Continuously, by a sputtering method, a nickel silicide film having a thickness of 5 to 200 Å, for example, 20 Å (chemical formula NiSi x , 0.4 ≦ x ≦ 2.5, for example,
x = 2.0) 13 was formed. (Fig. 1 (A))
【0013】次に、選択的にレーザー光を照射して、そ
の領域の結晶化をおこなった。レーザーとしてはKrF
エキシマーレーザー(波長248nm、パルス幅20n
sec)を用いたが、その他のレーザー、例えば、Xe
Fエキシマーレーザー(波長353nm)、XeClエ
キシマーレーザー(波長308nm)、ArFエキシマ
ーレーザー(波長193nm)等を用いてもよい。レー
ザーのエネルギー密度は、200〜500mJ/c
m2 、例えば350mJ/cm2 とし、1か所につき2
〜10ショット、例えば2ショット照射した。レーザー
照射時に、基板を200〜450℃、例えば300℃に
加熱した。Next, laser light was selectively irradiated to crystallize the region. KrF as a laser
Excimer laser (wavelength 248 nm, pulse width 20 n
sec) was used, but other lasers such as Xe
An F excimer laser (wavelength 353 nm), a XeCl excimer laser (wavelength 308 nm), an ArF excimer laser (wavelength 193 nm), or the like may be used. Laser energy density is 200-500 mJ / c
m 2 , for example, 350 mJ / cm 2 and 2 per location
Irradiation was performed for 10 shots, for example, 2 shots. During the laser irradiation, the substrate was heated to 200 to 450 ° C, for example 300 ° C.
【0014】図3からも明らかなように、レーザー結晶
化すべき領域(周辺回路領域)と熱結晶化で十分な領域
(マトリクス領域)はかなりの距離が存在するので、特
にフォトリソグラフィー工程は必要がなかった。As is apparent from FIG. 3, since there is a considerable distance between the region to be laser-crystallized (peripheral circuit region) and the region sufficient for thermal crystallization (matrix region), a photolithography process is particularly required. There wasn't.
【0015】次に、これを還元雰囲気下、500℃で4
時間アニールして、レーザー照射されなかった領域(ア
クティブマトリクスの画素回路)を結晶化させた。この
結果、2種類の結晶シリコン領域12a、12bが得ら
れた。領域12aはレーザー結晶化工程によって電界移
動度が高く、一方、熱アニールで結晶化した領域12b
は低リーク電流であるという特徴を有していた。(図1
(B))Next, this is heated at 500 ° C. in a reducing atmosphere for 4 hours.
It was annealed for a period of time to crystallize the region (active matrix pixel circuit) which was not irradiated with laser. As a result, two types of crystalline silicon regions 12a and 12b were obtained. The region 12a has a high electric field mobility by the laser crystallization process, while the region 12b crystallized by thermal annealing.
Had a characteristic of low leakage current. (Fig. 1
(B))
【0016】このようにして得られたシリコン膜をフォ
トリソグラフィー法によってパターニングし、島状シリ
コン領域14a(周辺駆動回路領域)および14b(マ
トリクス領域)を形成した。さらに、スパッタリング法
によって厚さ1000Åの酸化珪素膜15をゲイト絶縁
膜として堆積した。スパッタリングには、ターゲットと
して酸化珪素を用い、スパッタリング時の基板温度は2
00〜400℃、例えば350℃、スパッタリング雰囲
気は酸素とアルゴンで、アルゴン/酸素=0〜0.5、
例えば0.1以下とした。引き続いて、減圧CVD法に
よって、厚さ6000〜8000Å、例えば6000Å
のシリコン膜(0.1〜2%の燐を含む)を堆積した。
なお、この酸化珪素とシリコン膜の成膜工程は連続的に
おこなうことが望ましい。そして、シリコン膜をパター
ニングして、ゲイト電極16a、16b、16cを形成
した。(図1(C))The silicon film thus obtained was patterned by photolithography to form island-shaped silicon regions 14a (peripheral drive circuit regions) and 14b (matrix region). Further, a silicon oxide film 15 having a thickness of 1000 Å was deposited as a gate insulating film by the sputtering method. For sputtering, silicon oxide was used as a target, and the substrate temperature during sputtering was 2
00-400 ° C., for example 350 ° C., the sputtering atmosphere is oxygen and argon, argon / oxygen = 0-0.5,
For example, 0.1 or less. Subsequently, a thickness of 6000 to 8000 Å, for example, 6000 Å by the low pressure CVD method.
Of silicon film (containing 0.1 to 2% phosphorus) was deposited.
It is desirable that the steps of forming the silicon oxide and the silicon film are continuously performed. Then, the silicon film was patterned to form the gate electrodes 16a, 16b, 16c. (Fig. 1 (C))
【0017】次に、プラズマドーピング法によって、シ
リコン領域にゲイト電極をマスクとして不純物(燐およ
びホウ素)を注入した。ドーピングガスとして、フォス
フィン(PH3 )およびジボラン(B2 H6 )を用い、
前者の場合は、加速電圧を60〜90kV、例えば80
kV、後者の場合は、40〜80kV、例えば65kV
とした。ドーズ量は1×1015〜8×1015cm-2、例
えば、燐を2×1015cm-2、ホウ素を5×1015とし
た。この結果、N型の不純物領域17a、P型の不純物
領域17bおよび17cが形成された。Next, impurities (phosphorus and boron) were implanted into the silicon region by plasma doping using the gate electrode as a mask. Phosphine (PH 3 ) and diborane (B 2 H 6 ) are used as the doping gas,
In the former case, the acceleration voltage is 60 to 90 kV, for example 80
kV, in the latter case 40-80 kV, for example 65 kV
And The dose amount was 1 × 10 15 to 8 × 10 15 cm −2 , for example, phosphorus was 2 × 10 15 cm −2 and boron was 5 × 10 15 . As a result, N-type impurity regions 17a and P-type impurity regions 17b and 17c are formed.
【0018】その後、レーザーアニールによって、不純
物を活性化させた。レーザーとしてはKrFエキシマー
レーザー(波長248nm、パルス幅20nsec)を
用いたが、その他のレーザー、例えば、XeFエキシマ
ーレーザー(波長353nm)、XeClエキシマーレ
ーザー(波長308nm)、ArFエキシマーレーザー
(波長193nm)等を用いてもよい。レーザーのエネ
ルギー密度は、200〜400mJ/cm2 、例えば2
50mJ/cm2 とし、1か所につき2〜10ショッ
ト、例えば2ショット照射した。レーザー照射時に、基
板を200〜450℃に加熱してもよい。レーザーを照
射する代わりに、450〜500℃で2〜8時間アニー
ルしてもよい。こうして不純物領域17a〜17cを活
性化した。(図1(D))After that, the impurities were activated by laser annealing. As the laser, a KrF excimer laser (wavelength 248 nm, pulse width 20 nsec) was used, but other lasers, for example, XeF excimer laser (wavelength 353 nm), XeCl excimer laser (wavelength 308 nm), ArF excimer laser (wavelength 193 nm) and the like are used. You may use. The energy density of the laser is 200 to 400 mJ / cm 2 , for example, 2
The irradiation was performed at 50 mJ / cm 2, and 2 to 10 shots, for example, 2 shots were irradiated at one place. The substrate may be heated to 200 to 450 ° C. during laser irradiation. Instead of irradiating with a laser, you may anneal at 450-500 degreeC for 2-8 hours. In this way, the impurity regions 17a to 17c are activated. (Fig. 1 (D))
【0019】続いて、厚さ6000Åの酸化珪素膜18
を層間絶縁物としてプラズマCVD法によって形成し、
さらに、スパッタリング法によって厚さ500〜100
0Å、例えば800Åのインジウム錫酸化膜(ITO)
を形成し、これをパターニングして画素電極19を形成
した。次に層間絶縁物にコンタクトホールを形成して、
金属材料、例えば、窒化チタンとアルミニウムの多層膜
によって周辺駆動回路TFTの電極・配線20a、20
b、20c、マトリクス画素回路TFTの電極・配線2
0d、20eを形成した。最後に、1気圧の水素雰囲気
で350℃、30分のアニールをおこなった。以上の工
程によって半導体回路が完成した。(図1(E)) 得られたTFTの活性領域のニッケルの濃度を、2次イ
オン質量分析(SIMS)法によって測定したところ、
周辺駆動回路および画素回路ともに、1×1018〜5×
1018cm-3のニッケルが観測された。Then, a silicon oxide film 18 having a thickness of 6000Å is formed.
Is formed by plasma CVD as an interlayer insulator,
Further, the thickness is 500 to 100 by the sputtering method.
0Å, eg 800Å indium tin oxide film (ITO)
Was formed, and this was patterned to form a pixel electrode 19. Next, form a contact hole in the interlayer insulator,
Electrodes / wirings 20a, 20 of the peripheral drive circuit TFT are made of a metal material, for example, a multilayer film of titanium nitride and aluminum.
b, 20c, electrode / wiring 2 of the matrix pixel circuit TFT
0d and 20e were formed. Finally, annealing was performed at 350 ° C. for 30 minutes in a hydrogen atmosphere of 1 atm. The semiconductor circuit is completed through the above steps. (FIG. 1 (E)) When the concentration of nickel in the active region of the obtained TFT was measured by the secondary ion mass spectrometry (SIMS) method,
1 × 10 18 to 5 × for both peripheral drive circuit and pixel circuit
10 18 cm -3 of nickel was observed.
【0020】〔実施例2〕 図2に本実施例の作製工程
の断面図を示す。基板(コーニング7059)21上
に、スパッタリング法によって、厚さ2000Åの酸化
珪素膜22を形成した。次に、減圧CVD法によって、
厚さ200〜1500Å、例えば500Åのアモルファ
スシリコン膜23を堆積した。そして、イオン注入法に
よってニッケルイオンを注入し、アモルファスシリコン
の表面にニッケルが1×1018〜2×1019cm-3、例
えば、5×1018cm-3だけ含まれるような領域24を
作製した。この領域24の深さは200〜500Åと
し、加速エネルギーはそれに合わせて最適なものを選択
した。(図2(A))[Embodiment 2] FIG. 2 shows a cross-sectional view of a manufacturing process of this embodiment. A 2000 Å-thick silicon oxide film 22 was formed on a substrate (Corning 7059) 21 by a sputtering method. Next, by the low pressure CVD method,
An amorphous silicon film 23 having a thickness of 200 to 1500Å, for example 500Å, was deposited. Then, nickel ions are implanted by an ion implantation method to form a region 24 in which the surface of the amorphous silicon contains 1 × 10 18 to 2 × 10 19 cm −3 of nickel, for example, 5 × 10 18 cm −3. did. The depth of this region 24 was 200 to 500 Å, and the optimum acceleration energy was selected accordingly. (Fig. 2 (A))
【0021】次に、アモルファスシリコン膜に選択的に
レーザー光を照射して、その領域の結晶化をおこなっ
た。レーザーとしてはKrFエキシマーレーザー(波長
248nm、パルス幅20nsec)を用いた。レーザ
ーのエネルギー密度は、200〜500mJ/cm2 、
例えば350mJ/cm2 とし、1か所につき2〜10
ショット、例えば2ショット照射した。レーザー照射時
に、基板を200〜450℃、例えば400℃に加熱し
た。さらに、還元雰囲気下、500℃で4時間アニール
して、レーザー照射されなかった領域のアモルファスシ
リコン膜を結晶化させた。この結晶化工程によって、2
種類の結晶シリコン23a、23bが得られた。(図2
(B))Next, the amorphous silicon film was selectively irradiated with laser light to crystallize the region. A KrF excimer laser (wavelength 248 nm, pulse width 20 nsec) was used as the laser. The energy density of the laser is 200 to 500 mJ / cm 2 ,
For example, 350 mJ / cm 2 and 2 to 10 per location
Shot, for example, 2 shots were irradiated. During the laser irradiation, the substrate was heated to 200 to 450 ° C, for example 400 ° C. Further, it was annealed at 500 ° C. for 4 hours in a reducing atmosphere to crystallize the amorphous silicon film in the region not irradiated with the laser. By this crystallization process, 2
A kind of crystalline silicon 23a, 23b was obtained. (Fig. 2
(B))
【0022】その後、このシリコン膜をパターニングし
て、島状シリコン領域26a(周辺駆動回路領域)およ
び26b(マトリクス画素回路領域)を形成した。さら
に、テトラ・エトキシ・シラン(Si(OC
2 H5 )4 、TEOS)と酸素を原料として、プラズマ
CVD法によってTFTのゲイト絶縁膜として、厚さ1
000Åの酸化珪素27を形成した。原料には、上記ガ
スに加えて、トリクロロエチレン(C2 HCl3 )を用
いた。成膜前にチャンバーに酸素を400SCCM流
し、基板温度300℃、全圧5Pa、RFパワー150
Wでプラズマを発生させ、この状態を10分保った。そ
の後、チャンバーに酸素300SCCM、TEOSを1
5SCCM、トリクロロエチレンを2SCCMを導入し
て、酸化珪素膜の成膜をおこなった。基板温度、RFパ
ワー、全圧は、それぞれ300℃、75W、5Paであ
った。成膜完了後、チャンバーに100Torrの水素
を導入し、350℃で35分の水素アニールをおこなっ
た。Thereafter, this silicon film was patterned to form island-shaped silicon regions 26a (peripheral drive circuit region) and 26b (matrix pixel circuit region). Furthermore, tetra-ethoxy-silane (Si (OC
2 H 5 ) 4 , TEOS) and oxygen are used as raw materials to form a gate insulating film of a TFT by a plasma CVD method.
000Å silicon oxide 27 was formed. As the raw material, trichlorethylene (C 2 HCl 3 ) was used in addition to the above gas. Before film formation, 400 SCCM of oxygen is flown into the chamber, the substrate temperature is 300 ° C., the total pressure is 5 Pa, and the RF power is 150.
Plasma was generated with W and kept in this state for 10 minutes. Then, add 300 SCCM oxygen and 1 TEOS to the chamber.
A silicon oxide film was formed by introducing 5 SCCM and 2 SCCM of trichlorethylene. The substrate temperature, RF power, and total pressure were 300 ° C., 75 W, and 5 Pa, respectively. After the film formation was completed, 100 Torr of hydrogen was introduced into the chamber, and hydrogen annealing was performed at 350 ° C. for 35 minutes.
【0023】引き続いて、スパッタリング法によって、
厚さ6000〜8000Å、例えば6000Åのアルミ
ニウム膜(2%のシリコンを含む)を堆積した。アルミ
ニウムの代わりにタンタル、タングステン、チタン、モ
リブテンでもよい。なお、この酸化珪素27とアルミニ
ウム膜の成膜工程は連続的におこなうことが望ましい。
そして、アルミニウム膜をパターニングして、TFTの
ゲイト電極28a、28b、28cを形成した。さら
に、このアルミニウム配線の表面を陽極酸化して、表面
に酸化物層29a、29b、29cを形成した。陽極酸
化は、酒石酸の1〜5%エチレングリコール溶液中でお
こなった。得られた酸化物層の厚さは2000Åであっ
た。(図2(C))Subsequently, by the sputtering method,
An aluminum film (containing 2% of silicon) having a thickness of 6000 to 8000Å, for example, 6000Å was deposited. Instead of aluminum, tantalum, tungsten, titanium, molybdenum may be used. It should be noted that it is desirable that the steps of forming the silicon oxide 27 and the aluminum film be continuously performed.
Then, the aluminum film was patterned to form the gate electrodes 28a, 28b, 28c of the TFT. Further, the surface of this aluminum wiring was anodized to form oxide layers 29a, 29b and 29c on the surface. Anodization was performed in a 1-5% ethylene glycol solution of tartaric acid. The thickness of the obtained oxide layer was 2000Å. (Fig. 2 (C))
【0024】次に、プラズマドーピング法によって、シ
リコン領域に不純物(燐)を注入した。ドーピングガス
として、フォスフィン(PH3 )を用い、加速電圧を6
0〜90kV、例えば80kVとした。ドーズ量は1×
1015〜8×1015cm-2、例えば、2×1015cm-2
とした。このようにしてN型の不純物領域30aを形成
した。さらに、今度は左側のTFT(Nチャネル型TF
T)をフォトレジストでマスクして、再び、プラズマド
ーピング法で右側の周辺回路領域TFT(PチャネルT
FT)およびマトリクス領域TFTのシリコン領域に不
純物(ホウ素)を注入した。ドーピングガスとして、ジ
ボラン(B2 H6 )を用い、加速電圧を50〜80k
V、例えば65kVとした。ドーズ量は1×1015〜8
×1015cm-2、例えば、先に注入された燐より多い5
×1015cm-2とした。このようにしてP型の不純物領
域30b、30cを形成した。Next, impurities (phosphorus) were implanted into the silicon region by the plasma doping method. Phosphine (PH 3 ) was used as the doping gas, and the acceleration voltage was 6
It was set to 0 to 90 kV, for example, 80 kV. 1x dose
10 15 to 8 × 10 15 cm -2 , for example, 2 × 10 15 cm -2
And Thus, the N-type impurity region 30a was formed. Furthermore, this time the left TFT (N-channel type TF
T) is masked with a photoresist, and the peripheral circuit region TFT (P channel T
Impurities (boron) were implanted into the silicon regions of the FT) and the matrix region TFT. Diborane (B 2 H 6 ) was used as a doping gas, and the acceleration voltage was 50 to 80 k.
V, for example, 65 kV. The dose amount is 1 × 10 15 to 8
× 10 15 cm -2 , eg 5 more than the previously implanted phosphorus
It was set to × 10 15 cm -2 . Thus, P type impurity regions 30b and 30c were formed.
【0025】その後、レーザーアニール法によって不純
物の活性化をおこなった。レーザーとしてはKrFエキ
シマーレーザー(波長248nm、パルス幅20nse
c)を用いた。レーザーのエネルギー密度は、200〜
400mJ/cm2 、例えば250mJ/cm2 とし、
1か所につき2〜10ショット、例えば2ショット照射
した。(図2(D))After that, the impurities were activated by the laser annealing method. As a laser, a KrF excimer laser (wavelength 248 nm, pulse width 20 nse
c) was used. The energy density of the laser is 200-
400mJ / cm 2, for example, with 250mJ / cm 2,
Irradiation was performed for 2 to 10 shots, for example, 2 shots, at one location. (Fig. 2 (D))
【0026】続いて、層間絶縁物として厚さ2000Å
の酸化珪素膜31をTEOSを原料とするプラズマCV
D法によって形成し、さらに、スパッタリング法によっ
て、厚さ500〜1000Å、例えば800Åのインジ
ウム錫酸化膜(ITO)を堆積した。そして、これをエ
ッチングして画素電極32を形成した。さらに、層間絶
縁物31にコンタクトホールを形成して、金属材料、例
えば、窒化チタンとアルミニウムの多層膜によって周辺
ドライバー回路TFTのソース、ドレイン電極・配線3
3a、33b、33cおよび画素回路TFTの電極・配
線33d、33eを形成した。以上の工程によって半導
体回路が完成した。(図2(E))Subsequently, as an interlayer insulator, the thickness is 2000 Å
CV using TEOS as a raw material for the silicon oxide film 31 of
It was formed by the D method, and further, an indium tin oxide film (ITO) having a thickness of 500 to 1000 Å, for example, 800 Å was deposited by the sputtering method. Then, this was etched to form the pixel electrode 32. Further, contact holes are formed in the interlayer insulator 31, and a source / drain electrode / wiring 3 of the peripheral driver circuit TFT is formed by a metal material, for example, a multilayer film of titanium nitride and aluminum.
3a, 33b, 33c and electrodes / wirings 33d, 33e of the pixel circuit TFT were formed. The semiconductor circuit is completed through the above steps. (Fig. 2 (E))
【0027】作製された半導体回路において、周辺ドラ
イバー回路領域のTFTの特性は従来のレーザー結晶化
によって作製されたものとは何ら劣るところはなかっ
た。例えば、本実施例によって作成したシフトレジスタ
は、ドレイン電圧15Vで11MHz、17Vで16M
Hzの動作を確認できた。また、信頼性の試験において
も従来のものとの差を見出せなかった。さらに、マトリ
クス領域のTFT(画素回路)の特性に関しては、リー
ク電流は10-13 A以下であった。In the produced semiconductor circuit, the characteristics of the TFT in the peripheral driver circuit region were not inferior to those produced by the conventional laser crystallization. For example, the shift register manufactured according to this embodiment has a drain voltage of 15 V, 11 MHz, and 17 V, 16 M.
The operation of Hz was confirmed. Also, in the reliability test, no difference from the conventional one was found. Further, regarding the characteristics of the TFT (pixel circuit) in the matrix region, the leak current was 10 −13 A or less.
【0028】[0028]
【発明の効果】本発明によって、同一基板上に、高速動
作が可能な結晶性シリコンTFTと低リーク電流を特徴
とするアモルファスシリコンTFTを形成することがで
きた。これを液晶ディスプレーに応用した場合には、量
産性の向上と特性の改善が図られる。According to the present invention, a crystalline silicon TFT capable of high-speed operation and an amorphous silicon TFT featuring a low leak current can be formed on the same substrate. When this is applied to a liquid crystal display, mass productivity and characteristics can be improved.
【0029】また、本発明は、例えば、500℃という
ような低温、かつ、4時間という短時間でシリコンの結
晶化をおこなうことによっても、スループットを向上さ
せることができる。加えて、従来、600℃以上のプロ
セスを採用した場合にはガラス基板の縮みやソリが歩留
り低下の原因として問題となっていたが、本発明を利用
することによってそのような問題点は一気に解消され
た。The present invention can also improve the throughput by crystallization of silicon at a low temperature such as 500 ° C. and a short time of 4 hours. In addition, conventionally, when a process of 600 ° C. or higher is adopted, shrinkage or warpage of the glass substrate has been a problem as a cause of a decrease in yield, but by using the present invention, such a problem is solved at once. Was done.
【0030】さらに、このことは、大面積の基板を一度
に処理できることを意味するものである。すなわち、大
面積基板を処理することによって、1枚の基板から多く
の半導体回路(マトリクス回路等)を切りだすことによ
って単価を大幅に低下させることができる。このように
本発明は工業上有益な発明である。Further, this means that a large area substrate can be processed at one time. That is, by processing a large-area substrate, a large number of semiconductor circuits (matrix circuits, etc.) can be cut out from one substrate, and the unit price can be significantly reduced. Thus, the present invention is an industrially useful invention.
【図1】 実施例1の作製工程断面図を示す。1A to 1C are cross-sectional views of a manufacturing process of Example 1.
【図2】 実施例2の作製工程断面図を示す。2A to 2C are cross-sectional views of a manufacturing process of Example 2.
【図3】 モノリシック型アクティブマトリクス回路
の構成例を示す。FIG. 3 shows a configuration example of a monolithic active matrix circuit.
10・・・基板 11・・・下地絶縁膜(酸化珪素) 12・・・アモルファスシリコン膜 13・・・珪化ニッケル膜 14・・・島状シリコン領域 15・・・ゲイト絶縁膜(酸化珪素) 16・・・ゲイト電極(燐ドープされたシリコン) 17・・・ソース、ドレイン領域 18・・・層間絶縁物(酸化珪素) 19・・・画素電極(ITO) 20・・・金属配線・電極(窒化チタン/アルミニウ
ム)DESCRIPTION OF SYMBOLS 10 ... Substrate 11 ... Base insulating film (silicon oxide) 12 ... Amorphous silicon film 13 ... Nickel silicide film 14 ... Island silicon region 15 ... Gate insulating film (silicon oxide) 16・ ・ ・ Gate electrode (phosphorus-doped silicon) 17 ・ ・ ・ Source / drain regions 18 ・ ・ ・ Interlayer insulator (silicon oxide) 19 ・ ・ ・ Pixel electrode (ITO) 20 ・ ・ ・ Metal wiring / electrode (nitriding) Titanium / aluminum)
Claims (5)
着して触媒元素を有する物質を形成する第1の工程と、 前記アモルファスシリコン領域をレーザーもしくはそれ
と同等な強光を選択的に照射することによって結晶化さ
せる第2の工程と、 通常のアモルファスシリコンの結晶化温度よりも低い温
度でアニールする第3の工程とを有することを特徴とす
る半導体回路の作製方法。1. A first step of forming an amorphous silicon film and a substance having a catalytic element in close contact therewith, and crystallizing the amorphous silicon region by selectively irradiating a laser or intense light equivalent thereto. A method of manufacturing a semiconductor circuit, comprising: a second step; and a third step of annealing at a temperature lower than a normal crystallization temperature of amorphous silicon.
ル、鉄、コバルト、白金の少なくとも1つであることを
特徴とする半導体回路の作製方法。2. The method for manufacturing a semiconductor circuit according to claim 1, wherein the catalytic element is at least one of nickel, iron, cobalt, and platinum.
入する第1の工程と、 前記アモルファスシリコン領域をレーザーもしくはそれ
と同等な強光を選択的に照射することによって結晶化さ
せる第2の工程と、 通常のアモルファスシリコンの結晶化温度よりも低い温
度でアニールする第3の工程と、を有することを特徴と
する半導体回路の作製方法。3. A first step of introducing a catalytic element into an amorphous silicon film, and a second step of crystallizing the amorphous silicon region by selectively irradiating a laser or intense light equivalent thereto with a laser. And a third step of annealing at a temperature lower than the crystallization temperature of the amorphous silicon.
ファスシリコン中の触媒元素の濃度は、平均値が1×1
016cm-3以上であることを特徴とする半導体回路の作
製方法。4. In the first step of claim 3, the catalyst element concentration in the amorphous silicon has an average value of 1 × 1.
A method of manufacturing a semiconductor circuit, characterized in that it is 0 16 cm -3 or more.
ン質量分析法によって測定された値で定義されることを
特徴とする半導体回路の作製方法。5. The method for manufacturing a semiconductor circuit according to claim 4, wherein the concentration of the catalytic element is defined by a value measured by secondary ion mass spectrometry.
Priority Applications (11)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP7900493A JP3359690B2 (en) | 1993-03-12 | 1993-03-12 | Method for manufacturing semiconductor circuit |
TW083101947A TW241377B (en) | 1993-03-12 | 1994-03-07 | |
US08/207,185 US5569610A (en) | 1993-03-12 | 1994-03-08 | Method of manufacturing multiple polysilicon TFTs with varying degrees of crystallinity |
CNB011166339A CN1305107C (en) | 1993-03-12 | 1994-03-12 | Semiconductor circuit and its manufacturing method |
CN94104267A CN1092844C (en) | 1993-03-12 | 1994-03-12 | Semiconductors circuit and method of fabrication the same |
KR1019940004934A KR0171437B1 (en) | 1993-03-12 | 1994-03-12 | Semiconductor circuit and method of fabricating the same |
CNB991267273A CN1157759C (en) | 1993-03-12 | 1994-03-12 | Method for mfg. semiconductor device |
US08/354,502 US5614733A (en) | 1993-03-12 | 1994-12-12 | Semiconductor device having crystalline thin film transistors |
US08/630,628 US5783468A (en) | 1993-03-12 | 1996-04-10 | Semiconductor circuit and method of fabricating the same |
US09/112,226 US6642073B1 (en) | 1993-03-12 | 1998-07-09 | Semiconductor circuit and method of fabricating the same |
CNB991103912A CN1136612C (en) | 1993-03-12 | 1999-07-16 | Semiconductor circuits and manufacture thereof |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP7900493A JP3359690B2 (en) | 1993-03-12 | 1993-03-12 | Method for manufacturing semiconductor circuit |
Related Child Applications (3)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2000069375A Division JP3330923B2 (en) | 1993-03-12 | 2000-03-13 | Method for manufacturing semiconductor circuit |
JP2000069380A Division JP2000277746A (en) | 2000-01-01 | 2000-03-13 | Manufacture of semiconductor circuit |
JP2000069371A Division JP3330922B2 (en) | 1993-03-12 | 2000-03-13 | Method for manufacturing semiconductor circuit |
Publications (2)
Publication Number | Publication Date |
---|---|
JPH06267988A true JPH06267988A (en) | 1994-09-22 |
JP3359690B2 JP3359690B2 (en) | 2002-12-24 |
Family
ID=13677814
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP7900493A Expired - Lifetime JP3359690B2 (en) | 1993-03-12 | 1993-03-12 | Method for manufacturing semiconductor circuit |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP3359690B2 (en) |
Cited By (12)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH06275807A (en) * | 1993-03-22 | 1994-09-30 | Semiconductor Energy Lab Co Ltd | Semiconductor circuit and its manufacture |
JPH06275806A (en) * | 1993-03-22 | 1994-09-30 | Semiconductor Energy Lab Co Ltd | Semiconductor circuit and its manufacture |
JPH06275808A (en) * | 1993-03-22 | 1994-09-30 | Semiconductor Energy Lab Co Ltd | Semiconductor circuit and its manufacture |
US5595923A (en) * | 1993-03-12 | 1997-01-21 | Semiconductor Energy Laboratory Co., Ltd. | Method of forming a thin film transistor |
US6124155A (en) * | 1991-06-19 | 2000-09-26 | Semiconductor Energy Laboratory Co., Ltd. | Electro-optical device and thin film transistor and method for forming the same |
US6251712B1 (en) | 1995-03-27 | 2001-06-26 | Semiconductor Energy Laboratory Co., Ltd. | Method of using phosphorous to getter crystallization catalyst in a p-type device |
US6391747B1 (en) | 1999-02-09 | 2002-05-21 | Nec Corporation | Method for forming polycrystalline silicon film |
US6624445B2 (en) | 1993-12-22 | 2003-09-23 | Semiconductor Energy Laboratory Co., Ltd | Semiconductor device and method of manufacturing the same |
US6627487B2 (en) * | 1994-10-07 | 2003-09-30 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device and manufacturing method thereof |
US7075002B1 (en) | 1995-03-27 | 2006-07-11 | Semiconductor Energy Laboratory Company, Ltd. | Thin-film photoelectric conversion device and a method of manufacturing the same |
US7229861B2 (en) * | 1994-09-16 | 2007-06-12 | Semiconductor Energy Laboratory Co., Ltd. | Method for producing semiconductor device |
US7300826B2 (en) | 1997-02-10 | 2007-11-27 | Semiconductor Energy Laboratory Co., Ltd. | Manufacturing method of semiconductor and manufacturing method of semiconductor device |
-
1993
- 1993-03-12 JP JP7900493A patent/JP3359690B2/en not_active Expired - Lifetime
Cited By (17)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6124155A (en) * | 1991-06-19 | 2000-09-26 | Semiconductor Energy Laboratory Co., Ltd. | Electro-optical device and thin film transistor and method for forming the same |
US6166399A (en) * | 1991-06-19 | 2000-12-26 | Semiconductor Energy Laboratory Co., Ltd. | Active matrix device including thin film transistors |
US6335213B1 (en) | 1991-06-19 | 2002-01-01 | Semiconductor Energy Laboratory Co., Ltd. | Electro-optical device and thin film transistor and method for forming the same |
US5595923A (en) * | 1993-03-12 | 1997-01-21 | Semiconductor Energy Laboratory Co., Ltd. | Method of forming a thin film transistor |
JPH06275806A (en) * | 1993-03-22 | 1994-09-30 | Semiconductor Energy Lab Co Ltd | Semiconductor circuit and its manufacture |
JPH06275808A (en) * | 1993-03-22 | 1994-09-30 | Semiconductor Energy Lab Co Ltd | Semiconductor circuit and its manufacture |
JPH06275807A (en) * | 1993-03-22 | 1994-09-30 | Semiconductor Energy Lab Co Ltd | Semiconductor circuit and its manufacture |
US6955954B2 (en) | 1993-12-22 | 2005-10-18 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device and method for manufacturing the same |
US6624445B2 (en) | 1993-12-22 | 2003-09-23 | Semiconductor Energy Laboratory Co., Ltd | Semiconductor device and method of manufacturing the same |
US7229861B2 (en) * | 1994-09-16 | 2007-06-12 | Semiconductor Energy Laboratory Co., Ltd. | Method for producing semiconductor device |
US6627487B2 (en) * | 1994-10-07 | 2003-09-30 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device and manufacturing method thereof |
US6855580B2 (en) * | 1995-03-27 | 2005-02-15 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device and manufacturing method thereof |
US6518102B1 (en) * | 1995-03-27 | 2003-02-11 | Semiconductor Energy Laboratory Co., Ltd. | Method for manufacturing transistor semiconductor devices with step of annealing to getter metal with phosphorous |
US7075002B1 (en) | 1995-03-27 | 2006-07-11 | Semiconductor Energy Laboratory Company, Ltd. | Thin-film photoelectric conversion device and a method of manufacturing the same |
US6251712B1 (en) | 1995-03-27 | 2001-06-26 | Semiconductor Energy Laboratory Co., Ltd. | Method of using phosphorous to getter crystallization catalyst in a p-type device |
US7300826B2 (en) | 1997-02-10 | 2007-11-27 | Semiconductor Energy Laboratory Co., Ltd. | Manufacturing method of semiconductor and manufacturing method of semiconductor device |
US6391747B1 (en) | 1999-02-09 | 2002-05-21 | Nec Corporation | Method for forming polycrystalline silicon film |
Also Published As
Publication number | Publication date |
---|---|
JP3359690B2 (en) | 2002-12-24 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US5783468A (en) | Semiconductor circuit and method of fabricating the same | |
US5677549A (en) | Semiconductor device having a plurality of crystalline thin film transistors | |
JP3442500B2 (en) | Method for manufacturing semiconductor circuit | |
US5595923A (en) | Method of forming a thin film transistor | |
JP3637069B2 (en) | Method for manufacturing semiconductor device | |
JP3535205B2 (en) | Method for manufacturing thin film transistor | |
JP3359689B2 (en) | Semiconductor circuit and manufacturing method thereof | |
JP3369244B2 (en) | Thin film transistor | |
JP3431682B2 (en) | Method for manufacturing semiconductor circuit | |
JP3359690B2 (en) | Method for manufacturing semiconductor circuit | |
JP3431681B2 (en) | Method for manufacturing semiconductor circuit | |
JP3514891B2 (en) | Semiconductor device and manufacturing method thereof | |
JP3433966B2 (en) | Method for manufacturing semiconductor circuit | |
JP3238581B2 (en) | Semiconductor circuit | |
JP3431903B2 (en) | Semiconductor circuit and semiconductor device | |
JPH06267989A (en) | Method of manufacturing thin film transistor | |
JP3330923B2 (en) | Method for manufacturing semiconductor circuit | |
JP3431902B2 (en) | Method for manufacturing semiconductor circuit | |
JP3316201B2 (en) | Semiconductor circuit | |
JP3330922B2 (en) | Method for manufacturing semiconductor circuit | |
JP2000277746A (en) | Manufacture of semiconductor circuit | |
JP3238684B2 (en) | Manufacturing method of semiconductor circuit | |
JP3333489B2 (en) | Method for manufacturing thin film transistor | |
JP3362023B2 (en) | Method for manufacturing semiconductor device | |
JP3369530B2 (en) | Method for manufacturing thin film transistor |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20081011 Year of fee payment: 6 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20081011 Year of fee payment: 6 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20091011 Year of fee payment: 7 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20091011 Year of fee payment: 7 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20091011 Year of fee payment: 7 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20101011 Year of fee payment: 8 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20101011 Year of fee payment: 8 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20111011 Year of fee payment: 9 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20111011 Year of fee payment: 9 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20121011 Year of fee payment: 10 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20121011 Year of fee payment: 10 |