JPH06261030A - フレーム同期検出回路 - Google Patents

フレーム同期検出回路

Info

Publication number
JPH06261030A
JPH06261030A JP5066058A JP6605893A JPH06261030A JP H06261030 A JPH06261030 A JP H06261030A JP 5066058 A JP5066058 A JP 5066058A JP 6605893 A JP6605893 A JP 6605893A JP H06261030 A JPH06261030 A JP H06261030A
Authority
JP
Japan
Prior art keywords
synchronization
value
symbol
data
output
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP5066058A
Other languages
English (en)
Inventor
Kazuaki Tsukagoshi
和明 塚越
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hitachi Denshi KK
Original Assignee
Hitachi Denshi KK
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hitachi Denshi KK filed Critical Hitachi Denshi KK
Priority to JP5066058A priority Critical patent/JPH06261030A/ja
Publication of JPH06261030A publication Critical patent/JPH06261030A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Digital Transmission Methods That Use Modulated Carrier Waves (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)

Abstract

(57)【要約】 【目的】 従来のフレーム同期検出回路では,フェージ
ング等の干渉や雑音の付加によりフレーム同期の誤検出
の発生確率が高くなる欠点がある。本発明ではこの欠点
を無くし,誤検出の無いフレーム同期検出回路を提供と
することを目的とする。 【構成】 受信ベースバンド信号の自乗ベクトル値等の
レベル量の同期加算値について,フレーム同期シンボル
及びパイロットシンボルのデータシンボルに対する比較
相関値を求める比較相関演算器を設け,フレーム同期シ
ンボル前後のパイロットシンボル,データシンボルを含
めて上記比較相関値を算出し,該算出値を所定の同期判
定値と比較判定することで同期パターンを検出し,フレ
ーム同期信号を出力するようにしたものである。

Description

【発明の詳細な説明】
【0001】
【産業上の利用分野】本発明は通信システムの端末装置
等において,受信した信号からフレーム同期を検出する
フレーム同期検出回路に関するものである。
【0002】
【従来の技術】従来のフレーム同期検出回路としては,
図4に示すような回路がある。I及びQの受信データ
1,2をラッチし,(I2+Q2)の自乗ベクトル値9に
ついて,各シンボル毎の平均値である同期加算値16を
求める。同期加算値16のデータから,レベル加算値3
6がスロット内で最大値となるタイミングを検出し,フ
レーム同期信号34を出力する。
【0003】以下,詳細動作について,図4のブロック
図及び図5のタイミングチャート図を用いて説明する。
なお,送信のデータスロットは,図7に示す様に,フレ
ーム同期シンボル49が先頭3シンボル,パイロットシ
ンボル50がデータシンボル51の7シンボル間隔毎に
1シンボル挿入される1スロット60シンボルの構成を
例として用いる。
【0004】また,各シンボルの信号点配置は,16値
直交振幅変調の場合として図6に示すように,データシ
ンボルをI,Qそれぞれ±3の値の組合せで指定される
16点のデータポイント47の信号点とし,フレーム同
期・パイロットシンボルをデータシンボルの最大レベル
値で位相角+22.5度の同期パイロットポイント48
の信号点とする。
【0005】I及びQの受信データ1,2は再生クロッ
ク3の立上りタイミングでデータラッチ4,6にラッチ
される。I,Qラッチ出力5,7のデータから,自乗ベ
クトル値(I2+Q2)9を自乗ベクトル算出器8で算出
し,各シンボル毎の平均値である同期加算値16を同期
加算器10で求める。
【0006】同期加算器10では,スロット長と同じシ
ンボル数のシフトメモリ17を使用し,60シンボル前
の同期加算値18に予め忘却係数メモリ14に設定した
忘却係数(γ)15を乗積し,新たに入力算出した自乗
ベクトル値9にこの値を加算し,同期加算値16を求め
る。
【0007】ここで,忘却係数(γ)15は,0<γ<
1の値であり,経験的に0.95程度の値を用いてい
る。
【0008】同期加算値16は,再生クロック3に同期
してシフトメモリ17に順次シフト入力され,常にスロ
ット長と等しい過去60シンボルの自乗ベクトル平均デ
ータが記憶される。
【0009】フレーム同期シンボルの信号点48は,図
6で示したように,自乗ベクトル値としては常に最大レ
ベルとなるので,平均値である同期加算値16で3シン
ボルを加算すると,スロット60シンボルにおいて最大
値となる。そこで,次のような動作で,最大レベルとな
るタイミングを求め,フレーム同期シンボルを検出す
る。
【0010】同期加算器10のシフトメモリ17より,
過去3シンボルデータ(SM60〜58)19をレベル
加算器35で加算する。加算した加算出力36を加算値
比較器37で,1シンボル前に選択したデータ42と比
較し,大きければ“H”,小さければ“L”の加算値比
較出力38を出力し,データ選択器39で大きい方のデ
ータを選択し,選択データメモリ41に記憶する。
【0011】加算値比較器37の比較出力38は,比較
ORゲート43を通して,スロットのシンボル数60カ
ウント毎にカウンタキャリー(DCNTRC)34を出
力する検出カウンタ45を初期ロードする。
【0012】一方,検出カウンタ45のカウンタキャリ
ー34は,比較ORゲート43で加算値比較器37の比
較出力38とORされ,検出カウンタ45を初期ロード
すると共に,データ選択器39の選択信号となりデータ
選択を行なう。
【0013】これらの動作により,図5に示すように同
期シンボル3シンボルの加算出力がスロット長に等しい
60シンボルの間大きいと判定されると,検出カウンタ
45がカウンタキャリー34を出力し,フレーム検出信
号(FSYNC)34が出力される。
【0014】また,この時点での3シンボルの加算出力
36が,カウンタキャリー34によりデータ選択器39
で選択され,さらに選択データメモリ41に記憶され,
次の検出カウントが繰り返される。
【0015】
【発明が解決しようとする課題】ところが,上述した従
来のフレーム同期検出回路では,フレーム同期シンボル
とパイロットシンボルの自乗ベクトル値が同じ値である
ため,パイロットシンボルを含む3シンボル,とくにフ
レーム同期3シンボルの前後のパイロットシンボル付近
で高いレベル値の自乗ベクトル値を出力する確率が高
く,フェージング等の干渉,雑音付加によりフレーム同
期を誤って検出する誤検出の発生確率が高くなる欠点が
ある。
【0016】そこで,本発明では上記の欠点を無くすた
め,フレーム同期シンボルの前後のデータシンボル,パ
イロットシンボルを含めて同期パターンを判定する回路
を設け,誤検出の無いフレーム同期検出回路を提供する
ことを目的とした。
【0017】
【課題を解決するための手段】本発明は上述の目的を達
成するため,受信ベースバンド信号の自乗ベクトル値等
のレベル量を同期加算する加算手段と,該加算手段の出
力データについてフレーム同期・パイロットシンボルの
データシンボルに対する比較相関値を求める比較相関演
算器とを備え,フレーム同期シンボルと前後のパイロッ
トシンボルとデータシンボルを含めて,前記比較相関値
を比較判定することで同期パターンを検出し,フレーム
同期信号を出力するようにしたものである。
【0018】
【作用】その結果,フェージング等の干渉,雑音付加に
よるパイロットシンボル付近等のフレーム同期シンボル
以外での誤検出の発生が無くなり,誤検出の無いフレー
ム同期検出が可能となる。
【0019】
【実施例】以下,本発明の実施例を,図1,図2のブロ
ック図,図3のタイミングチャート図,図8の比較レベ
ル差と比較相関値の対比図を用いて説明する。
【0020】なお,送信のデータスロット構成,各シン
ボルの信号点配置は,図6,図7で示した従来例と同様
の例を用いる。
【0021】I,Qの受信データ1,2をラッチし,従
来例と同様に自乗ベクトル値9の同期加算値16を算出
する。本発明では,図3に示すように,同期シンボル3
シンボルと前後3シンボルを含む9シンボルを検出対象
としてフレーム同期パターンを検出する動作とする。
【0022】同期加算器10のシフトメモリ17より,
過去9シンボルデータ(SM60〜52)19を同期パ
ターン比較相関演算器20に入力し,同期パターン比較
相関値21を求める。
【0023】同期パターン比較相関演算器20は,図2
に示すようなブロック構成となっており,同期シンボル
19b,パイロットシンボル19cそれぞれの同期加算
値について,データシンボル19aの同期加算値に対す
る比較相関値20bを比較相関器20aで求め,全ての
比較相関値20bを相関値加算器20cで加算し,同期
パターン比較相関値21を出力する。
【0024】この様に,比較相関値20bは,フレーム
同期シンボル19b及びパイロットシンボル19cにお
ける同期加算値と,データシンボル19aにおける同期
加算値との比較レベル差を示すデータであり,図8で示
すように該レベル差値を軟判定,硬判定,あるいは比較
レベル差そのままの値として算出した値である。
【0025】干渉や雑音付加等によるレベル誤りが無け
れば,平均値としての同期加算値はフレーム同期シンボ
ル19b及びパイロットシンボル19cが“18”,デ
ータシンボル19aが“10”となるため,図2の比較
相関値1個の値は,比較レベル差“8”,軟判定
“5”,硬判定“1”であり,全ての比較相関値の加算
では,それぞれ“160”,“100”,“20”とな
る。
【0026】図1に示す同期判定値23は,上記のレベ
ル誤り無しの値に対しシミュレーション等でレベル誤り
を推定し,その分を差し引いた最適値を求めておき,同
期判定値メモリ22に設定する。
【0027】同期パターン比較相関演算器20から出力
される同期パターン比較相関値21を相関値比較器24
で上述した同期判定値23と比較し,同期パターン比較
相関値21が同期判定値23以上の値のとき,“H”と
なるパターン検出信号25を出力する。
【0028】パターン検出信号25は,ロード・キャリ
ーORゲート26を通して,スロットのシンボル数と同
じ60カウント動作をする同期カウンタ(SCNT)2
8を初期ロードする。
【0029】一方,同期カウンタ28のカウンタキャリ
ー(SCNTRC)29は,ロード・キャリーORゲー
ト26でパターン検出信号25とORされ,同期カウン
タ28を初期ロードする。この動作により,図3に示す
ように,同期カウンタ28はパターン検出信号25に同
期したカウントを行なうことになる。
【0030】図1に示す検出タイミングメモリ31に,
本実施例では図3に示すように,同期シンボル3シンボ
ル目のタイミングに対応するカウンタ値“56”を設定
し,カウンタ比較器33で同期カウンタ29の出力(S
CNTQ)30が,この値に一致することを比較判定し
フレーム検出信号を出力する。
【0031】
【発明の効果】本発明によれば,同期シンボル以外での
誤検出の発生が無くなり,誤検出の無い正確なフレーム
同期検出が可能であり,フェージング,雑音などの干渉
を受ける移動体を始めとする半固定あるいは固定の通信
端末においても,受信データ誤り率改善に有効であり,
その効果は顕著である。
【図面の簡単な説明】
【図1】本発明の一実施例を示すブロック図。
【図2】図1における同期パターン比較相関演算器のブ
ロック図。
【図3】図1におけるタイミングチャート図。
【図4】従来のフレーム検出回路のブロック図。
【図5】図4におけるタイミングチャート図。
【図6】各シンボルの信号点配置図。
【図7】送信のデータスロット構成図。
【図8】比較レベル差と比較相関値の対比図。
【符号の説明】
1 受信データI 2 受信データQ 3 再生クロック 4 データラッチ
I 5 ラッチI出力 6 データラッチ
Q 7 ラッチQ出力 8 自乗ベクトル
算出器 9 自乗ベクトル値出力 10 同期加算器 11 乗算器 12 乗算出力 13 加算器 14 忘却係数メ
モリ 15 忘却係数(γ)出力 16 同期加算値
出力 17 シフトメモリ 18 シフトメモ
リ同期加算値出力 19 シフトメモリ記憶データ 19a データシ
ンボル対応データ 19b 同期シンボル対応データ 19c パイロッ
トシンボル対応データ 20 同期パターン比較相関演算器 20a 比較相関
器 20b 比較相関値出力 20c 相関値加
算器 21 同期パターン比較相関値出力 22 同期判定値
メモリ 23 同期判定値出力 24 相関値比較
器 25 パターン検出信号 26 ロード・キ
ャリーORゲート 27 ORゲート出力 28 同期カウン
タ 29 同期カウンタキャリー 30 同期カウン
タカウント出力 31 検出タイミングメモリ 32 検出タイミ
ングカウンタ値 33 カウンタ比較器 34 フレーム検
出信号 35 レベル加算器 36 レベル加算
値出力 37 加算値比較器 38 加算値比較
出力 39 データ選択器 40 選択データ
出力 41 選択データメモリ 42 選択データ
記憶出力 43 比較ORゲート 44 比較ORゲ
ート出力 45 検出カウンタ 46 検出カウン
タカウント出力 47 データシンボル信号点 48 同期・パイ
ロットシンボル信号点 49 スロット内フレーム同期シンボル 50 スロット内パイロットシンボル 51 スロット内データシンボル

Claims (1)

    【特許請求の範囲】
  1. 【請求項1】 受信したベースバンド信号からフレーム
    同期を検出するフレーム同期検出回路において, 前記受信ベースバンド信号のベクトル値あるいは自乗ベ
    クトル値などのレベル量を同期加算する加算手段と,該
    加算手段の出力データの中でフレーム同期シンボルと該
    フレーム同期シンボル前後のデータシンボル及びパイロ
    ットシンボルの各データを比較して比較相関値を求める
    演算手段と,該演算手段の出力と予め設定した同期判定
    値とを比較し前記演算手段の出力が同期判定値以上とな
    った時にフレーム同期検出フラグを出力する比較手段
    と,該フレーム同期検出フラグによりフレーム同期タイ
    ミングに合わせたフレーム検出信号を出力する手段とを
    具備することを特徴とするフレーム同期検出回路。
JP5066058A 1993-03-02 1993-03-02 フレーム同期検出回路 Pending JPH06261030A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP5066058A JPH06261030A (ja) 1993-03-02 1993-03-02 フレーム同期検出回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP5066058A JPH06261030A (ja) 1993-03-02 1993-03-02 フレーム同期検出回路

Publications (1)

Publication Number Publication Date
JPH06261030A true JPH06261030A (ja) 1994-09-16

Family

ID=13304891

Family Applications (1)

Application Number Title Priority Date Filing Date
JP5066058A Pending JPH06261030A (ja) 1993-03-02 1993-03-02 フレーム同期検出回路

Country Status (1)

Country Link
JP (1) JPH06261030A (ja)

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100308151B1 (ko) * 1999-06-19 2001-11-14 서평원 샘플링된 상관 결과를 이용한 프레임 동기 확인 방법
KR100717878B1 (ko) * 2005-12-09 2007-05-14 한국전자통신연구원 파일럿이 삽입된 위성 통신 시스템에서의 차등검출을활용한 프레임 동기 방법
WO2011096025A1 (ja) * 2010-02-04 2011-08-11 パナソニック電工株式会社 遅延検波回路および受信装置
WO2011096024A1 (ja) * 2010-02-04 2011-08-11 パナソニック電工株式会社 遅延検波回路および受信装置
WO2011101925A1 (ja) * 2010-02-16 2011-08-25 パナソニック電工株式会社 受信回路及び受信装置

Cited By (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100308151B1 (ko) * 1999-06-19 2001-11-14 서평원 샘플링된 상관 결과를 이용한 프레임 동기 확인 방법
KR100717878B1 (ko) * 2005-12-09 2007-05-14 한국전자통신연구원 파일럿이 삽입된 위성 통신 시스템에서의 차등검출을활용한 프레임 동기 방법
WO2011096025A1 (ja) * 2010-02-04 2011-08-11 パナソニック電工株式会社 遅延検波回路および受信装置
WO2011096024A1 (ja) * 2010-02-04 2011-08-11 パナソニック電工株式会社 遅延検波回路および受信装置
US8744019B2 (en) 2010-02-04 2014-06-03 Panasonic Corporation Delay detector circuit and receiver apparatus
US8831152B2 (en) 2010-02-04 2014-09-09 Panasonic Corporation Delay detector circuit and receiver apparatus
WO2011101925A1 (ja) * 2010-02-16 2011-08-25 パナソニック電工株式会社 受信回路及び受信装置
US8891688B2 (en) 2010-02-16 2014-11-18 Panasonic Corporation Receiver circuit and receiver apparatus

Similar Documents

Publication Publication Date Title
US5373507A (en) Device and method for synchronizing and channel estimation in a TDMA radio communication system
EP0866580B1 (en) Error rate estimator for PSK signals
JP3649878B2 (ja) デジタル無線通信装置の検波方法及びその回路
US11894966B2 (en) Method and apparatus for estimating frequency offset, electronic device and computer-readable medium
US6195402B1 (en) Pattern matching apparatus
JPH06261030A (ja) フレーム同期検出回路
KR19980071589A (ko) 에러보정기능을 지닌 차동검파기
US5727035A (en) Synchronization device for digital communications
JP3207900B2 (ja) 変調伝送における数値信号の搬送周波数値を評価する方法及び装置
JP2518690B2 (ja) トランスバ―サルフィルタ制御回路
JPH09168035A (ja) 伝送データ整形装置
JPH09246917A (ja) 周波数誤差推定装置
JP2008541498A (ja) 高記憶効率スライディングウィンドウ加算
JP3678972B2 (ja) 受信装置
JP2990044B2 (ja) 遅延検波器
JP3212385B2 (ja) クロック再生回路
US6700941B1 (en) Digital demodulation apparatus
JP3107995B2 (ja) 同期装置
JPH08149121A (ja) フレーム同期検出回路
JP2570107B2 (ja) フレーム同期回路
JP3022822B2 (ja) 誤り率推定回路
KR100212065B1 (ko) 에이엠피에스시스템에서의 에프엠 디지털 데이터 복조를 위한 심볼동기회로
JPH07154444A (ja) フレーム同期検出回路
JP3243167B2 (ja) 同期装置
GB1560698A (en) Receiving apparatus