JPH06165106A - ディジタル・アナログ入力対応の映像信号処理装置 - Google Patents
ディジタル・アナログ入力対応の映像信号処理装置Info
- Publication number
- JPH06165106A JPH06165106A JP4312540A JP31254092A JPH06165106A JP H06165106 A JPH06165106 A JP H06165106A JP 4312540 A JP4312540 A JP 4312540A JP 31254092 A JP31254092 A JP 31254092A JP H06165106 A JPH06165106 A JP H06165106A
- Authority
- JP
- Japan
- Prior art keywords
- circuit
- video signal
- signal
- input
- digital
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Landscapes
- Television Signal Processing For Recording (AREA)
- Signal Processing For Digital Recording And Reproducing (AREA)
Abstract
(57)【要約】
【目的】アナログ映像信号入力であるかディジタル映像
信号であるかを判断して内部のスイッチを自動的に切り
換えることができるようにしたディジタル・アナログ入
力対応の映像信号処理装置を提供する。 【構成】本発明の映像信号処理装置は、入力端子1と、
ディジタル映像信号に基いてクロックを生成するPLL
回路2がロック状態にあるか否かを判別することにより
入力された映像信号がディジタル映像信号であるか又は
アナログ映像信号であるかを判別する判別回路8と、入
力端子1から入力を受けるディジタル映像信号用の線路
と、入力端子1から入力を受けるアナログ映像信号用の
線路と、2つの線路を前記判別回路8の出力に基いて切
り換える切り換え回路6と、切り換え回路6により選ば
れた線路の出力が与えられる映像信号処理回路7と、か
ら成っている。
信号であるかを判断して内部のスイッチを自動的に切り
換えることができるようにしたディジタル・アナログ入
力対応の映像信号処理装置を提供する。 【構成】本発明の映像信号処理装置は、入力端子1と、
ディジタル映像信号に基いてクロックを生成するPLL
回路2がロック状態にあるか否かを判別することにより
入力された映像信号がディジタル映像信号であるか又は
アナログ映像信号であるかを判別する判別回路8と、入
力端子1から入力を受けるディジタル映像信号用の線路
と、入力端子1から入力を受けるアナログ映像信号用の
線路と、2つの線路を前記判別回路8の出力に基いて切
り換える切り換え回路6と、切り換え回路6により選ば
れた線路の出力が与えられる映像信号処理回路7と、か
ら成っている。
Description
【0001】
【産業上の利用分野】本発明はディジタルのVTR(ビ
デオテープレコーダ)の如く、アナログ及びディジタル
の映像信号を入力可能な映像信号処理装置に関するもの
である。
デオテープレコーダ)の如く、アナログ及びディジタル
の映像信号を入力可能な映像信号処理装置に関するもの
である。
【0002】
【従来の技術】一般にディジタルVTRはアナログ映像
信号とディジタル映像信号のいずれをも入力して処理す
ることができるようになっている。この場合、従来のデ
ィジタルVTRはアナログ専用の映像入力端子とディジ
タル専用の入力端子の2種類の入力端子を有し、どちら
の入力端子から映像信号が入力されたかを使用者が判別
し、映像信号処理回路へ与える入力映像信号を切り換え
るスイッチを操作していた。
信号とディジタル映像信号のいずれをも入力して処理す
ることができるようになっている。この場合、従来のデ
ィジタルVTRはアナログ専用の映像入力端子とディジ
タル専用の入力端子の2種類の入力端子を有し、どちら
の入力端子から映像信号が入力されたかを使用者が判別
し、映像信号処理回路へ与える入力映像信号を切り換え
るスイッチを操作していた。
【0003】図4において、20は従来のディジタルV
TRを示しており、このVTR20はディジタル入力端
子21とアナログ入力端子22を具備している。18は
入力セレクタであり、その第2セレクタ18bの出力端
子(ヘ)が従来のディジタルVTR20に接続される。
第2セレクタ18bの入力端子fには、ディジタルVT
R14からのディジタル信号が、入力端子gにはディジ
タルVTR15からのアナログ信号が、入力端子hには
アナログVTR16からのアナログ信号が、また入力端
子iにはアナログレーザディスク17からのアナログ信
号がそれぞれ入力される。
TRを示しており、このVTR20はディジタル入力端
子21とアナログ入力端子22を具備している。18は
入力セレクタであり、その第2セレクタ18bの出力端
子(ヘ)が従来のディジタルVTR20に接続される。
第2セレクタ18bの入力端子fには、ディジタルVT
R14からのディジタル信号が、入力端子gにはディジ
タルVTR15からのアナログ信号が、入力端子hには
アナログVTR16からのアナログ信号が、また入力端
子iにはアナログレーザディスク17からのアナログ信
号がそれぞれ入力される。
【0004】このため第2セレクタ18bが入力端子f
をセレクトした場合は出力端子jと従来のディジタルV
TR20のディジタル入力端子21をケーブルで接続
し、従来のディジタルVTR20の入力切り換えスイッ
チ(図示せず)をディジタル側に使用者が切り換え、ま
た第2セレクタ18bが入力端子g、h、iを選択した
場合は、出力端子jと従来のディジタルVTR20のア
ナログ入力端子22をケーブルで接続し、従来のディジ
タルVTR20の入力切り換えスイッチをアナログ側に
使用者が切り換えていた。
をセレクトした場合は出力端子jと従来のディジタルV
TR20のディジタル入力端子21をケーブルで接続
し、従来のディジタルVTR20の入力切り換えスイッ
チ(図示せず)をディジタル側に使用者が切り換え、ま
た第2セレクタ18bが入力端子g、h、iを選択した
場合は、出力端子jと従来のディジタルVTR20のア
ナログ入力端子22をケーブルで接続し、従来のディジ
タルVTR20の入力切り換えスイッチをアナログ側に
使用者が切り換えていた。
【0005】
【発明が解決しようとする課題】このように従来のディ
ジタルVTRにおいては映像信号がアナログ入力端子か
ら入力されたか、ディジタル入力端子から入力されたか
を使用者が判別して選択スイッチを操作するという煩し
い作業が必要であり、不便であった。また、使用者が判
別してスイッチを操作するのを誤った場合、映像信号が
映像信号処理回路へ入力されていないにも拘らず、入力
されていたものとしてVTRが動作するので、例えばV
TRに記録している筈であったのに記録がなされていな
いという事態が発生する可能性もあった。
ジタルVTRにおいては映像信号がアナログ入力端子か
ら入力されたか、ディジタル入力端子から入力されたか
を使用者が判別して選択スイッチを操作するという煩し
い作業が必要であり、不便であった。また、使用者が判
別してスイッチを操作するのを誤った場合、映像信号が
映像信号処理回路へ入力されていないにも拘らず、入力
されていたものとしてVTRが動作するので、例えばV
TRに記録している筈であったのに記録がなされていな
いという事態が発生する可能性もあった。
【0006】本発明はアナログ映像信号入力であるかデ
ィジタル映像信号入力であるかを判断して内部のスイッ
チを自動的に切り換えることができるようにしたディジ
タル・アナログ入力対応の映像信号処理装置を提供する
ことを目的とする。
ィジタル映像信号入力であるかを判断して内部のスイッ
チを自動的に切り換えることができるようにしたディジ
タル・アナログ入力対応の映像信号処理装置を提供する
ことを目的とする。
【0007】
【課題を解決するための手段】上記目的を達成するため
本発明のディジタル・アナログ入力対応の映像信号処理
装置は、入力端子と、ディジタル映像信号に基いてクロ
ックを生成するPLL回路がロック状態にあるか否かを
判別することにより前記入力端子に入力された映像信号
がディジタル映像信号であるか又はアナログ映像信号で
あるかを判別する判別回路と、入力端子から入力映像信
号を受けるディジタル映像信号用の線路と、入力端子か
ら入力映像信号を受けるアナログ映像信号用の線路と、
2つの線路を前記判別回路の出力に基いて切り換える切
り換え回路と、切り換え回路により選ばれた線路の出力
が与えられる映像信号処理回路と、から成っている。
本発明のディジタル・アナログ入力対応の映像信号処理
装置は、入力端子と、ディジタル映像信号に基いてクロ
ックを生成するPLL回路がロック状態にあるか否かを
判別することにより前記入力端子に入力された映像信号
がディジタル映像信号であるか又はアナログ映像信号で
あるかを判別する判別回路と、入力端子から入力映像信
号を受けるディジタル映像信号用の線路と、入力端子か
ら入力映像信号を受けるアナログ映像信号用の線路と、
2つの線路を前記判別回路の出力に基いて切り換える切
り換え回路と、切り換え回路により選ばれた線路の出力
が与えられる映像信号処理回路と、から成っている。
【0008】
【作用】このような構成によると、ディジタル映像信号
処理装置の内部に設けられているクロック発生用PLL
回路がロック状態のとき判別回路の出力によって切り換
え回路はディジタル映像信号用の線路を選択するように
設定されるので、入力端子と映像信号処理回路がディジ
タル映像信号用の線路を介して接続される。前記PLL
回路がロック状態になければ判別回路の出力によって切
り換え回路はアナログ映像信号用の線路を選択するよう
に設定されるので、入力端子と映像信号処理回路はアナ
ログ映像信号用の線路を介して接続されることになる。
処理装置の内部に設けられているクロック発生用PLL
回路がロック状態のとき判別回路の出力によって切り換
え回路はディジタル映像信号用の線路を選択するように
設定されるので、入力端子と映像信号処理回路がディジ
タル映像信号用の線路を介して接続される。前記PLL
回路がロック状態になければ判別回路の出力によって切
り換え回路はアナログ映像信号用の線路を選択するよう
に設定されるので、入力端子と映像信号処理回路はアナ
ログ映像信号用の線路を介して接続されることになる。
【0009】
【実施例】以下、本発明の実施例を図面に従って説明す
る。図1に本発明をディジタルVTRに適用した実施例
を示す。ディジタルVTRの映像信号入力端子1から入
力された映像信号Aは一方で位相比較器3、ローパスフ
ィルタ(LFP)4、電圧制御発振器(VCO)5から
なるPLL回路2に入力する。PLL回路2がロック状
態にあるかどうかをPLLロック判別回路8で判別し、
ロック状態にあるとき、その判別出力Cはハイレベルと
なり、切り換え回路6は6a端と6c端が接続される側
に切り換えられる。
る。図1に本発明をディジタルVTRに適用した実施例
を示す。ディジタルVTRの映像信号入力端子1から入
力された映像信号Aは一方で位相比較器3、ローパスフ
ィルタ(LFP)4、電圧制御発振器(VCO)5から
なるPLL回路2に入力する。PLL回路2がロック状
態にあるかどうかをPLLロック判別回路8で判別し、
ロック状態にあるとき、その判別出力Cはハイレベルと
なり、切り換え回路6は6a端と6c端が接続される側
に切り換えられる。
【0010】即ち、映像信号Aはディジタル信号である
と判別され、線路31と切り換え回路6を通して映像信
号処理回路7へ供給される。このとき、PLL回路2で
生成されたクロックCLK1は映像信号処理回路7に入
力され、信号処理用クロックとして使用される。また、
PLLロック判別回路8でPLL回路2がロックしてい
ないと判別された場合、その判別出力Cはローレベルと
なり、切り換え回路6は6b端と6c端が接続される側
に切り換えられ、6b端側の信号が映像信号処理回路7
へ供給される。6b端には映像信号入力端子1から入力
されたアナログ映像信号が線路32上のクランプ回路9
でクランプされた後、映像信号処理回路7からのクロッ
ク信号CLK2のタイミングでA/Dコンバータ10に
よりディジタル信号に変換されて映像信号処理回路7へ
伝送される。
と判別され、線路31と切り換え回路6を通して映像信
号処理回路7へ供給される。このとき、PLL回路2で
生成されたクロックCLK1は映像信号処理回路7に入
力され、信号処理用クロックとして使用される。また、
PLLロック判別回路8でPLL回路2がロックしてい
ないと判別された場合、その判別出力Cはローレベルと
なり、切り換え回路6は6b端と6c端が接続される側
に切り換えられ、6b端側の信号が映像信号処理回路7
へ供給される。6b端には映像信号入力端子1から入力
されたアナログ映像信号が線路32上のクランプ回路9
でクランプされた後、映像信号処理回路7からのクロッ
ク信号CLK2のタイミングでA/Dコンバータ10に
よりディジタル信号に変換されて映像信号処理回路7へ
伝送される。
【0011】図2に上記PLLロック判別回路8の具体
例を示している。図1のPLL回路2のB点の信号が図
2の第1コンパレータ11及び第2コンパレータ12に
入力される。比較電圧として第1コンパレータ11には
Eaが、第2コンパレータ12にはEbがそれぞれ与え
られる。Ea<Ebとすると、Bの電圧の値によりAN
D回路13の出力Cは図3に示すようにロー又はハイの
値をとる。PLL回路2がロック状態にあるとき、LP
F4の出力電圧Bは、Ea<B<Ebの範囲にあるため
出力Cはハイレベルとなり、ロックしていないときは、
B≦Eb、又はB≧Ebとなり、出力Cはローレベルと
なる。
例を示している。図1のPLL回路2のB点の信号が図
2の第1コンパレータ11及び第2コンパレータ12に
入力される。比較電圧として第1コンパレータ11には
Eaが、第2コンパレータ12にはEbがそれぞれ与え
られる。Ea<Ebとすると、Bの電圧の値によりAN
D回路13の出力Cは図3に示すようにロー又はハイの
値をとる。PLL回路2がロック状態にあるとき、LP
F4の出力電圧Bは、Ea<B<Ebの範囲にあるため
出力Cはハイレベルとなり、ロックしていないときは、
B≦Eb、又はB≧Ebとなり、出力Cはローレベルと
なる。
【0012】図4に上記本発明の構成を採用したディジ
タルVTR19の接続システム例を示す。入力セレクタ
18は入力端子イ、ロ、ハ、ニの4系統と出力端子ホ、
ヘの2系統を有する。出力端子ヘには先に説明したよう
に従来のディジタルVTR20が接続される。第1セレ
クタ18aにより入力端子イ、ロ、ハ、ニに入力した信
号のうち1つを選択し出力端子ホに出力する。ディジタ
ルVTR19の場合は第1セレクタ18aでイ、ロ、
ハ、ニのどれを選択しても、イの場合は図1の入力切り
換え回路6が6a端側に切り換わり、ロ、ハ、ニの場合
は6b端側に切り換わり、選択した映像信号が記録され
る。
タルVTR19の接続システム例を示す。入力セレクタ
18は入力端子イ、ロ、ハ、ニの4系統と出力端子ホ、
ヘの2系統を有する。出力端子ヘには先に説明したよう
に従来のディジタルVTR20が接続される。第1セレ
クタ18aにより入力端子イ、ロ、ハ、ニに入力した信
号のうち1つを選択し出力端子ホに出力する。ディジタ
ルVTR19の場合は第1セレクタ18aでイ、ロ、
ハ、ニのどれを選択しても、イの場合は図1の入力切り
換え回路6が6a端側に切り換わり、ロ、ハ、ニの場合
は6b端側に切り換わり、選択した映像信号が記録され
る。
【0013】
【発明の効果】以上説明したように本発明によれば、入
力映像信号がディジタル信号であってもアナログ信号で
あっても入力された映像信号が自動的に映像信号処理回
路に与えられ、使用者が入力映像信号がディジタル信号
かアナログ信号かを判別し、ケーブルをディジタル入力
端子又はアナログ入力端子に接続を行ない、且つ入力切
り換えスイッチを切り換えるという手間がなく、又誤操
作もないという効果がある。
力映像信号がディジタル信号であってもアナログ信号で
あっても入力された映像信号が自動的に映像信号処理回
路に与えられ、使用者が入力映像信号がディジタル信号
かアナログ信号かを判別し、ケーブルをディジタル入力
端子又はアナログ入力端子に接続を行ない、且つ入力切
り換えスイッチを切り換えるという手間がなく、又誤操
作もないという効果がある。
【図1】本発明を実施した映像信号処理装置のブロック
回路図。
回路図。
【図2】そのPLLロック判別回路の回路図。
【図3】そのPLLロック判別回路の動作説明図。
【図4】映像信号処理装置と他の映像信号処理装置の接
続システム例を示す図。
続システム例を示す図。
1 入力端子 2 PLL回路 6 切り換え回路 7 映像信号処理回路 8 PLLロック判別回路
Claims (1)
- 【請求項1】アナログ映像信号及びディジタル映像信号
を入力可能な映像信号処理装置において、 入力端子と、 ディジタル映像信号に基いてクロックを生成するPLL
回路がロック状態にあるか否かを判別することにより前
記入力端子に入力された映像信号がディジタル映像信号
であるか又はアナログ映像信号であるかを判別する判別
回路と、 前記入力端子から入力映像信号を受けるディジタル映像
信号用の線路と、 前記入力端子から入力映像信号を受けるアナログ映像信
号用の線路と、 前記2つの線路を前記判別回路の出力に基いて切り換え
る切り換え回路と、 前記切り換え回路により選ばれた線路の出力が与えられ
る映像信号処理回路と、から成るディジタル・アナログ
入力対応の映像信号処理装置。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP4312540A JPH06165106A (ja) | 1992-11-24 | 1992-11-24 | ディジタル・アナログ入力対応の映像信号処理装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP4312540A JPH06165106A (ja) | 1992-11-24 | 1992-11-24 | ディジタル・アナログ入力対応の映像信号処理装置 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPH06165106A true JPH06165106A (ja) | 1994-06-10 |
Family
ID=18030459
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP4312540A Pending JPH06165106A (ja) | 1992-11-24 | 1992-11-24 | ディジタル・アナログ入力対応の映像信号処理装置 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPH06165106A (ja) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2016515326A (ja) * | 2013-02-26 | 2016-05-26 | ティーヴィーロジック株式会社TVLogic Co.,Ltd. | 映像信号処理装置およびその方法 |
-
1992
- 1992-11-24 JP JP4312540A patent/JPH06165106A/ja active Pending
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2016515326A (ja) * | 2013-02-26 | 2016-05-26 | ティーヴィーロジック株式会社TVLogic Co.,Ltd. | 映像信号処理装置およびその方法 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPH06165106A (ja) | ディジタル・アナログ入力対応の映像信号処理装置 | |
JP2950493B2 (ja) | 映像処理システムのバースト信号発生回路 | |
JP3216328B2 (ja) | ディジタル優先入力切換回路 | |
US5144650A (en) | Communication apparatus having improved switching line connection between different signal paths | |
JPS6376150A (ja) | Pcm信号録音再生装置 | |
KR970010140B1 (ko) | 오디오/비디오 스위칭 장치 및 그 방법 | |
JP2748481B2 (ja) | カメラ一体型ビデオテープレコーダ | |
KR0119484Y1 (ko) | 수퍼임포즈제어장치 | |
JP2571007B2 (ja) | バイポーラ信号切換器 | |
JP3419083B2 (ja) | ディスパーサル信号除去装置 | |
JPH05325410A (ja) | デジタルオーディオインタフェースのデコーダ回路装置 | |
JPS62223854A (ja) | ビデオ信号再生装置 | |
JP2592868B2 (ja) | 線順次情報信号処理装置 | |
JP2888264B2 (ja) | ピークサンプル出力回路 | |
KR0159412B1 (ko) | 브이씨알의 영상신호 판별장치 | |
JPH027268A (ja) | Pcm記録再生装置 | |
JPH0511469B2 (ja) | ||
JPH0964703A (ja) | 無瞬断クロック切替回路 | |
KR0128045Y1 (ko) | 디지탈 기록재생이 가능한 영상기록재생장치의 입력자동절환회로 | |
KR920004116Y1 (ko) | Vtr 일체형 카메라의 절전회로 | |
JPH11261845A (ja) | 映像信号処理回路 | |
KR100202879B1 (ko) | 브이 씨 알의 출력제어장치 및 방법 | |
KR100189549B1 (ko) | 트래킹 장치 | |
JPH0756505Y2 (ja) | オーディオ信号切り換え装置 | |
JP2785946B2 (ja) | 衛星放送受信機 |