JPH06149443A - キーボード - Google Patents

キーボード

Info

Publication number
JPH06149443A
JPH06149443A JP4295328A JP29532892A JPH06149443A JP H06149443 A JPH06149443 A JP H06149443A JP 4295328 A JP4295328 A JP 4295328A JP 29532892 A JP29532892 A JP 29532892A JP H06149443 A JPH06149443 A JP H06149443A
Authority
JP
Japan
Prior art keywords
key
input
matrix circuit
circuit
keys
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP4295328A
Other languages
English (en)
Inventor
Shunji Matsuura
俊司 松浦
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Toshiba TEC Corp
Original Assignee
Tokyo Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Tokyo Electric Co Ltd filed Critical Tokyo Electric Co Ltd
Priority to JP4295328A priority Critical patent/JPH06149443A/ja
Publication of JPH06149443A publication Critical patent/JPH06149443A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Input From Keyboards Or The Like (AREA)

Abstract

(57)【要約】 【目的】 複数のキーが同時に入力された場合にその入
力キーを確実に検出する。 【構成】 複数のスキャン信号出力線とリターン信号入
力線とを各キーを接点として格子状に配線してなる第1
のキーマトリクス回路10と、この第1のキーマトリク
ス回路の配線とは異なるパターンで複数のスキャン信号
出力線とリターン信号入力線とを各キーを接点として格
子状に配線してなる第2のキーマトリクス回路20とを
設け、第1のキーマトリクス回路からの入力キー検出出
力と第2のキーマトリクス回路からの入力キー検出出力
との論理積によって入力キーを判定する。

Description

【発明の詳細な説明】
【0001】
【産業上の利用分野】本発明は、パーソナルコンピュー
タ,ワードプロセッサ,POS(販売時点情報管理)タ
ーミナル等の各種電子機器に用いられるキーボードに関
する。
【0002】
【従来の技術】従来のこの種のキーボードは、複数のス
キャン信号出力線とリターン信号入力線とを各キーを接
点(無接点方式でも有接点方式でもよい)として格子状
に配線してなるキーマトリクス回路を設けて入力キーの
判別を行っていた。
【0003】図7に16個のキーを4×4に配列したキ
ーボードの場合を示す。すなわち、キーマトリクス回路
10は、スキャン信号出力回路11の各端子a1,a
2,a3,a4にそれぞれ図示極性のダイオード12を
介して接続される4本のスキャン信号出力線と、一端が
それぞれリターン信号入力回路13の各端子c1,c
2,c3,c4に接続され、他端が抵抗14をそれぞれ
介して+5V電源に共通に接続される4本のリターン信
号入力線とを、各キーA〜Pを接点として格子状に配線
して構成されている。
【0004】そしてこのキーマトリクス回路10上で
は、当該キーボードの制御部中枢をなすキーボードコン
トローラ15の制御により、スキャン信号出力回路11
から端子a1,a2,a3,a4の順にスキャン信号が
繰り返し出力されている。
【0005】この状態で、例えばキーAが入力されたと
すると、端子a1からスキャン信号が出力されたときリ
ターン信号入力回路13の端子c1にハイレベル(約+
5V)のリターン信号が入力され、他の端子c2,c
3,c4はローレベルのままである。スキャン信号出力
回路11の他の端子a2,a3,a4からスキャン信号
が出力されたときにはリターン信号入力回路13の各端
子c1,c2,c3,c4はいずれもローレベルのまま
である。
【0006】これにより、キーボードコントローラ15
では、スキャン信号出力回路11の端子a1に接続され
るスキャン信号出力線と、リターン信号入力回路13の
端子c1に接続されるリターン信号入力線との接点に対
応するキーAが入力されたと判別され、バスライン16
を通じてCPU(中央処理装置)等に該当するキーデー
タが送信されるようになっている。
【0007】
【発明が解決しようとする課題】しかしながら、従来の
この種のキーボードにおいては、複数のキーが同時に入
力操作されたときその入力キーを確実に検出できない場
合があった。
【0008】例えば3個のキーK,l,Oが同時に入力
された場合、スキャン信号出力回路11の端子a3から
スキャン信号が出力されたときには、図8(a)に示す
ようにリターン信号入力回路13の端子c3及びc4に
ハイレベルのリターン信号が入力される。また、スキャ
ン信号出力回路11の端子a4からスキャン信号が出力
されたときにも、図8(b)に示すようにリターン信号
入力回路13の端子c3及びc4にハイレベルのリター
ン信号が入力される。
【0009】これにより、スキャン信号出力回路11の
端子a3及びa4にそれぞれ接続されるスキャン信号出
力線と、リターン信号入力回路13の端子c3,c4に
それぞれ接続されるリターン信号入力線との接点に対応
する各キーK,L,O,Pが入力されたと判別され、結
果的にキーPがキーK,L,Oと同時に入力されたもの
と誤検出される。
【0010】そこで本発明は、複数のキーが同時に入力
された場合にその入力キーを確実に検出できるキーボー
ドを提供しようとするものである。
【0011】
【課題を解決するための手段】本発明のキーボードは、
複数のスキャン信号出力線とリターン信号入力線とを各
キーを接点として格子状に配線してなる第1のキーマト
リクス回路と、この第1のキーマトリクス回路の配線と
は異なるパターンで複数のスキャン信号出力線とリター
ン信号入力線とを各キーを接点として格子状に配線して
なる第2のキーマトリクス回路と、第1のキーマトリク
ス回路からの入力キー検出出力と第2のキーマトリクス
回路からの入力キー検出出力との論理積によって入力キ
ーを判定する入力キー判定回路とを備えたものである。
【0012】
【作用】このような構成の本発明であれば、複数のキー
が同時に入力されたとき、たとえ第1のキーマトリクス
回路によって誤検出のキーが存在しても、そのキーは第
2のキーマトリクス回路では入力キーとして検出され
ず、入力キー判定回路により非入力キーと判定される。
この結果、同時に入力されたキーのみが入力キーとして
確実に検出されるようになる。
【0013】
【実施例】以下、本発明の一実施例を図面を参照しなが
ら説明する。なお、この実施例でも従来例と同様に16
個のキーを4×4に配列したキーボードに本発明を適用
した場合について説明し、図7と同一部分には同一符号
を付すものとする。
【0014】図1は本実施例の要部構成を示しており、
図示するように本実施例のキーボードは、図7に示す従
来のキーマトリクス回路と同一構成の第1のキーマトリ
クス回路10と、この第1のキーマトリクス回路10と
は配線の角度を異にする第2のキーマトリクス回路20
と、第1のキーマトリクス回路10からの入力キー検出
出力と第2のキーマトリクス回路20からの入力キー検
出出力とを入力して入力キーを判定する入力キー判定回
路30とを備えている。
【0015】すなわち、第1のキーマトリクス回路10
は、第1のスキャン信号出力回路11の各端子a1,a
2,a3,a4にそれぞれ図示極性のダイオード12を
介して接続される4本のスキャン信号出力線と、一端が
それぞれ第1のリターン信号入力回路13の各端子c
1,c2,c3,c4に接続され、他端が抵抗14をそ
れぞれ介して+5V電源に共通に接続される4本のリタ
ーン信号入力線とを、各キーA〜Pを接点として格子状
に配線して構成される。
【0016】第2のキーマトリクス回路20は、第2の
スキャン信号出力回路21の各端子b1,b2,b3,
b4,b5,b6,b7にそれぞれ図示極性のダイオー
ド22を介して接続される7本のスキャン信号出力線
と、一端がそれぞれ第2のリターン信号入力回路23の
各端子d1,d2,d3,d4,d5,d6,d7に接
続され、他端が抵抗24をそれぞれ介して+5V電源に
共通に接続される7本のリターン信号入力線とを、各キ
ーA〜Pを接点として格子状に配線して構成される。
【0017】そして第1のキーマトリクス回路10上で
は、前記キーボードコントローラ15の制御により、ス
キャン信号出力回路11から端子a1,a2,a3,a
4の順にスキャン信号が繰り返し出力されており、第2
のキーマトリクス回路20上では、同じくキーボードコ
ントローラ15の制御により、スキャン信号出力回路2
1から端子b1,b2,b3,b4,b5,b6,b7
の順にスキャン信号が繰り返し出力されている。
【0018】入力キー判定回路30は、第1のキーマト
リクス回路10からの入力キー検出出力と第2のキーマ
トリクス回路20からの入力キー検出出力との論理積に
よって入力キーを判定する。
【0019】そして、キーボードコントローラ15は上
記入力キー判定回路30の判定結果に該当するキーデー
タをバスライン16を通じてCPU等に送信するように
なっている。
【0020】このような構成の本実施例において、今、
3個のキーK,L,Oが同時に入力操作されたものとす
る。そうすると、第1のキーマトリクス回路10では図
8に示す原理によって4個のキーK,L,O,Pが同時
に入力されたものと誤検出される。
【0021】一方、第2のキーマトリクス回路20で
は、先ず第2のスキャン信号出力回路21の端子b3か
らスキャン信号が出力されたときには、図2(a)に示
すように第2のリターン信号入力回路23の端子d6に
ハイレベルのリターン信号が入力される。
【0022】また、第2のスキャン信号出力回路21の
端子b4からスキャン信号が出力されたときには、図2
(b)に示すように第2のリターン信号入力回路23の
端子d5にハイレベルのリターン信号が入力される。
【0023】さらに、第2のスキャン信号出力回路21
の端子b5からスキャン信号が出力されたときには、図
3に示すように第2のリターン信号入力回路23の端子
d6にハイレベルのリターン信号が入力される。
【0024】この結果、第2のキーマトリクス回路20
では、第2のスキャン信号出力回路21の端子b3,b
4,b5にそれぞれ接続されるスキャン信号出力線と、
第2のリターン信号入力回路23の端子d5,d6にそ
れぞれ接続されるリターン信号入力線との接点に対応す
る各キーK,L,Oが入力されたと判別される。
【0025】これにより、入力キー判定回路30では、
図4(a)に示す第1のキーマトリクス回路10の入力
キー検出出力と、同図(b)に示す第2のキーマトリク
ス回路10の入力キー検出出力との論理積が求められ、
同図(c)に示すように3個のキーK,L,Oが入力さ
れたものと正しく検出される。
【0026】また、例えば3個のキーG,J,Lが同時
に入力操作された場合には、第1のキーマトリクス回路
10では図4(d)に示すようにその3個のキーG,
J,Lが入力されたものと検出されるが、第2のキーマ
トリクス回路20では同図(e)に示すように4個のキ
ーG,J,L,Oが入力されたものと誤検出される。
【0027】しかるに、入力キー判定回路30では第1
のキーマトリクス回路10からの入力キー検出出力と第
2のキーマトリクス回路20からの入力キー検出出力と
の論理積によって入力キーが判定されるので、同図
(f)に示すように3個のキーG,J,Lが入力された
ものと正しく検出される。
【0028】このように本実施例によれば、複数のキー
が同時に入力された場合に非入力キーを誤検出すること
なく入力キーを確実に検出できるようになる。この結
果、従来は限られた組合わせでしか複数キーの同時押し
が不可能だったが、本実施例を用いることによって自由
な組合わせでの複数キーの同時押しが可能となり、実用
性を向上できる。
【0029】なお、第1のキーマトリクス回路10と第
2のキーマトリクス回路20と配線パターンは前記実施
例に限定されるものではない。
【0030】例えば、9個のキーA〜Iを3×3に配列
したキーボードの場合、第1のキーマトリクス回路10
を図5(a)に示す配線パターンとし、第2のキーマト
リクス回路20を図5(b)に示す配線パターンとす
る。なお、図1と同一機能の部分に同一符号を付して詳
しい説明は省略する。
【0031】このようなキーボードにおいて、図6
(a)に示すように3個のキーE,F,Hを同時に入力
すると、第1のキーマトリクス回路10においては図6
(b)に示すように4個のキーE,F,H,Iが入力さ
れたものと誤検出され、第2のキーマトリクス回路20
においては図6(c)に示すように4個のキーE,F,
G,Hが入力されたものと誤検出される。
【0032】ただし、入力キー判定回路30において
は、第1のキーマトリクス回路10からの入力キー検出
出力と第2のキーマトリクス回路20からの入力キー検
出出力との論理積によって入力キーを判定するので、図
6(d)に示すように3個のキーE,F,Hが入力され
たものと正しく判定される。
【0033】この場合、第1のキーマトリクス回路10
のスキャン出力回路11と第2のキーマトリクス回路2
0のスキャン出力回路21とを共通にできる利点があ
る。
【0034】
【発明の効果】以上詳述したように本発明によれば、複
数のキーが同時に入力された場合にその入力キーを確実
に検出でき、従って複数キーの自由な組合わせによる同
時押しが可能となり、実用性の向上を図り得るキーボー
ドを提供できる。
【図面の簡単な説明】
【図1】 本発明の一実施例の要部構成を示すブロック
図。
【図2】 同実施例における第2のキーマトリクス回路
の入力キー検出原理の説明に用いる図。
【図3】 同実施例における第2のキーマトリクス回路
の入力キー検出原理の説明に用いる図。
【図4】 同実施例における入力キー判定回路の作用を
示す図。
【図5】 本発明に係るキーマトリクス回路の変形例を
示す図。
【図6】 図5に示す変形例における入力キー判定回路
の作用を示す図。
【図7】 従来例の要部構成を示すブロック図。
【図8】 従来例におけるキーマトリクス回路の入力キ
ー検出原理の説明に用いる図。
【符号の説明】
10…第1のキーマトリクス回路、 20…第2のキーマトリクス回路、 30…入力キー判定回路。

Claims (1)

    【特許請求の範囲】
  1. 【請求項1】 複数のスキャン信号出力線とリターン信
    号入力線とを各キーを接点として格子状に配線してなる
    第1のキーマトリクス回路と、この第1のキーマトリク
    ス回路の配線とは異なるパターンで複数のスキャン信号
    出力線とリターン信号入力線とを前記各キーを接点とし
    て格子状に配線してなる第2のキーマトリクス回路と、
    前記第1のキーマトリクス回路からの入力キー検出出力
    と前記第2のキーマトリクス回路からの入力キー検出出
    力との論理積によって入力キーを判定する入力キー判定
    回路とを具備したことを特徴とするキーボード。
JP4295328A 1992-11-04 1992-11-04 キーボード Pending JPH06149443A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP4295328A JPH06149443A (ja) 1992-11-04 1992-11-04 キーボード

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP4295328A JPH06149443A (ja) 1992-11-04 1992-11-04 キーボード

Publications (1)

Publication Number Publication Date
JPH06149443A true JPH06149443A (ja) 1994-05-27

Family

ID=17819195

Family Applications (1)

Application Number Title Priority Date Filing Date
JP4295328A Pending JPH06149443A (ja) 1992-11-04 1992-11-04 キーボード

Country Status (1)

Country Link
JP (1) JPH06149443A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100506280B1 (ko) * 1997-12-29 2005-10-12 삼성전자주식회사 전화기에서키입력인식회로및방법

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100506280B1 (ko) * 1997-12-29 2005-10-12 삼성전자주식회사 전화기에서키입력인식회로및방법

Similar Documents

Publication Publication Date Title
US4888600A (en) Keyboard arrangement with ghost key condition detection
EP0067516A1 (en) Shift control system for keyboards
US5241646A (en) Systems for changing hardware parameters using sub-CPU for sensing specialized key inputs and main CPU for changes
US20030011572A1 (en) Key input device having braille input function
JPH06149443A (ja) キーボード
US5059974A (en) Method for determining phantom switch condition
JPS60198623A (ja) デ−タ入力装置
JPH0642276Y2 (ja) キー入力装置
JPH0477332B2 (ja)
JPH024030A (ja) キーボード装置
JP3050356B2 (ja) タブレットとその駆動方法
JPH074665Y2 (ja) キーマトリクス読込回路
JP2594680B2 (ja) キーマトリクス
JPH09160706A (ja) キーボード装置
JPS6155725A (ja) キ−ボ−ド装置
WO1990008372A1 (en) Universal image programmable keyboard
JPH051486B2 (ja)
JPS6125233A (ja) キ−ボ−ド
KR950012358B1 (ko) 타 컴퓨터의 제어장치
JPH0720760Y2 (ja) キーボード装置
JPH03171320A (ja) キー入力装置
JPH0774981B2 (ja) 情報入力装置
JPS61223925A (ja) コンピユ−タの入力方式
JPH0287831A (ja) キーボード装置
JPH04293113A (ja) キースキャン方法およびキーボード装置