KR950012358B1 - 타 컴퓨터의 제어장치 - Google Patents
타 컴퓨터의 제어장치 Download PDFInfo
- Publication number
- KR950012358B1 KR950012358B1 KR1019910002535A KR910002535A KR950012358B1 KR 950012358 B1 KR950012358 B1 KR 950012358B1 KR 1019910002535 A KR1019910002535 A KR 1019910002535A KR 910002535 A KR910002535 A KR 910002535A KR 950012358 B1 KR950012358 B1 KR 950012358B1
- Authority
- KR
- South Korea
- Prior art keywords
- terminal
- computer
- ram
- data
- control
- Prior art date
Links
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F9/00—Arrangements for program control, e.g. control units
- G06F9/06—Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
- G06F9/46—Multiprogramming arrangements
- G06F9/54—Interprogram communication
- G06F9/547—Remote procedure calls [RPC]; Web services
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F15/00—Digital computers in general; Data processing equipment in general
- G06F15/16—Combinations of two or more digital computers each having at least an arithmetic unit, a program unit and a register, e.g. for a simultaneous processing of several programs
- G06F15/163—Interprocessor communication
- G06F15/17—Interprocessor communication using an input/output type connection, e.g. channel, I/O port
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L67/00—Network arrangements or protocols for supporting network services or applications
- H04L67/01—Protocols
- H04L67/02—Protocols based on web technology, e.g. hypertext transfer protocol [HTTP]
- H04L67/025—Protocols based on web technology, e.g. hypertext transfer protocol [HTTP] for remote control or remote monitoring of applications
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Software Systems (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Document Processing Apparatus (AREA)
- Input From Keyboards Or The Like (AREA)
Abstract
내용 없음.
Description
제1도는 본 발명의 전체적 구성을 보인 블록 다이아 그램.
* 도면의 주요부분에 대한 부호의 설명
C : 컬럼 C1: 메인 컴퓨터
C2: 타 컴퓨터 DF1,DF2: 제어단자
IOP : I/O포트 KB : 키보드
MUX : 멀티 플렉서 R : 로우
RAM : 램
본 발명은 현재 사용중인 컴퓨터로 다른 컴퓨터를 제어할 수 있는 타 컴퓨터 제어장치에 관한 것이다.
일반적으로 어느 컴퓨터가 타 컴퓨터를 제어하고져 할 경우에는 제어 대상 컴퓨터의 오퍼레이팅 시스템(operating system)구조나 메모리 맵(memory map), 통신방식 등을 파악하여야 하는데 이러한 자료는 구득이 어려울뿐더러 입수하였다고 하더라도 이에 따르는 프로그램 작업은 매우 어렵고 최종단계에 있어서의 코딩 작업은 매우 방대한 것이어서 수많은 시행 착오를 겪게 되는 문제점이 있는 것이다.
본 발명은 이와같은 문제점을 해결하기 위하여, 어느 컴퓨터가 타 컴퓨터의 해당 키를 조작한 경우와 동일한 상태의 신호를 타 컴퓨터에 인가되도록 함으로써, 타 컴퓨터의 키보드를 직접 조작한 상태로 되도록하여 타 컴퓨터를 제어할 수 있도록 한 것으로 이를 첨부된 도면에 따라 상세히 설명하면 다음과 같다.
데이타 입력 포트(DI)의 출력과 엔코더(EN)의 입력을 컬럼(C) 및 로우(R)로 하여 메트릭스 상으로 배열하고 이들에 복수개의 키(KN)를 연결하여 키보드(KB)를 구성하며, 이들의 데이타 버스(DB)를 타 컴퓨터(C2)의 I/O포트나 CPU(도면에는 불포시함)에 접속하여서 된 타 컴퓨터(C2) 및 I/O포트(IOP)등으로 구성된 메인 컴퓨터(C1)로 된 종래의 시스템에 있어서, 타 컴퓨터(C2)의 키보드(KB)의 로우 및 컬럼과 메인컴퓨터(C1)의 I/O포트(IOP)사이에 데이타 버퍼(DF1),(DF2) 및 멀티 플렉서(MUX) 그리고 램(RAM)을 접속하여서 된 것이다.
이와 같이 된 본 발명은 먼저 일반적인 컴퓨터의 키보드 컬럼 수가 대개 8비트 점을 감안하여 예를 들면 8비트 워드인램(RAM)을 사용할 수 있는 것이며, 이에 타 컴퓨터(C2)의 각 키(KN)에 해당하는 스캔 데이타를 입력시켜야 하는 것이다.
이를 위하여 메인 컴퓨터(C1)의 I/O포트(IOP)에서는 사용자의 키인 조작에 따라 먼저, 램(RAM)의 R/W단자에 로우레벨신호가 인가되고 멀티플렉서(MUX)의 콘트롤 라인에 제어신호를 입력시켜 I/O포트(IOP)에서 출력되는 램(RAM)의 어드레스가 멀티 플렉서(MUX)를 거쳐 램(RAM)에 인가되고 이어서 I/O포트(IOP)는 데이타 버퍼(DF2)를 제어하고 데이타 버스로 출력된 데이타가 데이타 버퍼(DF2)를 거쳐 상기 지정된 어드레스에 입력되는 것이며 이어서 메인 컴퓨터(C1)는 I/O포트(IOP)를 제어하여 전술한 바의 동작을 되풀이 함으로서 램(RAM)의 다음 어드레스에 스캔 데이타를 연속적으로 입력시킴으로써, 램(RAM)의 각 어드레스에는 각 키에 대응되는 스캔데이타가 입력된 상태로 되는 것이다.
이러한 일련의 데이타 입력작업이 끝난후에는 타 컴퓨터(C2)를 정상 가동시킨 상태에서 메인 컴퓨터(C1)의 I/O포트(IOP)에는 램(RAM)의 R/W단자에 하이레벨 신호를 인가하고 멀티 플렉서(MUX)와 데이터 버퍼(DF1)(DF2)를 제어하여 타 컴퓨터(C2)가 램(RAM)을 읽을 수 있는 경로를 구성한다.
즉, 타 컴퓨터(C2)의 CPU나 I/O포트에는 어떤 키를 눌였을 때 입력되는 상태와 동일한 스캔 데이타가 입력되어 메인 컴퓨터(C1)에서 타 컴퓨터(C2)의 키보드를 조작하는 결과를 얻을 수 있는 것이다.
그러므로 본 발명에서는 메인 컴퓨터(C1)에서 타 컴퓨터(C2)를 임의의 조작하여 타 컴퓨터(C2)의 각종 소프트 웨어를 활용할 수 있게 되는 것이어서 예를 들면 16비트 IBM컴퓨터에서는 8비트 MSX컴퓨터를 조작하여 MSX용으로 제작된 각종 응용 소프트 웨어를 쉽게 활성할 수 있게 되는 것이며, 원키드화할 수 있는 비교적 간격한 구조의 본 고안을 사용함으로써 오페레이팅 시스템이나 버스 구조 등이 판이한 각 컴퓨터간의 제어가 가능하게 되어 컴퓨터의 활용도 증진에 기여할 수 있게 되는 것이며, 별도로 구성된 키탑의 증설없이도 타컴퓨터의 제어가 가능한 것이다.
아울러 이러한 본 발명은 메인 컴퓨터(C1)에서 램(RAM)의 각 키에 상응하는 스캔 데이타를 써넣는 도중 타 컴퓨터(C2)에서 읽어가서는 안되고, 타 컴퓨터(C2)에서 램(RAM)의 스캔 데이타를 읽고 있는 동안에는 메인 컴퓨터(C1)에서 스캔 데이타를 써넣어서는 않되므로 메인 컴퓨터(C1)나 타 컴퓨터(C2)에서 스캔데이타를 쓰거나 읽어갈때에는 플립플롭과 로직 회로로 된 read/write 감지기의 상태를 감지하여 동작이 실시되도록 하고, 아울러 상태(status)가지기를 설치하여 컴퓨터의 제어동작시에 참조하도록 하여 더욱 원활한 작동이 가능하도록 할 수 있음은 물론이다.
이와 같이 하여 본 발명은 오퍼레이팅 시스템이나 버스 구조등이 상이한 각 컴퓨터의 다양한 응용 프로그램을 공유하여 활용할 수 있게 되는 유용한 것일 뿐만 아니라, 각 컴퓨터간의 제어가 가능하게 되어 각 컴퓨터를 다양하게 활용할 수 있게 되는 것이면서도 그 구조가 간결하고 설치가 용이하며 그 제작비도 저렴하므로 널리 보급 가능한 유용한 고안이다.
Claims (1)
- 공지된 메인 컴퓨터(C1)의 I/O포트(IOP)제어 단자에 램(RAM)의 R/W단자 및 멀티플렉서(MUX)의 제어단자, 데이타 버퍼(DF1),(DF2)의 제어 단자를 접속하고, 상기 I/O포트(IOP)의 어드레스 단자 및 데이타 단자를 멀티플렉서(MUX)의 입력단자 및 데이타 버퍼(DF2)의 일측단자에 연결하며, 데이타 버퍼(DF1),(DF2)의 타측 단자를 램(RAM)의 데이타 단자에 접속하고 멀티 플렉서(MUX)의 출력단자를 램(RAM)의 어드레스 단자에 연결하며 데이타 버퍼(DF1)의 일측단자를 공지된 타 컴퓨터(C2)의 키보드(KB)로우(R)에 접속하고 멀티 플렉서(MUX)의 일측단자를 키보드(KB) 컬럼(C)에 연결하여서 된 타 컴퓨터의 제어장치.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019910002535A KR950012358B1 (ko) | 1991-02-13 | 1991-02-13 | 타 컴퓨터의 제어장치 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019910002535A KR950012358B1 (ko) | 1991-02-13 | 1991-02-13 | 타 컴퓨터의 제어장치 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR920016962A KR920016962A (ko) | 1992-09-25 |
KR950012358B1 true KR950012358B1 (ko) | 1995-10-17 |
Family
ID=19311168
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019910002535A KR950012358B1 (ko) | 1991-02-13 | 1991-02-13 | 타 컴퓨터의 제어장치 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR950012358B1 (ko) |
-
1991
- 1991-02-13 KR KR1019910002535A patent/KR950012358B1/ko not_active IP Right Cessation
Also Published As
Publication number | Publication date |
---|---|
KR920016962A (ko) | 1992-09-25 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4443864A (en) | Memory system for microprocessor with multiplexed address/data bus | |
EP0372955A2 (en) | Position indicating device for a digital computer | |
US4591833A (en) | Keyboard unit control system using block scanning techniques | |
KR920010975B1 (ko) | 입출력 제어 시스템 및 그 방법 | |
US4188662A (en) | Address converter in a data processing apparatus | |
JPH05151070A (ja) | パーソナルコンピユータ | |
JPH0676579A (ja) | 半導体記憶装置 | |
KR950012358B1 (ko) | 타 컴퓨터의 제어장치 | |
US5065356A (en) | Shared use of keyboard and memory lines | |
US4706214A (en) | Interface circuit for programmed controller | |
US5155826A (en) | Memory paging method and apparatus | |
US5692161A (en) | Method and apparatus for operating a microcomputer in an emulation mode to access an external peripheral | |
JPH0221011B2 (ko) | ||
JPS61264423A (ja) | キ−ボ−ド装置 | |
KR100532092B1 (ko) | 커서를 이용한 컴퓨터 화면상에서의 영문 대소문자 구분방법 및 그 장치 | |
KR100205110B1 (ko) | 키보드 제어 시스템 | |
KR100319516B1 (ko) | 키입력스캐닝장치 | |
JPS57176459A (en) | Simulator for key switch | |
US4841298A (en) | Bit pattern conversion system | |
KR860002149Y1 (ko) | 키보드 엔 코더 | |
JPS626498A (ja) | メモリ評価装置 | |
KR100455619B1 (ko) | Mcu의 입출력 채널 확장장치 | |
JPH04293113A (ja) | キースキャン方法およびキーボード装置 | |
JPH0344304B2 (ko) | ||
JPH054688B2 (ko) |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
G160 | Decision to publish patent application | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 19990930 Year of fee payment: 5 |
|
LAPS | Lapse due to unpaid annual fee |