JPH0583176A - ダイバーシチ受信機 - Google Patents

ダイバーシチ受信機

Info

Publication number
JPH0583176A
JPH0583176A JP3271989A JP27198991A JPH0583176A JP H0583176 A JPH0583176 A JP H0583176A JP 3271989 A JP3271989 A JP 3271989A JP 27198991 A JP27198991 A JP 27198991A JP H0583176 A JPH0583176 A JP H0583176A
Authority
JP
Japan
Prior art keywords
output
data
symbol
clock
changeover switch
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP3271989A
Other languages
English (en)
Inventor
Kazuaki Tsukagoshi
和明 塚越
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hitachi Denshi KK
Original Assignee
Hitachi Denshi KK
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hitachi Denshi KK filed Critical Hitachi Denshi KK
Priority to JP3271989A priority Critical patent/JPH0583176A/ja
Publication of JPH0583176A publication Critical patent/JPH0583176A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Radio Transmission System (AREA)

Abstract

(57)【要約】 【目的】 ダイバーシチ受信方式の受信機において,切
り替え時の誤りデータ発生を減少する。 【構成】 複数の受信系を切り替えて受信を行なう,検
波後選択ダイバーシチ受信機に関し,受信データ再生に
必要なクロックを選択された受信系の検波出力にて再生
し,再生出力データの選択を,再生した復調同期クロッ
クにてタイミング制御して行ない,1シンボルに対応す
る複数のビット単位で選択切り替えを行う。

Description

【発明の詳細な説明】
【0001】
【産業上の利用分野】本発明は,ディジタル移動通信機
等において,周波数選択性フェージングによる伝送品質
の劣化を軽減する,検波後選択のダイバーシチ受信機に
関するものである。
【0002】
【従来の技術】従来の検波後選択ダイバーシチ受信機に
は,受信状態の検出手段として受信レベル情報を用い,
これに基づいて2系列の受信系を選択する図3のブロッ
ク図に示すような構成の受信機がある。以下,上記従来
例の動作を,図3のブロック図,図4のタイミングチャ
ートを用いて説明する。アンテナ(1)1−1で受信さ
れた信号は,受信部(1)2−1で周波数変換,増幅さ
れ,検波器(1)4−1で検波され,検波出力(1)5
−1として切り替えスイッチ13に入力されるととも
に,データ再生回路(1)6−1にて復号処理されデー
タ並直列変換回路(1)7−1より再生データ出力
(1)8−1として切り替えスイッチ22に入力され
る。アンテナ(2)1−2で受信された信号も同様にし
て,検波器(2)4−2の検波出力(2)5−2が切り
替えスイッチ13に,再生データ出力(2)8−2が切
り替えスイッチ22に入力される。
【0003】比較判定器11は,受信部(1)2−1と
受信部(2)2−2からの瞬時に変化している受信レベ
ル情報9−1,9−2を比較し,その判定出力12をD
フリップフロップ20に入力するとともに,切り替えス
イッチ13を動作させる。クロック再生回路15は,切
り替えスイッチ13により選択された選択検波出力14
によりクロック再生を行なう。再生データ出力の選択は
切り替えスイッチ22で行なわれ,比較判定出力12が
一度Dフリップフロップ20でデータ同期クロック16
により保持されるため,データクロックに同期して切り
替えられる。図4に検波出力の切り替え,および再生デ
ータの切り替えのタイミング動作を示す。受信部(1)
2−1および受信部(2)2−2からの受信レベル情報
9−1,9−2を比較した比較判定出力12が“L”の
とき検波出力(1)5−1を,“H”のとき検波出力
(2)5−2を選択する。切り替えスイッチ13より出
力される選択検波出力14は,時間軸上での変動が小さ
くなり,クロック再生回路15は,安定したデータ同期
クロック16を出力することができる。
【0004】一方,比較判定出力12は,データ同期ク
ロック16によりDフリップ・フロップ20にラッチさ
れ,Dフリップ・フロップ出力21となる。このDフリ
ップ・フロップ出力21が,“L”のとき再生データ出
力(1)8−1を,“H”のとき再生データ出力(2)
8−2を選択する切り替えを,切り替えスイッチ22で
行ない受信データ出力23を得る。 このようにして,
受信レベルの高い,誤りの少ない受信系の再生データ出
力を,データ同期クロック16に同期して切り替えるこ
とにより,誤りの軽減されたデータ信号が得られる。
【0005】
【発明が解決しようとする課題】ところが,従来の再生
データ出力の切り替え方式では,図4に示すような2値
変調の場合,1シンボルに対応する2ビットデータ対に
対し,切り替えが2ビットデータ対を分離して行なわれ
る場合が発生し,切り替え時に誤りの発生する確率が増
加する。本発明は,上記の欠点を解決するため,再生デ
ータ出力を1シンボルに対応する複数の受信データビッ
ト単位にて選択切り替えし,切り替え時の誤りを減少さ
せることを目的とするものである。
【0006】
【課題を解決するための手段】本発明は,上記の目的を
達成するため,切り替え制御回路を設け,クロック再生
からの復調同期クロックを制御して,シンボル同期クロ
ックを出力し,このクロックで再生データ選択切り替え
のタイミング制御を行なうようにしたものである。
【0007】
【作用】その結果,1シンボルに対応する複数の受信デ
ータビット単位でデータ切り替えを行なうことができ,
選択切り替え時の誤りをかなり減少させることが可能と
なる。
【0008】
【実施例】以下,本発明の実施例を,図1,図2を用い
て説明する。図1は,2系列の受信系を有する本発明の
実施例を示すダイバーシチ受信機のブロック図である。
従来例と同様に,アンテナ(1)1−1で受信された信
号は,受信部(1)2−1で周波数変換,増幅され,検
波器(1)4−1で検波され,検波出力(1)5−1と
して切り替えスイッチ13に入力されるとともに,デー
タ再生回路(1)6−1にて復号処理されデータ並直列
変換回路(1)7−1より再生データ出力(1)8−1
として切り替えスイッチ22に入力される。アンテナ
(2)1−2で受信された信号も同様にして,検波器
(2)4−2の検波出力(2)5−2が切り替えスイッ
チ13に,再生データ出力(2)8−2が切り替えスイ
ッチ22に入力される。
【0009】比較判定器11は,受信部(1)2−1と
受信部(2)2−2からの受信レベル情報9−1,9−
2を比較し,その判定出力12をDフリップ・フロップ
20に入力するとともに,切り替えスイッチ13を動作
させ,選択された選択検波出力14をクロック再生に入
力する。再生データ出力の選択は切り替えスイッチ22
で行なわれ,比較判定出力12が一度Dフリップ・フロ
ップ20で,切り替え制御回路18から出力されるシン
ボル同期クロック19により保持されるため,1シンボ
ルに対応する複数のデータビット単位で切り替えられ
る。図2に検波出力の切り替え,および再生データの切
り替えのタイミング動作を示す。
【0010】受信部(1)2−1および受信部(2)2
−2からの受信レベル情報9−1,9−2を比較した比
較判定出力12が“L”のとき検波出力(1)5−1
を,“H”のとき検波出力(2)5−2を選択する。切
り替えスイッチ13より出力される選択検波出力14に
より,クロック再生回路15は,安定したデータ同期ク
ロック16とともに,変調速度と同様の復調同期クロッ
ク17を出力する。切り替え制御回路18は,この復調
同期クロック17を制御して,1シンボルのデータビッ
トに同期したシンボル同期クロック19を出力する。一
方,比較判定出力12は,上述したシンボル同期クロッ
ク19によりDフリップ・フロップ20にラッチされ,
Dフリップ・フロップ出力21となる。このDフリップ
・フロップ出力が“L”のとき再生データ出力(1)8
−1を,“H”のとき再生データ出力(2)8−2を選
択する切り替えを,切り替えスイッチ22で行ない受信
データ出力23を得る。
【0011】図2の2値変調における,受信データ出力
23で分かるように,再生データ出力の切り替えは,必
ず1シンボル2データビット対で行なうことができ,切
り替え時の誤り発生を従来方式に比べかなり低く押さえ
ることが可能となり,より良好なダイバーシチ効果が得
られる。ここでは,2系列の受信系を有する場合につい
て説明したが,受信系が3系列以上となった場合も同様
の構成にて実現が可能である。また,受信状態の検出手
段としては,検波出力(アイパターン)の時間軸上での
変化,あるいはアイオープニングを検出する方法もあ
る。
【0012】
【発明の効果】以上,本発明によれば,多値変調信号を
受信する場合において,再生データ出力の切り替えを,
1シンボルに対応する複数データビット単位で行なえ,
切り替え時の誤り発生をかなり低くすることが可能であ
り,良好なダイバーシチ効果を得られるダイバーシチ受
信機が構成できる。また,本発明は,移動通信ととも
に,無線通信方式一般への適用も可能である。
【図面の簡単な説明】
図1 本発明の一実施例を示す受信機のブロック図。 図2 図1におけるタイミングチャート図。 図3 従来例のダイバーシチ受信機のブロック図。 図4 図3におけるタイミングチャート図である。
【符号の説明】
1−1 アンテナ(1) 1−2 アンテナ(2) 2−1 受信部(1) 2−2 受信部(2) 3−1 受信出力(1) 3−2 受信出力(2) 4−1 検波器(1) 4−2 検波器(2) 5−1 検波出力(1) 5−2 検波出力(2) 6−1 データ再生回路(1) 6−2 データ再生回路(2) 7−1 データ並直列変換回路(1) 7−2 データ並直列変換回路(2) 8−1 再生データ出力(1) 8−2 再生データ出力(2) 9−1 受信レベル情報(1) 9−2 受信レベル情報(2) 10−1 受信系(1) 10−2 受信系(2) 11 比較判定器 12 比較判定出力 13 検波出力切り替えスイッチ 14 選択検波出力 15 クロック再生回路 16 データ同期クロック 17 復調同期クロック 18 切り替え制御回路 19 シンボル同期クロック 20 Dフリップ・フロップ 21 Dフリップ・フロップ出力 22 再生データ出力切り替えスイッチ 23 受信データ出力

Claims (1)

    【特許請求の範囲】
  1. 【請求項1】 多値変調信号を受信するディジタル通信
    装置の受信機において,受信状態を検出する機能を持っ
    た受信部と,検波器,データ再生回路およびデータ並直
    列変換回路より構成される複数個の受信系,受信状態の
    検出結果を比較する比較判定器,クロック再生を行なう
    クロック再生回路,受信系の出力データを選択する切り
    替え制御回路と切り替えスイッチからなり,比較判定器
    の判定にて選択された受信系の検波出力を用いてクロッ
    ク再生を行ない,再生したクロックにてデータ再生と並
    直列変換を行ない再生データを出力し,切り替え制御回
    路と切り替えスイッチにて,1シングルに対応する複数
    の受信データビット単位で選択切り替えを行ない,受信
    データを出力することを特徴とするダイバーシチ受信
    機。
JP3271989A 1991-09-24 1991-09-24 ダイバーシチ受信機 Pending JPH0583176A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP3271989A JPH0583176A (ja) 1991-09-24 1991-09-24 ダイバーシチ受信機

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP3271989A JPH0583176A (ja) 1991-09-24 1991-09-24 ダイバーシチ受信機

Publications (1)

Publication Number Publication Date
JPH0583176A true JPH0583176A (ja) 1993-04-02

Family

ID=17507603

Family Applications (1)

Application Number Title Priority Date Filing Date
JP3271989A Pending JPH0583176A (ja) 1991-09-24 1991-09-24 ダイバーシチ受信機

Country Status (1)

Country Link
JP (1) JPH0583176A (ja)

Similar Documents

Publication Publication Date Title
US5774810A (en) Mobile radio communication device
KR0172967B1 (ko) 직렬 데이타 시스템에서 신호 패킷을 회복하는 장치 및 방법
JPH06508496A (ja) クロック信号を同期させる装置および方法
JPH09233140A (ja) データ受信装置
JPS63142938A (ja) 通信システムに用いられる受信装置
WO2001045315A1 (en) Symbol sampling time determination of a hard decision radio receiver
US5898741A (en) Delayed detection MRC diversity circuit
US6961391B2 (en) Signal processor used for symbol recovery and methods therein
US5195109A (en) Digital radio receiver with program-controlled mixing oscillator frequency
JP2511370B2 (ja) 受信回路
JPH0583176A (ja) ダイバーシチ受信機
JP3104617B2 (ja) 高速移動通信における高速データ伝送システムのダイバーシチ受信方法とその装置
JP3191760B2 (ja) デジタル無線通信システム、デジタル無線通信方法及びデジタル無線通信方法を記憶した記録媒体
JPH10247897A (ja) ダイバーシティ受信方式ならびにその送信装置、受信装置
JP2001333341A (ja) デジタル放送用受信装置
JPH0583177A (ja) ダイバーシチ受信機
JP2690546B2 (ja) ダイバーシチ受信機
JP3176656B2 (ja) 受信ダイバーシチ回路
JP3117412B2 (ja) ダイバーシティ方式ならびにその送信装置、受信装置
JP2001186114A (ja) 無線通信端末およびその制御方法
JPH0846652A (ja) 復調装置
JP3274781B2 (ja) 時間ダイバーシチ受信機
JPH10107778A (ja) 受信ダイバーシティ方式
JP2674569B2 (ja) スペースダイバーシチ受信回路
JPS6351737A (ja) ダイバ−シテイ受信装置