JPH0556304A - 映像信号同期回路 - Google Patents

映像信号同期回路

Info

Publication number
JPH0556304A
JPH0556304A JP21406691A JP21406691A JPH0556304A JP H0556304 A JPH0556304 A JP H0556304A JP 21406691 A JP21406691 A JP 21406691A JP 21406691 A JP21406691 A JP 21406691A JP H0556304 A JPH0556304 A JP H0556304A
Authority
JP
Japan
Prior art keywords
signal
synchronizing signal
phase comparator
input
vertical
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP21406691A
Other languages
English (en)
Inventor
Shinji Hatazawa
新治 畑澤
Kazuo Sawada
和男 澤田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Electric Works Co Ltd
Original Assignee
Matsushita Electric Works Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Matsushita Electric Works Ltd filed Critical Matsushita Electric Works Ltd
Priority to JP21406691A priority Critical patent/JPH0556304A/ja
Publication of JPH0556304A publication Critical patent/JPH0556304A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Synchronizing For Television (AREA)
  • Studio Circuits (AREA)
  • Processing Of Color Television Signals (AREA)

Abstract

(57)【要約】 【目的】 外部映像信号に対して同期のズレや乱れが生
じることがなく、また、垂直同期信号にノイズやズレが
発生しても正確にフィールド判別できる。 【構成】 同期信号発生器5により垂直帰線期間に入る
前の、内部水平同期信号の前縁から水平同期周期の1/
2の時点付近において位相比較器2への同期信号の入力
を禁止する。等化パルス存在期間の終了した後の前縁か
ら水平同期周期の1/2の時点付近において、位相比較
器2の同期信号入力の禁止を解除する。従って、位相比
較器の動作に影響がなく、安定な内部同期信号が得られ
る。また、同期信号発生器5にて内部水平同期信号の前
縁から内部水平同期周期の1/4と3/4の時点におい
て常に垂直同期信号をサンプリングしてフィールド判別
する。従って、サンプリング時以外での垂直同期信号の
ノイズの発生や、垂直同期信号のズレに影響されること
なく安定したフィールド判別ができる。

Description

【発明の詳細な説明】
【0001】
【産業上の利用分野】本発明は、スーパーインポーザや
画像処理装置等において外部映像信号に同期した内部同
期信号を作成する映像信号同期回路に関するものであ
る。
【0002】
【従来の技術】図4は、特開昭63−108875号公
報に示された同期信号発生回路の構成を示すブロック図
である。図4において、同期分離回路1は、複合映像信
号中の同期信号を分離する。位相比較器2の一方の入力
端には外部信号中の水平同期信号が供給されており、こ
の位相比較器2の出力信号を平滑するローパスフィルタ
3と、このローパスフィルタ3の出力が制御電圧として
供給される電圧制御発振器4と、この電圧制御発振器4
の出力信号を分周すると共に、分周出力を位相比較器2
の他方の入力端に供給する同期信号発生器5からなるフ
ェーズロックドループと、外部信号の垂直同期信号期間
を検出し、その期間においては位相比較器2の両方の入
力端に外部水平同期信号を供給するスイッチング素子か
らなる切り換え手段SWを具備している。
【0003】外部信号の垂直同期信号期間を検出するま
では、切り換えパルス発生回路8の信号にて切り換え手
段SWを切り換えて、同期信号発生器5の出力端から内
部水平同期信号を取り出すようになっている。また、従
来から種々のフィールド判別の方法も出願されている。
例えば、垂直同期期間のパルスをカウントする方法(特
開昭62−60364号公報)、垂直同期の前縁から一
定期間の間の水平同期信号の有無によりフィールド判別
する方法などによりフィールド判別するものがある。
【0004】
【発明が解決しようとする課題】従来の同期信号発生回
路によると、映像信号の垂直同期信号を検出後にスイッ
チを切り換える、或いは等化パルスを検出後にスイッチ
を外部水平同期信号の側に切り換えるようにしている。
ところが、いずれの場合も、垂直同期信号或いは等化パ
ルス検出後にスイッチを切り換えるという受動的な方式
のために検出直後においては、位相比較器2の入力信号
に位相差が発生し、内部水平同期信号が乱れる可能性が
ある。
【0005】また、従来のフィールドの判別方法は、垂
直同期信号中にノイズが発生した場合や、垂直同期信号
にズレを生じた場合に誤判定を起こすことがあった。本
発明は、上述の点に鑑みて提供したものであって、外部
映像信号に対して同期のズレや乱れが生じることがな
く、また、垂直同期信号にノイズやズレが発生しても正
確にフィールド判別できる映像信号同期回路を提供する
ことを目的としたものである。
【0006】
【課題を解決するための手段】本発明は、複合映像信号
から同期信号を分離する手段と、水平同期信号を入力に
もつ位相比較器、位相比較器の出力信号を平滑するロー
パスフィルタ、このローパスフィルタの出力が制御電圧
として供給される電圧制御発振器、電圧制御発振器の出
力信号をカウントして内部水平同期信号を作成する同期
信号発生器からなるフェーズロックドループと、上記内
部水平同期信号をカウントして垂直帰線期間を予測する
手段と、上記垂直帰線期間における位相比較器の入力を
禁止する手段を備え、垂直帰線期間中の等化パルスに影
響されない内部水平同期信号を作成するようにしたもの
である。
【0007】また、請求項2では、上記同期信号発生器
により垂直帰線期間を前もって予測し、垂直帰線期間に
入る前の、内部水平同期信号の前縁から水平同期周期の
1/2の時点付近において位相比較器への同期信号の入
力を禁止し、等化パルス存在期間の終了した後の、内部
水平同期信号の前縁から水平同期周期の1/2の時点付
近において、位相比較器の同期信号入力の禁止を解除す
るようにしたものである。
【0008】更に、請求項3では、上記内部水平同期信
号を作成する同期信号発生器の分周器の分周値に基づ
き、内部水平同期信号の前縁から水平同期周期の1/4
の時点付近と水平同期周期の3/4の時点付近において
垂直同期信号をサンプリングし、奇偶フィールドを判別
するようにしたものである。
【0009】
【作用】而して、外部同期信号の垂直帰線期間の直前か
ら等化パルス存在期間の間、同期信号の位相比較器への
入力を禁止するため、位相比較器の出力は直前の状態を
保ち、フェーズロックドループが固定されて、同期信号
発生器からは安定した内部水平同期信号が得られる。
【0010】また、請求項2では、同期信号発生器によ
り垂直帰線期間を前もって予測し、垂直帰線期間に入る
前の、内部水平同期信号の前縁から水平同期周期の1/
2の時点付近において位相比較器への同期信号の入力を
禁止し、等化パルス存在期間の終了した後の、内部水平
同期信号の前縁から水平同期周期の1/2の時点付近に
おいて、位相比較器の同期信号入力の禁止を解除するよ
うにしていることで、水平同期信号の安定な時点におい
て位相比較器の入力を禁止するので、位相比較器の動作
に影響がなく、禁止信号が出力されている間、位相比較
器は動作されず直前の出力レベルを保ち、そして、等化
パルス期間直後の水平同期信号の安定な時点で位相比較
器への入力の禁止を解除するので、スムーズに位相比較
器は動作することができ、安定な内部同期信号が得られ
る。
【0011】更に、請求項3では、内部水平同期信号を
作成する同期信号発生器の分周器の分周値に基づき、内
部水平同期信号の前縁から水平同期周期の1/4の時点
付近と水平同期周期の3/4の時点付近において垂直同
期信号をサンプリングし、奇偶フィールドを判別するよ
うにしていることで、分周器から内部水平同期信号の前
縁から内部水平同期周期の1/4と3/4の時点におい
て常に垂直同期信号をサンプリングしてフィールド判別
するので、サンプリング時以外での垂直同期信号のノイ
ズの発生や、垂直同期信号のズレに影響されることなく
安定したフィールド判別ができる。
【0012】
【実施例】以下、本発明の実施例を図面を参照して説明
する。図1は本発明の一実施例の構成を示すブロック図
であり、図2は実施例における各信号波形図である。同
期分離回路1は、外部映像信号から、複合同期信号C.
SYNC(ロ)、(ハ)、及び垂直同期信号V.SYN
C(チ)、(リ)を抽出する。
【0013】同期分離回路1が抽出した複合同期信号
C.SYNC(ロ)、(ハ)は、位相比較器2の入力制
御回路6の入力端aに入力する。また、垂直同期信号
V.SYNC(チ)、(リ)は、フィールド判別回路7
に供給する。同期信号発生器5は、図3に示すように、
電圧制御発振器4の出力パルスCKを分周する第1の分
周器8とこの分周器8の出力をさらに分周する第2の分
周器9を有している。分周器8は電圧制御発振器4の出
力パルスCKを分周し、内部水平同期信号HS(ニ)を
作成し、入力制御回路6の入力端b、分周器9の入力端
及び図示しない内部回路に供給する。
【0014】分周器9は、分周器8の出力パルスを分周
し、垂直同期信号VSを作成すると共に、垂直帰線期間
を予測し、垂直帰線期間の直前の内部水平同期信号の前
縁から内部水平同期周期の1/2の時点付近から、等化
パルス存在期間直後の内部水平同期信号の前縁から内部
水平同期周期の1/2の時点付近まで入力制御回路6に
禁止信号(ホ)を供給する。
【0015】入力制御回路6は、供給された禁止信号
(ホ)がアクテイブである垂直帰線期間の直前から等化
パルス存在期間、外部複合同期信号C.SYNC
(ロ)、(ハ)と、内部水平同期信号(ニ)の位相比較
器2への入力を禁止する。この結果、位相比較器2の一
方の入力端aには信号(へ)、もう一方の入力端bには
信号(ト)が入力され、禁止期間中は位相比較器2は動
作せず、禁止される直前の出力レベルを保ち続けるの
で、後段の電圧制御発振器4の出力は固定され、内部水
平同期信号HSは、それ以前の状態で安定して出力し続
ける。
【0016】そして、等化パルス存在期間の直後に、同
期信号発生部5から禁止信号(ホ)を解除する信号が入
力制御回路6に供給され、位相比較器2の動作を再開す
る。この結果、再びフェーズロックドループが形成さ
れ、垂直帰線期間中の等化パルスに影響されない内部水
平同期信号(ニ)が作成される。また、分周器8は内部
水平同期信号(ニ)の前縁から内部水平同期周期の1/
4と3/4の時点付近においてサンプリングパルス
(ヌ)を発生させフィールド判別回路7に供給する。フ
ィールド判別回路7は、偶数フィールドの垂直同期信号
(チ)と奇数フィールドの垂直同期信号(リ)の位相が
内部水平同期信号(ニ)に対してずれていることに着目
し、同期分離回路1から供給された垂直同期信号の状態
を、上記同期信号発生器5の分周器8から供給される上
記サンプリングパルス(ヌ)で監視する。
【0017】図2に示すように、垂直同期信号の状態が
内部水平同期信号の前縁から内部水平同期信号の3/4
の時点で「H」、1/4の時点で「L」であったなら
ば、奇数フィールド、同じく、1/4の時点で「H」、
3/4の時点で「L」であったならば、偶数フィールド
とする判別回路により、奇偶フィールド判別を行う。次
に、図3は上記実施例の簡単な回路図である。上述のよ
うに同期信号発生器5は、分周器8,9、フリップフロ
ップ10等で構成され、また、フィールド判別回路7
は、フリップフロップ11,12、ゲート13,14等
で構成されている。
【0018】同期信号発生器5において、分周器8の出
力端23より、内部水平同期信号の前縁から内部水平同
期周期の1/2の信号が出力される。分周器9は、分周
器8の出力端20から出力された信号HSを分周し、垂
直同期信号を作成すると共に、分周値に基づき、垂直帰
線期間を予測して出力端25から禁止信号を、出力端2
4からは禁止解除信号を出力する。
【0019】これらの信号は共に分周器8の出力端23
により出力されたパルスによってコントロールされ、水
平同期信号の前縁から内部水平同期周期の1/2の時点
において入力制御回路6に入力される。この結果、水平
同期信号の安定な時点において位相比較器2の入力を禁
止するので、位相比較器2の動作に影響がなく、禁止信
号が出力されている間、位相比較器2は動作されず直前
の出力レベルを保つ。そして、等化パルス期間直後の水
平同期信号の安定な時点で位相比較器2への入力の禁止
を解除するので、スムーズに位相比較器2は動作するこ
とができ、安定な内部同期信号が得られる。
【0020】また、分周器8の出力端21,22からは
それぞれ内部水平同期信号の前縁から内部水平同期周期
の3/4と1/4の時点におけるサンプリングパルスが
出力されており、フィールド判別回路7のゲート13及
び14に入力されている。上記ゲート13,14のもう
一方の入力には垂直同期信号が入力され、上記サンプリ
ングパルスが入力されたときに垂直同期の状態を出力す
る。
【0021】本実施例のフィールド判別回路7では、内
部水平同期信号の前縁から1/4のサンプリングパルス
でV.SYNC信号がHレベル、且つ3/4のサンプリ
ングパルスでLレベルの場合に偶数フィールドと判別す
る回路を構成している。
【0022】
【発明の効果】本発明は上述のように、複合映像信号か
ら同期信号を分離する手段と、水平同期信号を入力にも
つ位相比較器、位相比較器の出力信号を平滑するローパ
スフィルタ、このローパスフィルタの出力が制御電圧と
して供給される電圧制御発振器、電圧制御発振器の出力
信号をカウントして内部水平同期信号を作成する同期信
号発生器からなるフェーズロックドループと、上記内部
水平同期信号をカウントして垂直帰線期間を予測する手
段と、上記垂直帰線期間における位相比較器の入力を禁
止する手段を備え、垂直帰線期間中の等化パルスに影響
されない内部水平同期信号を作成するようにしたもので
あるから、外部同期信号の垂直帰線期間の直前から等化
パルス存在期間の間、同期信号の位相比較器への入力を
禁止するため、位相比較器の出力は直前の状態を保ち、
フェーズロックドループが固定されて、同期信号発生器
からは安定した内部水平同期信号が得られる効果を奏す
るものである。
【0023】また、請求項2では、同期信号発生器によ
り垂直帰線期間を前もって予測し、垂直帰線期間に入る
前の、内部水平同期信号の前縁から水平同期周期の1/
2の時点付近において位相比較器への同期信号の入力を
禁止し、等化パルス存在期間の終了した後の、内部水平
同期信号の前縁から水平同期周期の1/2の時点付近に
おいて、位相比較器の同期信号入力の禁止を解除するよ
うにしていることで、水平同期信号の安定な時点におい
て位相比較器の入力を禁止するので、位相比較器の動作
に影響がなく、禁止信号が出力されている間、位相比較
器は動作されず直前の出力レベルを保ち、そして、等化
パルス期間直後の水平同期信号の安定な時点で位相比較
器への入力の禁止を解除するので、スムーズに位相比較
器は動作することができ、安定な内部同期信号が得られ
る効果を奏するものである。
【0024】更に、請求項3では、内部水平同期信号を
作成する同期信号発生器の分周器の分周値に基づき、内
部水平同期信号の前縁から水平同期周期の1/4の時点
付近と水平同期周期の3/4の時点付近において垂直同
期信号をサンプリングし、奇偶フィールドを判別するよ
うにしていることで、分周器から内部水平同期信号の前
縁から内部水平同期周期の1/4と3/4の時点におい
て常に垂直同期信号をサンプリングしてフィールド判別
するので、サンプリング時以外での垂直同期信号のノイ
ズの発生や、垂直同期信号のズレに影響されることなく
安定したフィールド判別ができる効果を奏するものであ
る。
【図面の簡単な説明】
【図1】本発明の実施例のブロック図である。
【図2】同上の図1の動作波形図である。
【図3】同上の図1の具体実施例を示すブロック図であ
る。
【図4】従来例のブロック図である。
【符号の説明】
1 同期分離回路 2 位相比較器 3 ローパスフィルタ 4 電圧制御発振器 5 同期信号発生器 6 入力制御回路 7 フィールド判別回路
─────────────────────────────────────────────────────
【手続補正書】
【提出日】平成3年10月7日
【手続補正1】
【補正対象書類名】明細書
【補正対象項目名】0011
【補正方法】変更
【補正内容】
【0011】更に、請求項3では、内部水平同期信号を
作成する同期信号発生器の分周器の分周値に基づき、内
部水平同期信号の前縁から水平同期周期の1/4の時点
付近と水平同期周期の3/4の時点付近において垂直同
期信号をサンプリングし、奇偶フィールドを判別するよ
うにしていることで、内部水平同期信号の前縁から内部
水平同期周期の1/4と3/4の時点において常に垂直
同期信号をサンプリングしてフィールド判別するので、
サンプリング時以外での垂直同期信号のノイズの発生
や、垂直同期信号のズレに影響されることなく安定した
フィールド判別ができる。
【手続補正2】
【補正対象書類名】明細書
【補正対象項目名】0024
【補正方法】変更
【補正内容】
【0024】更に、請求項3では、内部水平同期信号を
作成する同期信号発生器の分周器の分周値に基づき、内
部水平同期信号の前縁から水平同期周期の1/4の時点
付近と水平同期周期の3/4の時点付近において垂直同
期信号をサンプリングし、奇偶フィールドを判別するよ
うにしていることで、内部水平同期信号の前縁から内部
水平同期周期の1/4と3/4の時点において常に垂直
同期信号をサンプリングしてフィールド判別するので、
サンプリング時以外での垂直同期信号のノイズの発生
や、垂直同期信号のズレに影響されることなく安定した
フィールド判別ができる効果を奏するものである。
【手続補正3】
【補正対象書類名】図面
【補正対象項目名】図3
【補正方法】変更
【補正内容】
【図3】

Claims (3)

    【特許請求の範囲】
  1. 【請求項1】 複合映像信号から同期信号を分離する手
    段と、水平同期信号を入力にもつ位相比較器、位相比較
    器の出力信号を平滑するローパスフィルタ、このローパ
    スフィルタの出力が制御電圧として供給される電圧制御
    発振器、電圧制御発振器の出力信号をカウントして内部
    水平同期信号を作成する同期信号発生器からなるフェー
    ズロックドループと、上記内部水平同期信号をカウント
    して垂直帰線期間を予測する手段と、上記垂直帰線期間
    における位相比較器の入力を禁止する手段を備え、垂直
    帰線期間中の等化パルスに影響されない内部水平同期信
    号を作成することを特徴とする映像信号同期回路。
  2. 【請求項2】 上記同期信号発生器により垂直帰線期間
    を前もって予測し、垂直帰線期間に入る前の、内部水平
    同期信号の前縁から水平同期周期の1/2の時点付近に
    おいて位相比較器への同期信号の入力を禁止し、等化パ
    ルス存在期間の終了した後の、内部水平同期信号の前縁
    から水平同期周期の1/2の時点付近において、位相比
    較器の同期信号入力の禁止を解除することを特徴とする
    請求項1記載の映像信号同期回路。
  3. 【請求項3】 上記内部水平同期信号を作成する同期信
    号発生器の分周器の分周値に基づき、内部水平同期信号
    の前縁から水平同期周期の1/4の時点付近と水平同期
    周期の3/4の時点付近において垂直同期信号をサンプ
    リングし、奇偶フィールドを判別することを特徴とする
    請求項1記載の映像信号同期回路。
JP21406691A 1991-08-27 1991-08-27 映像信号同期回路 Pending JPH0556304A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP21406691A JPH0556304A (ja) 1991-08-27 1991-08-27 映像信号同期回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP21406691A JPH0556304A (ja) 1991-08-27 1991-08-27 映像信号同期回路

Publications (1)

Publication Number Publication Date
JPH0556304A true JPH0556304A (ja) 1993-03-05

Family

ID=16649692

Family Applications (1)

Application Number Title Priority Date Filing Date
JP21406691A Pending JPH0556304A (ja) 1991-08-27 1991-08-27 映像信号同期回路

Country Status (1)

Country Link
JP (1) JPH0556304A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5790200A (en) * 1994-09-28 1998-08-04 International Business Machines Corporation Horizontal synchronization signal stabilization method and apparatus

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5752266A (en) * 1980-09-12 1982-03-27 Sanyo Electric Co Ltd Picture stabilizing circuit of television set
JPS6229273A (ja) * 1985-07-29 1987-02-07 Fuji Photo Film Co Ltd 自動周波数引込回路
JPS63272177A (ja) * 1987-04-30 1988-11-09 Hitachi Ltd フイ−ルド判別回路

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5752266A (en) * 1980-09-12 1982-03-27 Sanyo Electric Co Ltd Picture stabilizing circuit of television set
JPS6229273A (ja) * 1985-07-29 1987-02-07 Fuji Photo Film Co Ltd 自動周波数引込回路
JPS63272177A (ja) * 1987-04-30 1988-11-09 Hitachi Ltd フイ−ルド判別回路

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5790200A (en) * 1994-09-28 1998-08-04 International Business Machines Corporation Horizontal synchronization signal stabilization method and apparatus

Similar Documents

Publication Publication Date Title
JP2705588B2 (ja) 映像信号取り込み装置
US4974081A (en) Clock pulse generating circuit
KR100265503B1 (ko) 동기입력신호주파수와수평스캔주파수를동기시키는데사용되는위상동기루프를갖는비디오디스플레이장치
KR100221438B1 (ko) 동기 클록 발생 회로
JPH02290396A (ja) 多規準デジタルカラーフィールド1検出器
JPH0556304A (ja) 映像信号同期回路
JP2006339940A (ja) Pll制御回路およびその制御方法
KR19990023865A (ko) 위상 동기 루프 회로
JPS58707B2 (ja) 垂直同期信号検出方法および回路
JP2880187B2 (ja) デジタルテレビジョン受像機
US7940879B2 (en) Method and system of detecting and locking to multi-standard video streams
US8068176B2 (en) Noise elimination device for the detection of the vertical sync pulse in video signals
JP2595570B2 (ja) 非標準信号判別回路
JP2004260321A (ja) 同期検出回路、同期検出方法
JP3876794B2 (ja) 垂直同期信号処理回路
JPS63272177A (ja) フイ−ルド判別回路
JPH0628382B2 (ja) 垂直同期信号作成回路
JP3519247B2 (ja) 同期信号発生装置
KR950004543Y1 (ko) 엘디피의 위상오차 검출 시스템
JPH08251445A (ja) 弱電界検出回路
JPS63237678A (ja) 位相同期ル−プ回路
JPH0218636B2 (ja)
KR100228664B1 (ko) 영상신호 유무판별장치
JPH0514831A (ja) フイールド周波数判別回路
JPH08336061A (ja) Pll装置

Legal Events

Date Code Title Description
A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 19950627