JPH05298606A - Rotary head type digital signal reproducing device - Google Patents

Rotary head type digital signal reproducing device

Info

Publication number
JPH05298606A
JPH05298606A JP9763092A JP9763092A JPH05298606A JP H05298606 A JPH05298606 A JP H05298606A JP 9763092 A JP9763092 A JP 9763092A JP 9763092 A JP9763092 A JP 9763092A JP H05298606 A JPH05298606 A JP H05298606A
Authority
JP
Japan
Prior art keywords
error
block
circuit
block address
data
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP9763092A
Other languages
Japanese (ja)
Inventor
Shigeru Matsui
滋 松井
Masayuki Ishida
雅之 石田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Mitsubishi Electric Corp
Original Assignee
Mitsubishi Electric Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Mitsubishi Electric Corp filed Critical Mitsubishi Electric Corp
Priority to JP9763092A priority Critical patent/JPH05298606A/en
Publication of JPH05298606A publication Critical patent/JPH05298606A/en
Pending legal-status Critical Current

Links

Abstract

PURPOSE:To prevent the abandonment of correct data by revising the block address signal to a prescribed value with an interpolation means when the error of the block address signal is detected and fetching a data symbol based on the value. CONSTITUTION:When no error is judged by a parity check circuit 15, the content of a block address latch circuit 16 is loaded on a counter 33 and whose output is outputted to an address generation circuit 19. On the other hand, whenever a block synchronizing signal is inputted from a synchronizing signal detection circuit 13, a count value is increased by +1. Then, when the error is judged by the check circuit 15, the content of the latch circuit 16 is not loaded on the counter 33 and the block address value at this time is interpolated as +1 of a former block value and outputted to the address generation circuit 19. Then, since a write signal is outputted to a storage circuit 21 by a write control circuit 40, the data is written in a position indicated by the interpolated address in the storage circuit 2.

Description

【発明の詳細な説明】Detailed Description of the Invention

【0001】[0001]

【産業上の利用分野】本発明は、回転ヘッドを用いたデ
ィジタルオーディオテープレコーダ等に用いられる回転
ヘッド形ディジタル信号再生装置に関するものである。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a rotary head type digital signal reproducing apparatus used in a digital audio tape recorder using a rotary head.

【0002】[0002]

【従来の技術】回転ヘッド形の記録再生装置として、例
えばディジタルオーディオテープレコデータが製品化さ
れている。図5は一般的な回転ヘッド形ディジタル信号
再生装置におけるテープフォーマットを示す図である。
図において、1は磁気テープ、2Aは回転磁気ヘッドA
によって記録されるトラック、2Bは回転磁気ヘッドB
によって記録されるトラックであり、テープ1の長手方
向に対して斜めに交互に形成される。尚、ヘッドA、B
は互いにアジマス角の異なるものが略180°の間隔を
もってドラムに設けられている。1本のトラック2A
(2B)は196個のデータブロックに分割されてお
り、その内中央部の128ブロックがオーディオデータ
の記録されているPCM領域である。上記PCM領域の
両端のATF領域はトラッキング信号が記録されている
領域で従来の装置では上記トラッキング信号を用いてト
ラック2A、2Bのトラック制御を行っていた。最近で
は特開昭62−140203号公報に開示されている様
にトラッキング制御を行なわず、上記ヘッドA、Bを複
数回走査させてトラック2A、2B上の再生信号を2度
読み以上し、記憶手段上で1トラック分のデータを合成
して再生するノートラッキングと呼ばれる方式が開発さ
れている。
2. Description of the Related Art Digital audio tape record data, for example, has been commercialized as a rotary head type recording / reproducing apparatus. FIG. 5 is a diagram showing a tape format in a general rotary head type digital signal reproducing apparatus.
In the figure, 1 is a magnetic tape, 2A is a rotary magnetic head A.
Tracks recorded by 2B are rotary magnetic heads B
Tracks that are recorded by the tape 1 and are alternately formed obliquely with respect to the longitudinal direction of the tape 1. The heads A and B
Have different azimuth angles and are provided on the drum at intervals of about 180 °. One truck 2A
(2B) is divided into 196 data blocks, of which 128 blocks in the central portion are PCM areas in which audio data is recorded. The ATF areas at both ends of the PCM area are areas in which tracking signals are recorded, and in the conventional device, track control of the tracks 2A and 2B was performed using the tracking signals. Recently, as disclosed in Japanese Patent Application Laid-Open No. 62-140203, tracking control is not performed, and the heads A and B are scanned a plurality of times to read the reproduced signals on the tracks 2A and 2B twice or more and store them. A method called no-tracking has been developed in which data for one track is combined and reproduced by a means.

【0003】上記ノートラッキング制御を実現するため
には、トラック毎の番地を示すクレームアドレスとトラ
ック内の番地を示すブロックアドレスを利用するが上記
PCM領域に夫々記録されている。
In order to realize the above-mentioned no-tracking control, a claim address indicating an address for each track and a block address indicating an address in the track are used, but they are recorded in the PCM area.

【0004】図6は図5のテープフォーマットにおける
PCMデータブロックおよびW1 ,W2 フォーマットを
示す図である。図において、3は8ビットのブロック同
期信号で4は8ビットのMain−ID(W1 )であ
る、5は8ビットのブロックアドレス(W2 )であり、
6はW1 とW2 のエラー検出のためのパリティーデータ
で8ビットで構成されている。7はオーディオデータ及
び誤り検出用のCl符号からなるPCMデータで256
ビットで(32シンボル)で構成されている。
FIG. 6 is a diagram showing PCM data blocks and W 1 and W 2 formats in the tape format of FIG. In the figure, 3 is an 8-bit block synchronization signal, 4 is an 8-bit Main-ID (W 1 ), 5 is an 8-bit block address (W 2 ),
Reference numeral 6 is parity data for detecting errors of W 1 and W 2 and is composed of 8 bits. 7 is 256 PCM data consisting of audio data and Cl code for error detection
It is composed of bits (32 symbols).

【0005】上記Main−ID4はブロックアドレス
5が偶数ブロックの時に、フォーマットID(FI
D)、ID1〜ID7の識別情報と上記フレームアドレ
スが記録されており、識別情報としては、サンプリング
周波数、チャンネル数等がある。また上記フレームアド
レスはトラック2A、2Bに対して同一のものが与えら
れている。
The Main-ID 4 has a format ID (FI) when the block address 5 is an even block.
D), identification information of ID1 to ID7 and the frame address are recorded, and the identification information includes a sampling frequency, the number of channels, and the like. The same frame address is given to the tracks 2A and 2B.

【0006】図8は従来の回転ヘッド形ディジタル信号
再生装置における再生回路を示すブロック図である。図
において、10は再生信号の入力端子で11は再生信号
の同期クロックを得るためのフェイズロックドループ
(PLL)回路である。12は8−10変調がほどこさ
れたデータを復調する復調回路、13はブロック同期信
号3を検出する回路、14はPLL回路11及びブロッ
ク同期信号検出回路13からの信号をもとに各部の動作
クロックを生成するクロック生成回路、15はMain
−ID4、ブロックアドレス5の誤りをパリティデータ
6より検出するパリティチェック回路、16はブロック
アドレスを保持するラッチ回路、17はフレームアドレ
スを保持するラッチ回路、21はRAM等で構成される
記憶回路で、19は記憶回路21のアドレスを生成する
回路、20はデータ誤り検出に応じて記憶回路21への
書き込みアドレスを制御する回路である。22は前記C
l符号を用いてオーディオデータの誤りを検出する回
路、23はオーディオデータを1シンボルずつ誤り検出
回路22に送るためのシフトレジスタで、記憶回路21
にも接続されている。24は誤り訂正回路、25は訂正
不能であったデータを補間する回路で26はD/Aコン
バータである。
FIG. 8 is a block diagram showing a reproducing circuit in a conventional rotary head type digital signal reproducing apparatus. In the figure, 10 is an input terminal for a reproduced signal, and 11 is a phase locked loop (PLL) circuit for obtaining a synchronous clock for the reproduced signal. Reference numeral 12 is a demodulation circuit that demodulates data subjected to 8-10 modulation, 13 is a circuit that detects the block synchronization signal 3, and 14 is an operation of each unit based on signals from the PLL circuit 11 and the block synchronization signal detection circuit 13. A clock generation circuit for generating a clock, and 15 is a Main
A parity check circuit for detecting an error in the ID4 and block address 5 from the parity data 6, 16 for a latch circuit for holding a block address, 17 for a latch circuit for holding a frame address, 21 a storage circuit composed of RAM or the like. , 19 is a circuit for generating an address of the memory circuit 21, and 20 is a circuit for controlling a write address to the memory circuit 21 in accordance with a data error detection. 22 is the C
A circuit for detecting an error in audio data using the l code, and 23 is a shift register for sending the audio data to the error detection circuit 22 symbol by symbol.
Is also connected to. Reference numeral 24 is an error correction circuit, 25 is a circuit for interpolating uncorrectable data, and 26 is a D / A converter.

【0007】次に動作について説明する。入力端子10
より入力された再生信号はPLL回路11を通って復調
回路12にて復調され、上記1データシンボル毎に後段
に送られる。このとき、同期信号検出回路13にて検出
されたブロック同期信号3を基準としてPLL回路11
で生成された同期クロックにより各部での動作クロック
がクロック生成回路14で生成される。各ブロックのデ
ータ中のブロックアドレス5は同期信号検出回路13に
おけるブロック同期信号3検出後に、ブロックアドレス
ラッチ回路16にラッチされ、同時にパリティチェック
回路15では、Main−ID4(W1 )及びブロック
アドレス(W2 )5の誤り検出が行なわれる。図6で示
したMain−ID4内のフレームアドレスはパリティ
チェック回路15で誤り無しと判定され、且つブロック
アドレスラッチ回路16に偶数ブロックがラッチされた
場合にフレームアドレスラッチ回路17にラッチされ、
ブロックアドレスラッチ回路16とフレームアドレスラ
ッチ回路17の内容よりアドレス生成回路19にて、記
憶回路21へのアドレスが生成される。一方、パリティ
チェック回路15における誤り検出の結果、誤りと判定
された場合、判定結果は書き込み制御回路20に入力さ
れ、記憶回路21に対して書き込み禁止信号が送られる
ので、データの書き込みは禁止される。また誤り無しと
判定された場合、記憶回路21に対して判定結果が書き
込まれ、記憶回路21の内容が変更されたことを示す書
き換えフラグとして取り扱われる。
Next, the operation will be described. Input terminal 10
The reproduced signal further input is demodulated by the demodulation circuit 12 through the PLL circuit 11 and is sent to the subsequent stage for every one data symbol. At this time, the PLL circuit 11 is based on the block synchronization signal 3 detected by the synchronization signal detection circuit 13.
The clock generation circuit 14 generates an operation clock for each unit by the synchronous clock generated in step. The block address 5 in the data of each block is latched by the block address latch circuit 16 after the block sync signal 3 is detected by the sync signal detection circuit 13, and at the same time, in the parity check circuit 15, Main-ID 4 (W 1 ) and the block address ( W 2 ) 5 error detection is performed. The frame address in the Main-ID 4 shown in FIG. 6 is latched by the frame address latch circuit 17 when the parity check circuit 15 determines that there is no error and the block address latch circuit 16 latches an even block.
Based on the contents of the block address latch circuit 16 and the frame address latch circuit 17, the address generation circuit 19 generates an address to the storage circuit 21. On the other hand, if the parity check circuit 15 detects an error as a result of the error detection, the determination result is input to the write control circuit 20 and a write inhibit signal is sent to the memory circuit 21. Therefore, data write is inhibited. It Further, when it is determined that there is no error, the determination result is written in the memory circuit 21 and treated as a rewrite flag indicating that the content of the memory circuit 21 has been changed.

【0008】次に、PCMデータ7は図7に示した様に
偶数番目と奇数番目に分けられ、PCMデータ7中のオ
ーディオデータはCl符号を用いて誤り検出が行なわれ
る。この動作において復調回路12により出力されたP
CMデータ7はシフトレジスタ23に入力され、その出
力は1シンボルずつ誤り検出回路22に送られる。誤り
検出の結果は記憶回路21にオーディオデータと共に書
き込まれる。但し、前記ノートラッキング方式を用いる
再生装置では、再生信号を2度読み以上にしているの
で、記憶回路21には同一アドレスのデータが少なくと
も2回以上書き込まれる可能性がある。上記の場合、オ
ーディオデータを書き込む前に書き込み制御回路20は
記憶回路21内のアドレス生成回路19が示す書き込ア
ドレス位置のデータに付加されている上記書き換えフラ
グと上記誤り検出結果を読み出して以下の様な動作を記
憶回路21に指示する。
Next, the PCM data 7 is divided into an even number and an odd number as shown in FIG. 7, and the audio data in the PCM data 7 is subjected to error detection by using a Cl code. In this operation, P output by the demodulation circuit 12
The CM data 7 is input to the shift register 23, and its output is sent to the error detection circuit 22 symbol by symbol. The error detection result is written in the storage circuit 21 together with the audio data. However, since the reproduction signal is read twice or more in the reproducing apparatus using the non-tracking method, the data of the same address may be written in the storage circuit 21 at least twice. In the above case, the write control circuit 20 reads the rewrite flag and the error detection result added to the data at the write address position indicated by the address generation circuit 19 in the memory circuit 21 before writing the audio data, The memory circuit 21 is instructed to perform such an operation.

【0009】上記書き換えフラグが無い場合、書き込み
制御回路は上記誤り検出結果に拘らず書き込み信号を出
力する。
When there is no rewrite flag, the write control circuit outputs a write signal regardless of the error detection result.

【0010】上記書き換えフラグが有る場合、書き込み
制御回路は上記誤り検出の結果、誤り有りの場合のみ書
き込み信号を出力する。
When the rewrite flag is present, the write control circuit outputs a write signal only when there is an error as a result of the error detection.

【0011】従って、記憶回路21は常に上記誤り検出
の結果、誤り無しと判定されたデータで置き換えられ
る。但し、記憶回路21の内容の誤り訂正が行なわれる
時点にて、上記書き換えフラグが無い若しくは、上記誤
り検出の結果、誤りであると書き加えられているデータ
は誤り訂正回路24にて誤りデータとして訂正処理され
る。このとき訂正不能のデータは、補間回路25にて前
後の正しいデータを用いて、平均値補間、前置ホールド
等の補間処理がなされて後、 D/Aコンバータ26に
てアナログ信号に変換される。
Therefore, the memory circuit 21 is always replaced with the data determined to have no error as a result of the error detection. However, at the time when the content of the memory circuit 21 is error-corrected, the rewriting flag is not present or the data added as an error as a result of the error detection is added as error data by the error correction circuit 24. Corrected. At this time, the uncorrectable data is subjected to interpolation processing such as average value interpolation and pre-hold using the correct data before and after in the interpolation circuit 25, and then converted into an analog signal in the D / A converter 26. ..

【0012】[0012]

【発明が解決しようとする課題】上記従来の装置におい
ては、パリティチェック回路15にて誤り無しと判定さ
れたデータは書き込み制御回路20によって記憶回路2
1へのデータ書き込みが禁止されている。従ってたとえ
上記誤り検出回路22における誤り検出の結果、誤り無
し判定されたデータであっても捨て去られる。このため
前記の様にノートラッキング制御を行い、データを2度
読みして正しいデータのみを選択して再生しようとする
場合、上記より誤り検出結果、誤り無しと判定しても、
パリティチェック回路15によって誤りであると判定さ
れると、データは書き込まれない。そのために記憶回路
21の内容の誤り訂正処理時の残留誤りデータが増加す
る原因となり、誤り訂正回路24における誤り訂正処理
に負担がかかるという問題点があった。
In the conventional device described above, the data determined to be error-free by the parity check circuit 15 is stored in the storage circuit 2 by the write control circuit 20.
Writing data to 1 is prohibited. Therefore, even data determined to have no error as a result of error detection in the error detection circuit 22 is discarded. Therefore, in the case where the no-tracking control is performed as described above, the data is read twice, and only the correct data is selected and reproduced, even if it is determined from the above that the error detection result is no error,
If the parity check circuit 15 determines that there is an error, the data is not written. Therefore, there is a problem that the error correction processing in the error correction circuit 24 is burdened by an increase in residual error data during error correction processing of the contents of the storage circuit 21.

【0013】本発明は上記のような問題点を解決するた
めになされたもので、誤り検出回路22における誤り検
出結果、誤り無しと判定され、上記パリティチェック回
路15にて誤りと判定されたデータが生じた場合、上記
記憶回路21に対する書き込みアドレスを決定する回転
ヘッド形ディジタル信号再生装置を得ることを目的とす
る。
The present invention has been made in order to solve the above-mentioned problems. The error detection result of the error detection circuit 22 determines that there is no error, and the parity check circuit 15 determines that the data is error. In the case of occurrence of the error, the object is to obtain a rotary head type digital signal reproducing device for determining the write address for the memory circuit 21.

【0014】[0014]

【課題を解決するための手段】本発明における第1の発
明は、記録トラックに複数のデータシンボルからなる複
数のブロックを有する記録媒体を再生する再生装置にお
いて、上記ブロック毎にブロック番地信号の誤りを検出
する第1の誤り検出手段と、上記ブロック毎に上記デー
タシンボルの誤りを検出する第2の誤り検出手段と、上
記第1の誤り検出手段の誤り検出において誤り無しと判
定された場合、上記ブロック番地信号を保持する保持手
段と、上記第1の誤り検出手段の誤り検出において誤り
有りと判定された場合、上記保持手段の内容に基づい
て、上記ブロック番地信号を補間する手段と、該補間手
段によって補間されたブロック番地信号に基づいて記憶
手段内に上記データシンボルを取り込むと共に上記第2
の記憶手段の誤り検出結果に上記ブロック番地信号が補
間されていることを示す補間フラグを付加する様に構成
したものである。
According to a first aspect of the present invention, in a reproducing apparatus for reproducing a recording medium having a plurality of blocks composed of a plurality of data symbols on a recording track, an error of a block address signal for each block. A first error detecting means for detecting the error, a second error detecting means for detecting an error in the data symbol for each block, and a case where no error is detected in the error detecting by the first error detecting means, Holding means for holding the block address signal, means for interpolating the block address signal based on the content of the holding means when it is determined in the error detection by the first error detecting means that there is an error, Based on the block address signal interpolated by the interpolating means, the data symbol is stored in the storing means, and the second symbol is stored.
In this configuration, an interpolation flag indicating that the block address signal is interpolated is added to the error detection result of the storage means.

【0015】また、本発明における第2の発明は、上記
記録媒体を記録時の複数倍の速度で走査し、同一信号を
複数回再生する装置において、上記ブロック毎にブロッ
ク番地信号の誤りを検出する第1の誤り検出手段と、上
記ブロック毎に上記データシンボルの誤りを検出する第
2の誤り検出手段と、上記第1及び第2の誤り検出手段
の誤り検出結果を保持する保持手段と、上記保持手段の
保持されている内容と上記第1及び第2の誤り検出手段
の誤り検出結果に基づいて記憶手段内に上記データシン
ボルを選択して取り込む制御手段を設けたものである。
A second aspect of the present invention is an apparatus for scanning the recording medium at a speed multiple times that at the time of recording to reproduce the same signal a plurality of times, and detecting an error in the block address signal for each block. First error detecting means, second error detecting means for detecting an error in the data symbol for each block, and holding means for holding the error detection results of the first and second error detecting means, A control means is provided for selecting and fetching the data symbol in the storage means based on the contents held in the holding means and the error detection results of the first and second error detecting means.

【0016】また、本発明における第4の発明は、上記
記録媒体を再生する再生装置において、上記ブロック毎
にブロック番地信号の誤りを検出する誤り検出手段と該
誤り検出手段の誤り検出の結果、誤り無しと判定された
上記ブロック番地信号を保持する保持手段、上記誤り検
出手段において、連続して誤り検出される場合、誤りが
検出されたブロックの数を計測する計測手段と、該計測
手段の計測値と上記保持手段に保持されているブロック
番地信号を加算する加算手段と、加算手段の加算結果に
基づいて上記誤り検出手段にて誤りと判定されたブロッ
ク番地信号を補間する補間手段と、上記保持手段と加算
手段の内容を比較して上記補間手段の補間結果を評価す
る補間ブロック評価手段を設けたものである。
A fourth invention of the present invention is, in a reproducing apparatus for reproducing the recording medium, an error detecting means for detecting an error of a block address signal for each block, and a result of error detection by the error detecting means, A holding unit that holds the block address signal that is determined to have no error, a measuring unit that measures the number of blocks in which an error has been detected when the error detecting unit continuously detects an error, and a measuring unit of the measuring unit. An adding means for adding the measured value and the block address signal held in the holding means; an interpolating means for interpolating the block address signal determined to be erroneous by the error detecting means based on the addition result of the adding means; Interpolation block evaluation means for comparing the contents of the holding means and the addition means to evaluate the interpolation result of the interpolation means is provided.

【0017】さらに、本発明における第4の発明では、
上記記録媒体を再生する再生装置において、上記ブロッ
ク毎にブロック番地信号の誤りを検出する第1の誤り検
出手段と、該誤り検出手段の誤り検出の結果、誤り無し
と検出された上記ブロック番地信号を保持する手段と、
上記データシンボルの誤りを検出する第2の誤り検出手
段と該第2の誤り検出手段において、上記複数個のブロ
ックからなる単位ブロック内のデータシンボルが誤り無
しと判定され、かつ、該単位ブロック内のブロック番地
信号が上記第1の誤り判定手段において誤りと判定され
たときに、上記保持手段の内容に基づいて誤った上記ブ
ロック番地信号を補間する補間手段を設けたものであ
る。
Further, in the fourth invention of the present invention,
In a reproducing apparatus for reproducing the recording medium, first error detecting means for detecting an error in a block address signal for each block, and the block address signal detected as no error as a result of error detection by the error detecting means. Means for holding
The second error detecting means for detecting an error in the data symbol and the second error detecting means determine that the data symbol in the unit block composed of the plurality of blocks is error-free, and When the block address signal of No. 1 is judged to be erroneous by the first error judging unit, an interpolating unit for interpolating the erroneous block address signal based on the contents of the holding unit is provided.

【0018】[0018]

【作用】本発明の第1の発明における第1の誤り検出手
段において正しいと判定された上記ブロック番地信号は
保持手段に保持され、誤りが検出された上記ブロック番
地信号は、上記補間手段によって補間され、上記補間手
段によって上記記憶手段内に上記データシンボルが取り
込まれると共に上記第2の誤り検出手段の誤り検出結果
に上記補間フラグが付加される。
The block address signal determined to be correct by the first error detecting means in the first aspect of the present invention is held in the holding means, and the block address signal in which an error is detected is interpolated by the interpolating means. Then, the data symbol is taken into the storage means by the interpolation means, and the interpolation flag is added to the error detection result of the second error detection means.

【0019】本発明の第2の発明における制御手段は上
記保持手段の内容に基づいて、上記第1及び第2の誤り
検出手段の誤り検出結果より記憶手段内に取り込むべき
上記データシンボルを選択する。
The control means in the second aspect of the present invention selects the data symbol to be stored in the storage means from the error detection results of the first and second error detection means based on the contents of the holding means. ..

【0020】本発明における第3の発明においては、上
記誤り検出手段にて上記ブロック番地信号が誤りと判定
されると上記計測手段によって連続して誤った上記ブロ
ック番地信号の数が計算され、上記保持手段の内容と該
計測手段の計測結果が上記加算手段にて加算され、上記
補間手段によって上記加算手段の加算結果より、上記誤
りと判定されたブロック番地信号が補間されると共に、
補間ブロック評価手段にて上記補間結果が評価される。
In a third aspect of the present invention, when the error detecting means determines that the block address signal is in error, the measuring means calculates the number of consecutively erroneous block address signals, The contents of the holding means and the measurement result of the measuring means are added by the adding means, and the interpolating means interpolates the block address signal determined to be erroneous from the addition result of the adding means.
The interpolation block evaluation means evaluates the interpolation result.

【0021】本発明における第4の発明においては、上
記第1の誤り検出手段にて上記単位ブロック内の上記ブ
ロック番地信号が誤りと検出されると、上記第2の誤り
検出手段にて誤り無しの場合、上記補間手段によって上
記保持手段の内容に基づき、上記誤りが検出されたブロ
ック番地信号が補間される。
In a fourth aspect of the present invention, when the first address detecting means detects an error in the block address signal in the unit block, the second error detecting means detects no error. In this case, the block address signal in which the error is detected is interpolated by the interpolation means based on the contents of the holding means.

【0022】[0022]

【実施例】 実施例1.図1は本発明の実施例1〜4における回転ヘ
ッド形ディジタル再生装置の信号部分を示すブロック図
である。図において、前記従来例と同一部分は説明を略
する。18はパリティチェック回路における誤り検出の
結果、誤りと判定された場合、ブロックアドレスラッチ
回路16の内容を補間するアドレス補間回路である。ま
た、アドレス補間回路18の出力はアドレス生成回路1
9に接続されており、補間されたアドレスによって記憶
回路21への書き込みアドレスが生成される様に構成さ
れている。図2は上記補間回路18の内容を示したもの
で、30はパリティチェック回路15における誤り検出
結果出力を入力する端子、31はブロックアドレスラッ
チ回路16の内容を入力する端子、32は同期信号検出
回路13からのブロック同期信号3を入力する端子、3
3はカウンタで、34はアドレス生成回路19へカウン
タ33のカウント値を出力する端子である。また、図1
の40は書き込み制御回路である。
EXAMPLES Example 1. FIG. 1 is a block diagram showing a signal portion of a rotary head type digital reproducing apparatus in Embodiments 1 to 4 of the present invention. In the figure, the description of the same parts as those of the conventional example is omitted. Reference numeral 18 denotes an address interpolation circuit which interpolates the contents of the block address latch circuit 16 when it is determined as an error as a result of error detection in the parity check circuit. The output of the address interpolation circuit 18 is the address generation circuit 1
9 and is configured so that a write address to the storage circuit 21 is generated by the interpolated address. FIG. 2 shows the contents of the interpolation circuit 18, where 30 is a terminal for inputting an error detection result output in the parity check circuit 15, 31 is a terminal for inputting the contents of the block address latch circuit 16, and 32 is a sync signal detection. Terminals for inputting the block synchronization signal 3 from the circuit 13, 3
Reference numeral 3 is a counter, and 34 is a terminal for outputting the count value of the counter 33 to the address generation circuit 19. Also, FIG.
40 is a write control circuit.

【0023】次に動作について説明する。パリティチェ
ック回路15にて誤り検出結果、誤り無しと判定された
場合カウンタ33には入力端子30より検出結果が入力
されこれがカウンタ33に対して入力端子31の内容を
ロード入力となる。即ち、誤り無しの場合、上記よりブ
ロックアドレスラッチ回路16の内容がカウンタ33に
ロードされ、その出力は出力端子34よりアドレス生成
回路19に出力される。一方、入力端子32はカウンタ
33のクロック入力に接続されているので、同期信号回
路13よりブロック同期信号3が入力される度にカウン
ト値が+1インクリメントされる。従って、上記よりパ
リティチェック回路15において誤りと判定された場
合、ブロックアドレスラッチ回路16の内容はカウンタ
33にロードされず、この場合のブロックアドレス値は
前のブロックの値+1として補間されアドレス生成回路
に出力される。上記実施例では、ロード付きカウンタを
用いたが、一般的にはブロックアドレスラッチ16の内
容をパリティチェック回路15にて誤り無しと判定した
場合にのみ保持するラッチ等の保持手段と、上記保持手
段の内容をブロック同期信号3又は他の基準信号にて所
定値になる様に補間する加算器又は減算器等からなる補
間手段で補間回路を構成すれば、カウンタ33と同等の
動作をさせることができる。
Next, the operation will be described. When the parity check circuit 15 determines that there is no error in the error detection result, the detection result is input from the input terminal 30 to the counter 33, which serves as the load input of the contents of the input terminal 31 to the counter 33. That is, if there is no error, the contents of the block address latch circuit 16 are loaded into the counter 33 from the above, and the output is output from the output terminal 34 to the address generation circuit 19. On the other hand, since the input terminal 32 is connected to the clock input of the counter 33, the count value is incremented by +1 each time the block synchronization signal 3 is input from the synchronization signal circuit 13. Therefore, when the parity check circuit 15 determines that there is an error from the above, the content of the block address latch circuit 16 is not loaded into the counter 33, and the block address value in this case is interpolated as the value of the previous block + 1 and the address generation circuit. Is output to. Although the counter with a load is used in the above embodiment, generally, a holding means such as a latch for holding the contents of the block address latch 16 only when the parity check circuit 15 determines that there is no error, and the holding means. If the interpolating circuit is configured by an interpolating unit including an adder or a subtracter that interpolates the contents of the above with the block synchronization signal 3 or another reference signal to a predetermined value, the same operation as the counter 33 can be performed. it can.

【0024】尚、上記補間回路にて上記補間動作を行な
わせた場合、パリティチェック回路15から、記憶回路
21へは前記従来例で示した書き換えフラクが入力され
ないので、誤り訂正回路24では記憶回路21の内容の
内、当該アドレスが示す位置のデータが誤っているもの
として処理され、ブロックアドレスが補間されたことに
より、データの信頼度が失なわれない様に対策されてい
る。
When the interpolating operation is performed by the interpolating circuit, the parity check circuit 15 does not input the rewriting flake shown in the conventional example to the memory circuit 21, so that the error correcting circuit 24 stores the memory circuit. Among the contents of 21, the data at the position indicated by the address is processed as erroneous, and the block address is interpolated, so that the reliability of the data is not lost.

【0025】次に、書き込み制御回路40は、記憶回路
21に対して書き込み信号を出力するので、記憶回路2
1には補間されたアドレスが示す位置にオーディオデー
タが書き込まれる。但し、前記従来例で示した様に誤り
検出回路22でデータに誤り有りと判定された場合、前
記と同様に誤り検出結果も記憶回路21に書き加えられ
る。
Next, since the write control circuit 40 outputs a write signal to the storage circuit 21, the storage circuit 2
In 1, audio data is written at the position indicated by the interpolated address. However, as shown in the above-mentioned conventional example, when the error detection circuit 22 determines that there is an error in the data, the error detection result is also added to the storage circuit 21 as described above.

【0026】実施例2.また、前記従来例で示した様
に、データを2度読み以上する場合、本発明における第
2の発明による実施例を図1に基づいて説明する。な
お、なお、従来例と同一部分は省略する。40は書き込
み制御回路であり、記憶回路21よりアドレス生成回路
19が示す位置にデータと共に書き加えられている上記
書き換えフラグ及び上記誤り検出結果を読み出し、その
内容に基づいて記憶回路21に対して書き込み信号を出
力する様に構成されている。その後、書き換えフラグの
有無を誤り検出結果の有無に優先させて、以下の動作が
行なわれる。
Example 2. Further, as shown in the above-mentioned conventional example, when the data is read twice or more, the second embodiment of the present invention will be described with reference to FIG. Incidentally, the same parts as in the conventional example are omitted. Reference numeral 40 denotes a write control circuit, which reads the above-mentioned rewrite flag and the above-mentioned error detection result that have been added together with data from the memory circuit 21 to the position indicated by the address generation circuit 19, and writes to the memory circuit 21 based on their contents. It is configured to output a signal. Thereafter, the presence or absence of the rewrite flag is prioritized over the presence or absence of the error detection result, and the following operation is performed.

【0027】書き換えフラグ無し、誤り検出結果にお
いてデータ誤りの場合無条件で書き込み信号が出力さ
れ、記憶回路21にオーディオデータが書き込まれると
共に、パリティチェック回路15にて誤り無しのとき書
き換えフラグを書き加え、誤り検出回路22にて誤り有
りの場合、誤り検出結果が書き加えられる。以下、訂正
回路22は上記書き換えフラグが有り、上記誤り検出結
果においてデータ誤り無しの場合正しいデータとして処
理が行なわれる。
If there is no rewrite flag and if there is a data error in the error detection result, a write signal is unconditionally output, the audio data is written to the storage circuit 21, and the rewrite flag is added to the parity check circuit 15 when there is no error. If the error detection circuit 22 has an error, the error detection result is added. Thereafter, the correction circuit 22 has the above-mentioned rewrite flag, and if there is no data error in the above error detection result, the correction circuit 22 processes as correct data.

【0028】書き換えフラグ無し、誤り検出結果にて
データ誤り無しの場合、パリティチェック回路15にて
誤り無しと判定した場合、書き込み信号が出力され、記
憶回路21にオーディオデータが書き込まれると共に、
書き換えフラグを書き加える。このとき誤り検出回路2
2においてデータ誤りと判定した場合は記憶回路21の
内容は書き換えられ、誤り検出結果も書き加えられるの
で、誤り訂正回路22では訂正時に誤りデータとして処
理される。但し、データ誤り無しとしている部分に誤っ
たデータが書き込まれる事になるが、上記より書き換え
フラグ無しの状態とは、記憶回路21にて全く当該アド
レスがアクセスされていないか、若しくはアドレスが所
定の値に補間されて後、書き込まれている場合を示して
いるため、たとえデータ誤り無しであっても信頼度は低
く、誤り訂正回路22における訂正処理段階で見逃し誤
り又は誤訂正を誘発するおそれがあるためである。さら
にたとえ、データ誤りであっても書き込みアドレスが正
しければ全くデータシンボルが誤りでない限り、上記訂
正処理を複数回くり返せば、訂正される可能性が高くな
るためであり、本発明はデータの正確さよりもアドレス
の正確さの方を優先する事も合わせて提案するものであ
る。
When there is no rewriting flag and there is no data error in the error detection result, and when the parity check circuit 15 determines that there is no error, a write signal is output and the audio data is written to the memory circuit 21.
Add the rewrite flag. At this time, the error detection circuit 2
When it is determined that there is a data error in 2, the content of the storage circuit 21 is rewritten and the error detection result is also added, so that the error correction circuit 22 processes it as error data at the time of correction. However, erroneous data will be written in the portion where there is no data error. From the above, the state in which there is no rewrite flag means that the memory circuit 21 has not accessed the address at all, or the address is a predetermined value. Since the case where the data is written after being interpolated into the value, the reliability is low even if there is no data error, and there is a possibility that a miss error or an erroneous correction may be induced in the correction processing stage in the error correction circuit 22. Because there is. Furthermore, even if there is a data error, if the write address is correct, unless the data symbol is completely error, the possibility of being corrected increases if the above correction process is repeated a plurality of times. It is also proposed to give priority to the accuracy of the address rather than the priority.

【0029】書き換えフラグ有りの場合、誤り検出結
果においてデータ誤り有りの場合、パリティチェック回
路15にて誤り無しと判定し、且つ誤り検出回路22に
おける誤り検出結果にてデータ誤り無しと判定した場合
のみ書き込み信号が出力され、記憶回路21にオーディ
オデータが書き込まれると共に書き換えフラグが書き加
えられる。
Only when the rewrite flag is present, when there is a data error in the error detection result, the parity check circuit 15 determines that there is no error, and when the error detection result in the error detection circuit 22 determines that there is no data error. A write signal is output, audio data is written to the storage circuit 21, and a rewrite flag is added.

【0030】書き換えフラグ有り、誤り検出結果にて
データ誤り無しの場合、無条件で書き込み禁止され、書
き換えフラグ及び誤り検出結果も書き加えない。
When the rewrite flag is present and there is no data error in the error detection result, the write is unconditionally prohibited and neither the rewrite flag nor the error detection result is added.

【0031】以上のよう様に本発明では→→→
の順に記憶回路21の内容がより信頼度の高いデータで
書き換えられ、誤り訂正回路22において訂正処理の負
担が軽減される様に構成されている。
As described above, in the present invention, →→→
The contents of the storage circuit 21 are rewritten with more reliable data in this order, and the load of the correction processing in the error correction circuit 22 is reduced.

【0032】実施例3.図1は本発明の実施例1〜4に
おける回転ヘッド形ディジタル信号再生装置の信号処理
部分を示すブロック図である。図において、前記従来例
と同一部分は説明を省略する。18はパリティチェック
回路における誤り検出の結果、誤りと判定された場合、
ブロックアドレスラッチ回路16の内容を補間するアド
レス補間回路である。また、40は記憶回路21へのデ
ータの書き込みを制御する書き込み制御回路である。
Example 3. FIG. 1 is a block diagram showing a signal processing portion of a rotary head type digital signal reproducing apparatus in Embodiments 1 to 4 of the present invention. In the figure, the description of the same parts as those in the conventional example will be omitted. 18 is the result of error detection in the parity check circuit, when it is determined that there is an error,
An address interpolation circuit that interpolates the contents of the block address latch circuit 16. Reference numeral 40 is a write control circuit that controls writing of data to the storage circuit 21.

【0033】図3は上記アドレス補間回路18の内容を
示したもので、31はブロックアドレスラッチ16の内
容を入力する端子、30はパリティチェック回路15に
おける誤り検出結果を入力する端子、32は同期検出回
路13からのブロック同期信号3を入力する端子、37
は入力端子30より入力された上記誤り検出結果におい
て誤りなしと判定された場合に入力端子31より入力さ
れたブロックアドレスを一時記憶するラッチである。3
8はカウンタで上記誤り検出の結果、誤り無しと判定さ
れた場合に、リセットされ、入力端子32より入力され
たブロック同期信号3によってカウントされる。39は
ラッチ37とカウンタ38の内容を加算する加算器、4
2は補間回数判定回路、41は比較器であり、セレクタ
42の出力は34の出力端子よりアドレス生成回路19
に出力され、比較器41の出力は35の出力端子より書
き込み制御回路40へ出力され、36の出力端子より補
間回数判定回路42の出力は書き込み制御回路40へ出
力される。
FIG. 3 shows the contents of the address interpolation circuit 18, wherein 31 is a terminal for inputting the contents of the block address latch 16, 30 is a terminal for inputting an error detection result in the parity check circuit 15, and 32 is a synchronization. A terminal for inputting the block synchronization signal 3 from the detection circuit 13;
Is a latch for temporarily storing the block address input from the input terminal 31 when it is determined that there is no error in the error detection result input from the input terminal 30. Three
A counter 8 is reset when the result of the error detection is determined to be no error, and is counted by the block synchronization signal 3 input from the input terminal 32. 39 is an adder for adding the contents of the latch 37 and the counter 38, 4
2 is an interpolation number determination circuit, 41 is a comparator, and the output of the selector 42 is output from the output terminal 34 of the address generation circuit 19
The output of the comparator 41 is output from the output terminal of 35 to the write control circuit 40, and the output of the interpolation number determination circuit 42 is output from the output terminal of 36 to the write control circuit 40.

【0034】次に動作について説明する。上記パリティ
チェック回路15にて誤り無しと判定された場合、その
判定結果出力は入力端子30に入力され、カウンタ38
がリセットされると共にラッチ37には入力端子31か
ら入力されたブロックアドレスラッチ16の内容が蓄え
られる。以下次のブロックのブロック同期信号3の検出
時に検出信号が入力端子32より入力され、カウンタ3
8はカウントアップされるがその後、パリティチェック
回路15における誤り検出結果に応じて次段の動作が異
なるのでこれらを分けて説明する。
Next, the operation will be described. When the parity check circuit 15 determines that there is no error, the determination result output is input to the input terminal 30 and the counter 38
Is reset and the contents of the block address latch 16 input from the input terminal 31 are stored in the latch 37. Below, when the block synchronization signal 3 of the next block is detected, the detection signal is input from the input terminal 32 and the counter 3
8 is counted up, but after that, the operation of the next stage differs depending on the error detection result in the parity check circuit 15, so these will be described separately.

【0035】上記において誤り無しの場合、入力端子3
0よりブロックAの判定結果出力が入力されるので、ラ
ッチ37にはブロックアドレスラッチ回路16の内容で
あるブロックAのアドレスが蓄えられる。このときカウ
ンタ38はリセットされているので、その値は0であり
加算器39の出力はラッチ37と同一の値即ちブロック
Aのアドレスとなり、出力端子34より出力され、アド
レス生成回路19に入力される。ラッチ37の値と加算
器39の値は比較器41で比較されるが、同一値なの
で、出力端子35より書き込み制御回路へは前記従来例
で示した書き換えフラグを記憶回路21へ書き加える様
に指示が出される。また、補間回数判定回路42はリセ
ットされたカウンタ38の値を入力し補間なしと判定
し、その結果を出力端子36より出力する。
If there is no error in the above, the input terminal 3
Since the determination result output of the block A is input from 0, the address of the block A which is the content of the block address latch circuit 16 is stored in the latch 37. At this time, since the counter 38 is reset, its value is 0, the output of the adder 39 becomes the same value as the latch 37, that is, the address of the block A, which is output from the output terminal 34 and input to the address generation circuit 19. It The value of the latch 37 and the value of the adder 39 are compared by the comparator 41, but since they are the same value, the rewrite flag shown in the above-mentioned conventional example is written to the memory circuit 21 from the output terminal 35 to the write control circuit. Instructions are given. Further, the interpolation number determination circuit 42 inputs the reset value of the counter 38, determines that there is no interpolation, and outputs the result from the output terminal 36.

【0036】次に上記おいてラッチ37にブロックAの
アドレスが入力されており、次のブロックBがパリティ
チェック回路15の誤り検出の結果誤りと判定された場
合について説明する。入力端子30よりカウンタ38の
リセット信号は入力されない、しかもブロックBのブロ
ック同期信号3が入力端子32より入力されると、カウ
ンタ38の値は+1となり、加算器39にてラッチ37
の値と加算され、ブロックBの値=ブロックA+1とな
り、ブロックBの値が+1補間されて出力端子34より
出力される。さらにラッチ37の値と加算器39の値は
比較器41で比較され、上記より異なる値となるので、
出力端子35より書き換えフラグを書き加えるための指
示信号は出力されない。即ち記憶回路21ではアドレス
が補間されたものと見なして処理される。一方補間回数
判定回路42ではカウンタ38の値を入力し、補間回数
1として出力端子36より出力する。
Next, the case where the address of the block A is input to the latch 37 and the next block B is determined to be an error as a result of the error detection of the parity check circuit 15 will be described. When the reset signal of the counter 38 is not input from the input terminal 30 and the block synchronization signal 3 of the block B is input from the input terminal 32, the value of the counter 38 becomes +1 and the adder 39 latches 37.
And the value of block B = block A + 1, and the value of block B is +1 interpolated and output from the output terminal 34. Further, the value of the latch 37 and the value of the adder 39 are compared by the comparator 41 and become different values from the above,
The instruction signal for adding the rewrite flag is not output from the output terminal 35. In other words, the memory circuit 21 processes the address as if it were interpolated. On the other hand, in the interpolation number determination circuit 42, the value of the counter 38 is input and the number of interpolations 1 is output from the output terminal 36.

【0037】以下連続で誤り有りと判定される場合は1
ブロック毎にカウンタ38がカウントアップされその値
とラッチ37の値が加算器39により加算され補間アド
レスとして出力端子34より出力され、補間回数判定回
路42により補間回数が出力端子36より出力される。
以上の動作の後、パリティチェック回路15で誤り無し
と判定された場合、ラッチ37はブロックアドレスラッ
チ16より出力された新しいブロックアドレス値ブロッ
クCで更新されると共にカウンタ38はリセットされ
る。従って加算器39より上記ブロックCが出力され、
比較器41より出力端子35には書き換えフラグを書き
加えるための信号が出力される。このとき、カウンタ3
8はリセットされ、補間回数判定回路42はそれまでの
補間回数値から0となったことを書き込み制御回路40
へ指示する。上記の場合、書き込み制御回路40は0と
なったことが指示されると、0となった時点のアドレス
と0となる直前の補間されたアドレスに1を加えた値が
等しいかどうかを比較する。この結果一致していれば補
間アドレスは正しいものとし、それ迄の補間回数分前へ
さかのぼったアドレスから0となる直前のアドレス迄の
書き換えフラグが書き加えられていない部分に相当する
位置のデータに対して書き換えフラグを書き加える様に
記憶回路21に指示を出す。以上の様に構成されている
ので、前記誤り検出回路22にてデータ誤り無しと判定
されたデータに対してアドレスが補間されたために書き
換えフラグが書き加えられておらず、誤り訂正回路24
で誤りデータとして処理されるのが防止される。
1 if the error is continuously determined.
The counter 38 counts up for each block, and the value of the counter 38 and the value of the latch 37 are added by the adder 39 and output from the output terminal 34 as an interpolation address. The interpolation number determination circuit 42 outputs the interpolation number from the output terminal 36.
After the above operation, when the parity check circuit 15 determines that there is no error, the latch 37 is updated with the new block address value block C output from the block address latch 16 and the counter 38 is reset. Therefore, the block C is output from the adder 39,
A signal for adding the rewrite flag is output from the comparator 41 to the output terminal 35. At this time, the counter 3
8 is reset, and the interpolation count determination circuit 42 indicates that the interpolation count value up to that time has reached 0.
Instruct to. In the above case, when it is instructed that the write control circuit 40 has become 0, the write control circuit 40 compares whether the value obtained by adding 1 to the address at the time when it becomes 0 and the interpolated address immediately before becoming 0 are equal. .. If they match, the interpolation address is correct, and the data at the position corresponding to the part where the rewrite flag is not added from the address traced back the previous number of interpolations to the address immediately before becoming 0. On the other hand, the storage circuit 21 is instructed to write the rewrite flag. With the configuration as described above, since the address is interpolated with respect to the data determined to have no data error by the error detection circuit 22, the rewrite flag is not added and the error correction circuit 24
Are prevented from being processed as error data.

【0038】上記バーストエラー発生により、連続して
アドレス補間が発生し、補間回数が所定の敷値よりも大
きいときは、書き換えフラグを書き加える動作が禁止さ
れ様に構成されているので、上記書き込み制御回路40
における上記アドレス比較動作に対する信頼度を向上さ
せている。
Due to the occurrence of the burst error, address interpolation is continuously generated, and when the number of interpolations is larger than a predetermined threshold value, the operation of adding the rewrite flag is prohibited. Control circuit 40
The reliability of the address comparison operation is improved.

【0039】実施例4.図1は本発明の実施例1〜4に
おける回転ヘッド形ディジタル信号再生装置の信号処理
部分を示すブロック図である。図において、前記従来例
と同一部分は説明を省略する。18はアドレス補間回
路、40は書きき込み制御回路、22は誤り判定回路で
ある。図4は本発明の実施例4を示す図、いわば上記ア
ドレス補間回路18と誤り訂正回路22の内容を示した
もので、図において、45はパリティチェック回路15
にて誤り無しと判定された場合、判定結果を入力する端
子、46はブロックアドレスラッチ回路16の内容を入
力する端子、47はラッチ、48は復調されたPCMデ
ータ7を入力する端子である。49は図7に示した2ブ
ロック分のPCMデータ7の内偶数シンボルデータを用
いてデータ誤りを検出する偶数シンボル誤り判定回路、
50は上記PCMデータ7のうち奇数シンボルデータを
用いてデータ誤りを検出する奇数シンボル誤り判定回
路、51は各ブロック毎にブロック同期信号3が検出さ
れる時点において、偶数、奇数シンボル誤り判定回路4
9、50の誤り検出の結果双方共に誤り無しのときデー
タ誤り無しと判定する判定回路、52は上記判定回路の
出力とラッチ47の内容に所定の値を加えたものとを比
較する比較器、53はセレクタ、54、55は出力端子
である。
Example 4. FIG. 1 is a block diagram showing a signal processing portion of a rotary head type digital signal reproducing apparatus in Embodiments 1 to 4 of the present invention. In the figure, the description of the same parts as those in the conventional example will be omitted. Reference numeral 18 is an address interpolation circuit, 40 is a writing control circuit, and 22 is an error determination circuit. FIG. 4 is a diagram showing a fourth embodiment of the present invention, so to speak, showing the contents of the address interpolation circuit 18 and the error correction circuit 22, in which 45 is a parity check circuit 15.
When it is determined that there is no error in, the terminal for inputting the determination result, 46 is a terminal for inputting the contents of the block address latch circuit 16, 47 is a latch, and 48 is a terminal for inputting the demodulated PCM data 7. Reference numeral 49 is an even symbol error determination circuit that detects a data error using even symbol data of the PCM data 7 for two blocks shown in FIG.
Reference numeral 50 is an odd symbol error judgment circuit for detecting a data error using the odd symbol data of the PCM data 7, 51 is an even and odd symbol error judgment circuit 4 at the time when the block synchronization signal 3 is detected for each block.
A determination circuit that determines that there is no data error when both of the error detection results of 9 and 50 are error-free, 52 is a comparator that compares the output of the determination circuit with the content of the latch 47 to which a predetermined value is added, Reference numeral 53 is a selector, and 54 and 55 are output terminals.

【0040】次に動作について説明する。ブロックAが
再生された時パリティチェック回路15にて誤り無しと
判定された結果が入力端子45より入力されると入力端
子46からブロックアドレスラッチ16の内容であるブ
ロックAのアドレスがラッチ47に入力される。セレク
タ53では、入力端子45に上記判定結果が入力され、
ラッチ47の値を出力する様に選択され、出力端子54
よりアドレス生成回路19に入力される。よって記憶回
路21において上記ブロックAのアドレスが示す位置に
データが書き込まれると共に従来例で示した書き換えフ
ラグも書き加えられる。
Next, the operation will be described. When the block A is reproduced and the result determined by the parity check circuit 15 that there is no error is input from the input terminal 45, the address of the block A which is the content of the block address latch 16 is input from the input terminal 46 to the latch 47. To be done. In the selector 53, the above determination result is input to the input terminal 45,
Selected to output the value of latch 47, output terminal 54
Is input to the address generation circuit 19. Therefore, the data is written in the position indicated by the address of the block A in the memory circuit 21, and the rewrite flag shown in the conventional example is also added.

【0041】次に次のブロックBにおいてパリティチェ
ック回路15にて誤り有りと判定された場合、入力端子
45からは判定結果は入力されないのでラッチ47の値
は更新されず、またセレクタ53は比較器52の値が出
力端子54に出力される様に構成されている。一方入力
端子48からは、上記より復調データが入力され、図7
で示した2ブロック分のデータの内偶数シンボルは偶数
シンボル誤り判定回路49でデータ誤りが検出され、奇
数シンボルは奇数シンボル誤り判定回路50でデータ誤
りが検出される。上記データ誤り判定は、入力端子48
より、図7で示した様に偶数ブロック、奇数ブロックの
順にPCMデータ7が入力され、奇数ブロックの最終シ
ンボルデータP7 が入力された時点で誤り有無の判定が
可能となり、その結果が出力される。判定回路51はそ
の時偶数及び奇数シンボル誤り判定回路49、50双方
のデータ誤り判定結果について共に誤り無しと判定す
る。そこでラッチ47に入力されている前のブロックブ
ロックAのアドレスが比較器52のA入力に入力される
と、偶数である場合、判定回路51で誤り無しと判定さ
れた場合は、図7で示したデータ構成より上記ブロック
Bのアドレス値は奇数でありしかもブロックAのアドレ
ス値を+1したものである。従って、比較器52にて上
記の場合、ラッチ47の値は+1されてセレクタ53に
出力され、出力端子54よりアドレス生成回路19に出
力される。また、出力端子55からは書き換えフラグを
書き加えるための指示信号が書き込み制御回路40へ出
力されるので、記憶回路21ではデータが書き込まれる
と共に書き換えフラグも書き加えられる。
When the parity check circuit 15 determines that there is an error in the next block B, the determination result is not input from the input terminal 45, so the value of the latch 47 is not updated, and the selector 53 causes the comparator to operate. The value of 52 is output to the output terminal 54. On the other hand, the demodulated data is input from the above from the input terminal 48, and
In the even-numbered symbols of the data of the two blocks shown by, the even-numbered symbol error determination circuit 49 detects a data error, and in the odd-numbered symbols, the odd-numbered symbol error determination circuit 50 detects a data error. The above-mentioned data error judgment is performed by the input terminal 48.
As a result, as shown in FIG. 7, the PCM data 7 is input in the order of even-numbered blocks and odd-numbered blocks, and when the final symbol data P 7 of odd-numbered blocks is input, it is possible to determine whether or not there is an error, and the result is output. It The determination circuit 51 then determines that there is no error in both the data error determination results of both the even and odd symbol error determination circuits 49 and 50. Therefore, when the address of the previous block block A input to the latch 47 is input to the A input of the comparator 52, if it is an even number, or if the determination circuit 51 determines that there is no error, it is shown in FIG. Due to the data structure, the address value of the block B is an odd number and the address value of the block A is +1. Therefore, in the above case, the value of the latch 47 is incremented by 1 in the comparator 52, output to the selector 53, and output from the output terminal 54 to the address generation circuit 19. Further, since the output terminal 55 outputs the instruction signal for adding the rewrite flag to the write control circuit 40, the data is written in the memory circuit 21 and the rewrite flag is also added.

【0042】次にラッチ47に入力されている前のブロ
ック、ブロックAのアドレス値が奇数の場合、ラッチ4
7の値は比較器52にて+1されてセレクタ53に出力
され、出力端子54よりアドレス生成回路19に出力さ
れる。従って出力されるブロックBのアドレス値はブロ
ックAのアドレス値を+1した偶数値をとるが、偶数シ
ンボルデータが入力され終った時点では、判定回路51
は、誤り判定を行なっていないので、比較器52から出
力端子55へは書き換えフラグを書き加えるための指示
信号は出力されない。従って、記憶回路21へはデータ
のみ書き込まれる。次にその次のブロック、ブロックC
が入力された時点においては、パリティチェック回路1
5における誤り検出の結果、誤り無しの場合は、ラッチ
47にはブロックCのアドレス値が入力される。比較器
52はこの時点でラッチ47の値が再び奇数であるた
め、ラッチ47が更新される前後の値を比較して+2で
あり、判定回路51の出力がせ誤り無しであれば、上記
ブロックBのアドレスに相当する記憶回路21のデータ
に対して書き換えフラグを書き加える指示信号が出力端
子55より書き込み制御回路40に出される。但し、上
記にラッチ47が更新されず、比較器52にて更新前後
の値が等しいとき又は判定回路51の出力が誤り有りの
ときは上記指示信号は出力端子55へは出力されない。
以上の様にして2ブロックを単位として誤り訂正の為の
符号化がなされているデータに対して、いずれか一方の
ブロックのアドレス値に誤りが有る場合、データ誤り検
出の結果、誤り無しと判定された場合、誤り無しである
ブロックのアドレス値をもとに他方のアドレスが補間さ
れる様に構成されている。
Next, when the address value of the previous block, block A, input to the latch 47 is an odd number, the latch 4
The value of 7 is incremented by 1 in the comparator 52, output to the selector 53, and output from the output terminal 54 to the address generation circuit 19. Therefore, the output address value of the block B takes an even value obtained by adding 1 to the address value of the block A, but at the time when the input of the even symbol data ends, the determination circuit 51
In this case, since no error determination is made, the instruction signal for adding the rewrite flag is not output from the comparator 52 to the output terminal 55. Therefore, only data is written in the memory circuit 21. Next block, block C
Is input, the parity check circuit 1
If there is no error as a result of the error detection in 5, the address value of the block C is input to the latch 47. Since the value of the latch 47 is odd again at this point, the comparator 52 compares the values before and after the latch 47 is updated and is +2. An instruction signal for adding a rewrite flag to the data in the memory circuit 21 corresponding to the address B is output from the output terminal 55 to the write control circuit 40. However, when the latch 47 is not updated as described above and the values before and after the update are the same in the comparator 52 or when the output of the determination circuit 51 has an error, the instruction signal is not output to the output terminal 55.
As described above, when there is an error in the address value of one of the blocks that have been coded for error correction in units of two blocks, it is determined that there is no error as a result of data error detection. If so, the other address is interpolated based on the address value of the block having no error.

【0043】[0043]

【発明の効果】本発明における第1の発明による上記実
施例1においては、上記ブロックアドレスの誤り判定の
結果、誤り無しのときに上記ブロックアドレス値を保持
する手段を設け、又誤り有りのときに上記保持手段の内
容を所定値に変更する、補間手段を設けたことにより、
データに誤りが無く、ブロックアドレスが誤りの場合上
記補間手段によってアドレスが補間されて、記憶手段に
取り込まれる様に構成したので、正しいデータが遺棄さ
れるのが防止でき、又アドレスを補間して記憶手段にデ
ータを書き込む際は誤り検出信号を書き加える様に構成
したので、記憶手段内のデータを誤り訂正する際には、
上記補間アドレス位置では誤り検出信号が存在するがデ
ータが正しい状態として処理されるので、誤り検出信号
に基づいた訂正(イレージャ訂正)、誤り検出信号を用
いない訂正(エラー訂正)いずれにおいても訂正時の負
担が軽減されるという効果がある。
In the first embodiment according to the first aspect of the present invention, means is provided for holding the block address value when there is no error as a result of the block address error determination, and when there is an error. By providing the interpolation means for changing the content of the above holding means to a predetermined value,
If there is no error in the data and the block address is incorrect, the address is interpolated by the above-mentioned interpolating means and taken into the storage means, so that correct data can be prevented from being discarded, and the address can be interpolated. Since the error detection signal is added when the data is written in the storage means, when the data in the storage means is error-corrected,
Although there is an error detection signal at the above interpolation address position, the data is processed as being in a correct state, so correction is performed in both correction based on the error detection signal (erasure correction) and correction not using the error detection signal (error correction). This has the effect of reducing the burden on the user.

【0044】本発明における第2の発明による実施例2
においては、回転ヘッドを複数回走査させてデータを2
度読み以上する場合、ブロックアドレスの誤り検出手段
とデータの誤り検出手段と、ブロックアドレスの誤り検
出結果及びデータの誤り検出結果に対して、1回目の検
出結果と2回目以降の検出結果を比較してデータを記憶
手段内に書き込むか否かを決定する手段を設けたので、
同一データを2度読み以上することによって、記憶手段
の内容をより誤りの無いデータに書き換えることがで
き、上記記憶手段の誤り訂正時には上記より信頼度の高
いデータが残るので誤り訂正時の負担を軽減できるとい
う効果がある。
Embodiment 2 according to the second invention of the present invention
In this case, the rotary head is scanned multiple times and the data is
When reading more than once, the first detection result and the second and subsequent detection results are compared with the block address error detection means, the data error detection means, the block address error detection result, and the data error detection result. Since a means for deciding whether to write the data in the storage means is provided,
By reading the same data twice or more, the contents of the storage means can be rewritten to more error-free data, and when the error correction of the storage means, the data with higher reliability remains, so that the burden of error correction is increased. There is an effect that it can be reduced.

【0045】本発明における第3の発明による実施例3
においては、ブロックアドレスの誤り検出手段と該誤り
検出手段の検出の結果誤り無しと判定されたブロックア
ドレスを保持する手段と、誤り無しの検出を基準に以後
のブロックアドレスの誤り回数を計測する手段及び保持
手段と計測手段の計測値を加算する手段を備えたアドレ
ス補間回路を設けたので、連続してブロックアドレスが
誤っているときにアドレスを補間することができるので
その間の記憶手段に入力されるべきデータを失わずにす
み、またブロックアドレスの連続誤りの後、正しいブロ
ックアドレスが上記保持手段に入力された場合、上記加
算手段の加算値と保持手段の内容を比較する手段を設
け、その比較結果によって上記アドレスの連続補間が正
しいか否かを判定し、正しくないときは誤り検出信号を
記憶手段に付加する様に構成したので、アドレスが補間
されたことによる誤り訂正時の誤訂正、誤りの誤検出も
合わせて防止できるという効果がある。
Embodiment 3 according to the third invention of the present invention
In the block address error detecting means, a means for holding the block address determined to be error-free as a result of the detection by the error detecting means, and a means for measuring the number of error of the block address thereafter on the basis of the error-free detection. Further, since the address interpolating circuit having the holding means and the means for adding the measurement values of the measuring means is provided, the addresses can be interpolated when the block addresses are continuously incorrect, so that the addresses are input to the storage means in between. If the correct block address is input to the holding means after the continuous error of the block addresses, the means for comparing the added value of the adding means with the content of the holding means is provided. Based on the comparison result, it is determined whether or not the continuous interpolation of the above addresses is correct, and if not, an error detection signal is added to the storage means. Since it is configured to, address erroneous when error correction by the interpolated correction, there is an effect that prevents also combined false detection errors.

【0046】本発明における第4の発明による実施例4
においては、ブロックアドレスの誤りを検出する第1の
誤り判定手段と該第1の誤り判定手段が誤り無しを判定
したときに上記ブロックアドレスを保持する保持手段
と、複数ブロックを1単位ブロックとして誤り検出の符
号化がなされ、該単位ブロック内のデータの誤りを検出
する第2の誤り判定手段と、上記第1の誤り判定手段が
誤り有りを検出し、当該ブロックアドレスが誤りである
ときに、第2の誤り判定手段においてデータに誤り無し
と判定された場合、上記保持手段に保持されている内容
に基づいて、上記誤りと判定されたブロックアドレスを
補間する補間手段を設けたので、上記単位ブロック内に
てデータに誤り無しと判定された場合、上記保持手段内
に上記単位ブロック内の少なくとも1つのブロックアド
レスが保持されているならば、他のブロックアドレスを
補間することができるので、データを記憶手段内のブロ
ックアドレスによって示された所定の位置に取り込むこ
とができ、正しいデータを効率よく得ることができるの
で、上記記憶手段の誤り訂正を行なう場合の負担が軽減
されるという効果がある。
Embodiment 4 according to the fourth invention of the present invention
, A first error determination means for detecting an error in a block address, a holding means for holding the block address when the first error determination means determines that there is no error, and an error with a plurality of blocks as one unit block. When the detection encoding is performed and the second error determining means for detecting an error in the data in the unit block and the first error determining means detect an error and the block address is in error, When the second error determining means determines that the data has no error, an interpolating means for interpolating the block address determined as the error based on the contents held in the holding means is provided, and therefore the unit When it is determined that there is no error in the data in the block, at least one block address in the unit block is held in the holding unit. Then, since another block address can be interpolated, the data can be taken into a predetermined position indicated by the block address in the storage means, and correct data can be efficiently obtained. This has the effect of reducing the burden of error correction.

【図面の簡単な説明】[Brief description of drawings]

【図1】本発明の実施例1〜4における回転ヘッド形デ
ィジタル信号再生装置の信号処理部分を示すブロック図
である。
FIG. 1 is a block diagram showing a signal processing portion of a rotary head type digital signal reproducing apparatus according to embodiments 1 to 4 of the present invention.

【図2】本発明の実施例1を示す図である。FIG. 2 is a diagram showing a first embodiment of the present invention.

【図3】本発明の実施例3を示す図である。FIG. 3 is a diagram showing Embodiment 3 of the present invention.

【図4】本発明の実施例4を示す図である。FIG. 4 is a diagram showing Embodiment 4 of the present invention.

【図5】一般的な回転ヘッド形ディジタル信号再生装置
におけるテープフォーマットを示す図である。
FIG. 5 is a diagram showing a tape format in a general rotary head type digital signal reproducing apparatus.

【図6】図5のテープフォーマットにおけるPCMデー
タブロック及びW1 、W2 フォーマットを示す図であ
る。
FIG. 6 is a diagram showing PCM data blocks and W 1 and W 2 formats in the tape format of FIG. 5;

【図7】オーディオデータ及びCl符号の構成を示す図
である。
FIG. 7 is a diagram showing a configuration of audio data and a Cl code.

【図8】従来の回転ヘッド形ディジタル信号再生装置に
おける再生回路を示すブロック図である。
FIG. 8 is a block diagram showing a reproducing circuit in a conventional rotary head type digital signal reproducing device.

【符号の説明】[Explanation of symbols]

15 パリティチェック回路 16 ブロックアドレスラッチ回路 18 アドレス補間回路 19 アドレス生成回路 21 記憶回路 22 誤り判定回路 33、38 カウンタ 37、47 ラッチ 39 加算器 40 書き込み制御回路 41、52 比較器 42 補間回数判定回路 51 判定回路 53 セレクタ 15 parity check circuit 16 block address latch circuit 18 address interpolation circuit 19 address generation circuit 21 storage circuit 22 error determination circuit 33, 38 counter 37, 47 latch 39 adder 40 write control circuit 41, 52 comparator 42 interpolation number determination circuit 51 Judgment circuit 53 Selector

Claims (4)

【特許請求の範囲】[Claims] 【請求項1】 記録トラックに複数のデータシンボルか
らなる複数のブロックを有する記録媒体を再生する再生
装置において、上記ブロック毎にブロック番地信号の誤
りを検出する第1の誤り検出手段と、上記ブロック毎に
上記データシンボルの誤りを検出する第2の誤り検出手
段と、上記第1の誤り検出手段の誤り検出において誤り
無しと判定された場合、上記ブロック番地信号を保持す
る保持手段と、上記第1の誤り検出手段の誤り検出おい
て誤り有りと判定された場合、上記保持手段の内容に基
づいて、上記ブロック番地信号を補間する手段と、該補
間手段によって補間されたブロック番地信号に基づい
て、上記データシンボルを記憶手段に取り込むと共に第
2の誤り検出手段における誤り検出結果に上記ブロック
番地信号が補間されていることを示す補間フラグを付加
し、上記記憶手段内の誤り訂正時に上記第2の誤り検出
手段の誤り検出結果と上記補間フラグを用いて誤り訂正
が行なわれる様に構成したことを特徴とする回転ヘッド
形ディジタル信号再生装置。
1. A reproducing apparatus for reproducing a recording medium having a plurality of blocks of a plurality of data symbols on a recording track, the first error detecting means for detecting an error of a block address signal for each block, and the block. Second error detecting means for detecting an error in the data symbol for each time; holding means for holding the block address signal when it is determined that there is no error in the error detection of the first error detecting means; If it is determined that there is an error in the error detection of the error detection means of No. 1, the means for interpolating the block address signal based on the content of the holding means, and the block address signal interpolated by the interpolation means , The data symbol is taken into the storage means, and the block address signal is interpolated in the error detection result of the second error detection means. And an interpolation flag indicating that the error is stored in the storage means, and the error correction result is corrected by using the error detection result of the second error detection means and the interpolation flag. Rotating head type digital signal reproducing device.
【請求項2】 記録トラックに複数のデータシンボルか
らなる複数のブロックを有する記録媒体を回転ヘッドを
用いて記録時の複数倍の速度で走査し、複数回上記記録
トラックが再生される様に構成された再生装置におい
て、上記ブロック毎にブロック番地信号の誤りを検出す
る第1の誤り検出手段と、上記ブロック毎に上記データ
シンボルの誤りを検出する第2の誤り検出手段と、上記
第1及び第2の誤り検出手段の誤り検出結果を保持する
保持手段と、上記保持手段に保持されている内容と上記
第1及び第2の誤り検出手段の誤り検出結果に基づいて
記憶手段内に上記データシンボルを選択して取り込む制
御手段を備え、上記保持手段の内容に基づいて上記記憶
手段内の誤り訂正が行なわれる様に構成したことを特徴
とする回転ヘッド形ディジタル信号再生装置。
2. A structure in which a recording medium having a plurality of blocks of a plurality of data symbols on a recording track is scanned by a rotary head at a speed multiple times that at the time of recording to reproduce the recording track a plurality of times. In the reproduced device, first error detecting means for detecting an error in the block address signal for each block, second error detecting means for detecting an error in the data symbol for each block, and the first and second Holding means for holding the error detection result of the second error detecting means, the contents held in the holding means, and the data stored in the storing means based on the error detection results of the first and second error detecting means. A rotary head type device characterized in that it comprises control means for selecting and loading symbols and is constructed so that error correction in the storage means is carried out based on the contents of the holding means. Digital signal reproduction device.
【請求項3】 記録トラックに複数のデータシンボルか
らなる複数のブロッを有する記録媒体を再生する再生装
置において、上記ブロック毎にブロック番地信号の誤り
を検出する誤り検出手段と該誤り検出手段の誤り検出結
果、誤り無しと判定された上記ブロック番地信号を保持
する保持手段、上記誤り検出手段において、連続して誤
りが検出される場合、誤りが検出されたブロックの数を
計測する計測手段と、該計測手段の計測値と上記保持手
段に保持されているブロック番地信号を加算する加算手
段と、加算手段の加算結果に基づいて上記誤り検出手段
にて誤りと判定されたブロック番地信号を補間する補間
手段と、上記保持手段と加算手段の内容を比較して、上
記補間手段の補間結果を評価する補間ブロック評価手段
を備え上記補間ブロック評価手段にて上記補間手段の補
間結果に誤りのあるとき、上記補間されたブロック番地
信号に対応する上記データシンボルを誤りとする様に構
成したことを特徴とする回転ヘッド形ディジタル信号再
生装置。
3. A reproducing apparatus for reproducing a recording medium having a plurality of blocks composed of a plurality of data symbols on a recording track, an error detecting means for detecting an error of a block address signal for each block, and an error of the error detecting means. As a result of the detection, holding means for holding the block address signal determined to have no error, the error detecting means, when errors are continuously detected, measuring means for measuring the number of blocks in which an error is detected, Addition means for adding the measured value of the measuring means and the block address signal held in the holding means, and the block address signal determined to be erroneous by the error detecting means based on the addition result of the adding means are interpolated. The interpolation block is provided with interpolation block evaluation means for comparing the contents of the holding means and the addition means to evaluate the interpolation result of the interpolation means. When the clock evaluation means has an error in the interpolation result of the interpolation means, the data symbol corresponding to the interpolated block address signal is made to be an error. apparatus.
【請求項4】 記録トラックに複数のデータシンボルか
らなる複数のブロックを有し、複数ブロックを1単位と
して上記データシンボルに対して誤り検出の為の符号化
がなされた記録媒体を再生する再生装置において、上記
ブロック毎にブロック番地信号の誤りを検出する第1の
誤り検出手段と、該誤り検出手段の誤り検出の結果、誤
り無しと検出された上記ブロック番地信号を保持する保
持手段と、上記データシンボルの誤りを検出する第2の
誤り検出手段と該第2の誤り検出手段において、上記単
位ブロック内の上記データシンボルが誤り無しと判定さ
れ、かつ該単位ブロック内のブロック番地信号が上記第
1の誤り判定手段において誤りと判定されたときに、上
記保持手段の内容に基づいて誤った上記ブロック番地信
号を補間する補間手段を備え、上記単位ブロック内のブ
ロック番地信号が少なくとも1つは保持手段に保持され
ている場合に他のブロック番地信号を補間できる様に構
成したことを特徴とする回転ヘッド形ディジタル信号再
生装置。
4. A reproducing apparatus for reproducing a recording medium having a plurality of blocks of a plurality of data symbols on a recording track, the plurality of blocks being one unit, and the data symbols being encoded for error detection. In the above, first error detecting means for detecting an error in the block address signal for each block, holding means for holding the block address signal detected as having no error as a result of error detection by the error detecting means, The second error detecting means for detecting an error in the data symbol and the second error detecting means determine that the data symbol in the unit block is error-free, and the block address signal in the unit block is the first address. When the error determining means of No. 1 determines an error, the interpolation means for interpolating the erroneous block address signal based on the contents of the holding means. A rotary head type digital signal reproducing apparatus having a stage so that when at least one block address signal in the unit block is held in a holding means, another block address signal can be interpolated. ..
JP9763092A 1992-04-17 1992-04-17 Rotary head type digital signal reproducing device Pending JPH05298606A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP9763092A JPH05298606A (en) 1992-04-17 1992-04-17 Rotary head type digital signal reproducing device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP9763092A JPH05298606A (en) 1992-04-17 1992-04-17 Rotary head type digital signal reproducing device

Publications (1)

Publication Number Publication Date
JPH05298606A true JPH05298606A (en) 1993-11-12

Family

ID=14197491

Family Applications (1)

Application Number Title Priority Date Filing Date
JP9763092A Pending JPH05298606A (en) 1992-04-17 1992-04-17 Rotary head type digital signal reproducing device

Country Status (1)

Country Link
JP (1) JPH05298606A (en)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2002197809A (en) * 2001-08-31 2002-07-12 Olympus Optical Co Ltd Information reproducing system
JP2007043518A (en) * 2005-08-04 2007-02-15 Sony Corp Information processing apparatus and method, and program

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS60101766A (en) * 1983-11-08 1985-06-05 Ricoh Co Ltd Address detection system
JPS61133080A (en) * 1984-11-30 1986-06-20 Mitsubishi Electric Corp Digital signal processor
JPS61190755A (en) * 1985-02-20 1986-08-25 Hitachi Ltd Address circuit
JPS61211879A (en) * 1985-03-16 1986-09-19 Sanyo Electric Co Ltd Rotating head type digital tape recorder
JPH0237506A (en) * 1988-07-28 1990-02-07 Matsushita Electric Ind Co Ltd Reproducing device
JPH03116403A (en) * 1990-04-06 1991-05-17 Sony Corp Rotary head type recording and reproducing device

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS60101766A (en) * 1983-11-08 1985-06-05 Ricoh Co Ltd Address detection system
JPS61133080A (en) * 1984-11-30 1986-06-20 Mitsubishi Electric Corp Digital signal processor
JPS61190755A (en) * 1985-02-20 1986-08-25 Hitachi Ltd Address circuit
JPS61211879A (en) * 1985-03-16 1986-09-19 Sanyo Electric Co Ltd Rotating head type digital tape recorder
JPH0237506A (en) * 1988-07-28 1990-02-07 Matsushita Electric Ind Co Ltd Reproducing device
JPH03116403A (en) * 1990-04-06 1991-05-17 Sony Corp Rotary head type recording and reproducing device

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2002197809A (en) * 2001-08-31 2002-07-12 Olympus Optical Co Ltd Information reproducing system
JP2007043518A (en) * 2005-08-04 2007-02-15 Sony Corp Information processing apparatus and method, and program
US7822203B2 (en) 2005-08-04 2010-10-26 Sony Corporation Method, apparatus, and program for processing information
JP4582411B2 (en) * 2005-08-04 2010-11-17 ソニー株式会社 Information processing apparatus and method, and program

Similar Documents

Publication Publication Date Title
US4910736A (en) Encoding method and apparatus for recording data with an identification code and an error check code
US6222980B1 (en) Apparatus for generating time code signal
EP0278702B1 (en) Apparatus for reproducing a digital signal
EP0336424B1 (en) Data signals reproducing apparatus for helical scan recording
KR910008396B1 (en) Memory control system
US4492989A (en) Time base correcting apparatus
US4451921A (en) PCM Signal processing circuit
US6522831B2 (en) Reproducing apparatus
JP2574740B2 (en) PCM signal reproduction device
US5228041A (en) Sync signal detection system in a memory system for recording and reproducing block unit data
JPH05298606A (en) Rotary head type digital signal reproducing device
CA2022024C (en) Decoder apparatus
US5276561A (en) Apparatus for reproducing digital signal
JPS63160068A (en) Correcting device for time axis of digital signal
JPH01100774A (en) Digital signal reproducing device
JPS62256270A (en) Error correction device
JPH09330569A (en) Method and apparatus for reproducing digital signal
JP2959320B2 (en) ID code detection method and ID code detection device
JP2600152B2 (en) Block address detection circuit
JPH05290522A (en) Rotary head digital signal regenerating device
US4864571A (en) Information recording/reproducing apparatus with prioritized read out
JP2606202B2 (en) Playback device
JPH0684291A (en) Error measuring device
JPS63122067A (en) Address reproducing device
EP0410897A2 (en) Apparatus for reproducing digital signal