JPH05183813A - 映像合成装置 - Google Patents
映像合成装置Info
- Publication number
- JPH05183813A JPH05183813A JP3359917A JP35991791A JPH05183813A JP H05183813 A JPH05183813 A JP H05183813A JP 3359917 A JP3359917 A JP 3359917A JP 35991791 A JP35991791 A JP 35991791A JP H05183813 A JPH05183813 A JP H05183813A
- Authority
- JP
- Japan
- Prior art keywords
- video
- section
- input
- signal
- key signal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Landscapes
- Controls And Circuits For Display Device (AREA)
- Image Processing (AREA)
- Studio Circuits (AREA)
- Editing Of Facsimile Originals (AREA)
Abstract
(57)【要約】
【目的】 映像メモリに映像を書き込み、読み出しアド
レスを操作することによって、映像信号の乗算及び加算
回路なしに映像合成できるようにする。 【構成】 複数の映像信号を夫々メモリA〜N部4,
5,6に書き込む読み出しアドレス発生部8は、入力さ
れるキー信号のレベルと、複数のキーが入力され、それ
らが重なった場合、どちらを優先させるかを示している
プライオリティー信号によってどのメモリからの映像を
読み出せばよいかを判断し、必要なアドレスを発生す
る。これによって、メモリA〜N部3,4,5から読み
出される映像信号は、キー信号のレベルによって切り替
えることができるため、映像合成の機能を有する。
レスを操作することによって、映像信号の乗算及び加算
回路なしに映像合成できるようにする。 【構成】 複数の映像信号を夫々メモリA〜N部4,
5,6に書き込む読み出しアドレス発生部8は、入力さ
れるキー信号のレベルと、複数のキーが入力され、それ
らが重なった場合、どちらを優先させるかを示している
プライオリティー信号によってどのメモリからの映像を
読み出せばよいかを判断し、必要なアドレスを発生す
る。これによって、メモリA〜N部3,4,5から読み
出される映像信号は、キー信号のレベルによって切り替
えることができるため、映像合成の機能を有する。
Description
【0001】
【産業上の利用分野】本発明は映像の一部分を抽出し
て、別の映像を嵌め込み合成する映像合成装置に関す
る。
て、別の映像を嵌め込み合成する映像合成装置に関す
る。
【0002】
【従来の技術】図8は従来の映像合成装置のうち、2つ
の映像を合成するものを示すブロック図である。映像入
力A部15と映像入力B部16に異なった映像信号が入
力される。キー信号入力部17には図4にその一例を示
すキー信号が入力される。キー信号入力部17から入力
されたキー信号はキー信号のレベル検出部20に入力さ
れる。キー信号レベル検出部20ではキー信号のレベル
が低い場合は信号“1”を、高い場合は信号“0”を乗
算A部18に対して出力し、キー信号のレベルが低い場
合には信号“0”を、高い場合には信号“1”を乗算B
部19に対して出力する。
の映像を合成するものを示すブロック図である。映像入
力A部15と映像入力B部16に異なった映像信号が入
力される。キー信号入力部17には図4にその一例を示
すキー信号が入力される。キー信号入力部17から入力
されたキー信号はキー信号のレベル検出部20に入力さ
れる。キー信号レベル検出部20ではキー信号のレベル
が低い場合は信号“1”を、高い場合は信号“0”を乗
算A部18に対して出力し、キー信号のレベルが低い場
合には信号“0”を、高い場合には信号“1”を乗算B
部19に対して出力する。
【0003】乗算A部18では映像入力A部15を介し
て入力された映像信号と、キー信号レベル検出部20が
出力した信号を乗算し、この乗算結果を加算部21へ出
力する。乗算B部19では映像入力B部16を介して入
力された映像信号と、キー信号レベル検出部20が出力
した信号を乗算し、この乗算結果を加算部21へ出力す
る。加算部21では乗算A部18と乗算B部19から出
力された信号を加算してこの加算結果を出力部22へ出
力する。
て入力された映像信号と、キー信号レベル検出部20が
出力した信号を乗算し、この乗算結果を加算部21へ出
力する。乗算B部19では映像入力B部16を介して入
力された映像信号と、キー信号レベル検出部20が出力
した信号を乗算し、この乗算結果を加算部21へ出力す
る。加算部21では乗算A部18と乗算B部19から出
力された信号を加算してこの加算結果を出力部22へ出
力する。
【0004】この信号の波形はキー信号のレベルが低い
部分では映像入力A部15から入力された映像信号とな
り、キー信号のレベルが高い部分では映像信号入力B部
16から入力された映像信号となる。
部分では映像入力A部15から入力された映像信号とな
り、キー信号のレベルが高い部分では映像信号入力B部
16から入力された映像信号となる。
【0005】以上の説明は、2つの映像を合成する映像
合成装置についてのものであるが、図9はN個の映像を
合成するときの映像合成装置を示す。この場合、前述の
2つの映像を合成する映像合成部をN−1個カスケード
に接続する必要がある。また、映像を合成する場合に、
映像が重なるときは、どの映像が上になるかを自由に選
択するためには、映像合成部への入力の前に映像切替部
26及びキー切替部30を設けることが必要になる。
合成装置についてのものであるが、図9はN個の映像を
合成するときの映像合成装置を示す。この場合、前述の
2つの映像を合成する映像合成部をN−1個カスケード
に接続する必要がある。また、映像を合成する場合に、
映像が重なるときは、どの映像が上になるかを自由に選
択するためには、映像合成部への入力の前に映像切替部
26及びキー切替部30を設けることが必要になる。
【0006】
【発明が解決しようとする課題】しかしながら、上述し
た従来の映像合成装置においては、N個の映像を合成
し、その重なり順(プライオリティー)を自由に変更で
きるようにするには、2つの乗算器と1つの加算器で構
成される映像合成装置をN−1個カスケードに接続し、
入力部に映像切替器26を設ける必要があり、回路構成
が複雑であるという問題点がある。
た従来の映像合成装置においては、N個の映像を合成
し、その重なり順(プライオリティー)を自由に変更で
きるようにするには、2つの乗算器と1つの加算器で構
成される映像合成装置をN−1個カスケードに接続し、
入力部に映像切替器26を設ける必要があり、回路構成
が複雑であるという問題点がある。
【0007】本発明はかかる問題点に鑑みてなされたも
のであって、乗算器及び加算器並びに映像切換器を不要
とし、回路構成を簡素化することができる映像合成装置
を提供することを目的とする。
のであって、乗算器及び加算器並びに映像切換器を不要
とし、回路構成を簡素化することができる映像合成装置
を提供することを目的とする。
【0008】
【課題を解決するための手段】本発明に係る映像合成装
置は、複数の映像信号を入力する映像入力A〜N部と、
前記映像入力A〜N部から入力された映像信号を前記映
像入力A〜N部に対応して記憶するメモリA〜N部と、
このメモリA〜N部に書き込みアドレスを供給する書き
込みアドレス発生部と、複数のキー信号を入力するキー
信号入力A〜M部と、このキー信号入力A〜M部から入
力されたキー信号のレベルをキー信号入力A〜M部に対
応して検出するキー信号レベル検出A〜M部と、複数の
映像のはめ込み合成を行うときのプライオリティー情報
を入力するプライオリティー信号入力部と、前記キー信
号レベル検出A〜M部からの信号と前記プライオリティ
ー信号入力部から入力される信号によって前記メモリA
〜N部に読み出しアドレスを発生する読み出しアドレス
発生部と、前記メモリA〜N部から読み出された映像信
号を出力する出力部とを有することを特徴とする。
置は、複数の映像信号を入力する映像入力A〜N部と、
前記映像入力A〜N部から入力された映像信号を前記映
像入力A〜N部に対応して記憶するメモリA〜N部と、
このメモリA〜N部に書き込みアドレスを供給する書き
込みアドレス発生部と、複数のキー信号を入力するキー
信号入力A〜M部と、このキー信号入力A〜M部から入
力されたキー信号のレベルをキー信号入力A〜M部に対
応して検出するキー信号レベル検出A〜M部と、複数の
映像のはめ込み合成を行うときのプライオリティー情報
を入力するプライオリティー信号入力部と、前記キー信
号レベル検出A〜M部からの信号と前記プライオリティ
ー信号入力部から入力される信号によって前記メモリA
〜N部に読み出しアドレスを発生する読み出しアドレス
発生部と、前記メモリA〜N部から読み出された映像信
号を出力する出力部とを有することを特徴とする。
【0009】
【作用】本発明においては、複数の映像信号が夫々メモ
リA〜N部に書き込まれる。そして、読み出しアドレス
発生部には、キー信号レベル検出A〜M部により検出さ
れたキー信号のレベルが入力され、映像信号が重なった
場合、どちらを優先させるかを示しているプライオリテ
ィー信号によってどのメモリからの映像を読み出せばよ
いかを判断し、必要なアドレスを発生する。これによっ
て、メモリA〜N部から読み出される映像信号は、キー
信号のレベルによって切り替えることができるため、複
数の映像が合成される。
リA〜N部に書き込まれる。そして、読み出しアドレス
発生部には、キー信号レベル検出A〜M部により検出さ
れたキー信号のレベルが入力され、映像信号が重なった
場合、どちらを優先させるかを示しているプライオリテ
ィー信号によってどのメモリからの映像を読み出せばよ
いかを判断し、必要なアドレスを発生する。これによっ
て、メモリA〜N部から読み出される映像信号は、キー
信号のレベルによって切り替えることができるため、複
数の映像が合成される。
【0010】
【実施例】以下、本発明の実施例について添付の図面を
参照して具体的に説明する。
参照して具体的に説明する。
【0011】図1は本発明の実施例に係る映像合成装置
を示す。図2はメモリA〜N部4,5,6の各画素ごと
の書き込みアドレスを示し、図3はメモリA〜N部4,
5,6の各画素の読み出しアドレスを示す。
を示す。図2はメモリA〜N部4,5,6の各画素ごと
の書き込みアドレスを示し、図3はメモリA〜N部4,
5,6の各画素の読み出しアドレスを示す。
【0012】複数の夫々異なる映像信号が映像入力A〜
N部1,2,3から入力される。書き込みアドレス発生
部7においては、図2に示すアドレスがサイクリックに
発生し、メモリA〜N部4,5,6に与えられる。この
ため、入力される映像信号は順次メモリA〜N部4,
5,6に書き込まれる。
N部1,2,3から入力される。書き込みアドレス発生
部7においては、図2に示すアドレスがサイクリックに
発生し、メモリA〜N部4,5,6に与えられる。この
ため、入力される映像信号は順次メモリA〜N部4,
5,6に書き込まれる。
【0013】図4はキー信号入力A〜M部9,10から
入力されるキー信号40の一例を示す模式図である。キ
ー信号入力A〜M部9,10から入力されたキー信号4
0はキー信号レベル検出A〜M部12,13に入力さ
れ、このキー信号レベル検出A〜M部は、キー信号40
のレベルが閾値より低い場合は信号“0”を、高い場合
は信号“1”を読み出しアドレス発生部8へ出力する。
入力されるキー信号40の一例を示す模式図である。キ
ー信号入力A〜M部9,10から入力されたキー信号4
0はキー信号レベル検出A〜M部12,13に入力さ
れ、このキー信号レベル検出A〜M部は、キー信号40
のレベルが閾値より低い場合は信号“0”を、高い場合
は信号“1”を読み出しアドレス発生部8へ出力する。
【0014】プライオリティ信号入力部11からは、キ
ー信号入力A〜M部9,10から入力されるキー信号4
0が重なった場合、どちらを優先するのかを示す情報
と、キー信号入力A〜M部9,10から入力されるキー
信号40に対し、映像入力A〜N部1,2,3から入力
されるどの映像信号を嵌め込むかの情報を有している。
読み出しアドレス発生部8では、キー信号レベル検出A
〜M部12,13からの信号と、プライオリティ信号入
力部11からの信号を基に、メモリA〜N部4,5,6
への読み出しアドレスを発生する。
ー信号入力A〜M部9,10から入力されるキー信号4
0が重なった場合、どちらを優先するのかを示す情報
と、キー信号入力A〜M部9,10から入力されるキー
信号40に対し、映像入力A〜N部1,2,3から入力
されるどの映像信号を嵌め込むかの情報を有している。
読み出しアドレス発生部8では、キー信号レベル検出A
〜M部12,13からの信号と、プライオリティ信号入
力部11からの信号を基に、メモリA〜N部4,5,6
への読み出しアドレスを発生する。
【0015】次に、上述の如く構成された映像合成装置
の動作について説明する。例えば、映像入力がA,B,
Cの3本で、キー入力がD,Eの2本あったとし、キー
信号がDの方が優先し、キー入力Dに対し映像入力Aの
信号が嵌め込まれ、キー入力Eに対し、映像入力Bの信
号が嵌め込まれ、映像入力Cの信号はベースの映像とな
る場合を考える。
の動作について説明する。例えば、映像入力がA,B,
Cの3本で、キー入力がD,Eの2本あったとし、キー
信号がDの方が優先し、キー入力Dに対し映像入力Aの
信号が嵌め込まれ、キー入力Eに対し、映像入力Bの信
号が嵌め込まれ、映像入力Cの信号はベースの映像とな
る場合を考える。
【0016】図5は、メモリA,B,C部の夫々読み出
しアドレス51,52,53を示した図、図6は、キー
入力D,E部から入力される夫々キー信号61,62を
示した図である。これに対し、前述のプライオリティー
条件を当てはめると、読み出しアドレス発生部8からは
図7に示すアドレスが発生される。
しアドレス51,52,53を示した図、図6は、キー
入力D,E部から入力される夫々キー信号61,62を
示した図である。これに対し、前述のプライオリティー
条件を当てはめると、読み出しアドレス発生部8からは
図7に示すアドレスが発生される。
【0017】図7に示すように、メモリA,B,C部か
ら出力される信号は、映像入力C部から入力された映像
をバックに、キー信号入力E部から入力されたキー信号
のレベルの高い部分が映像入力B部から入力された映像
に替わり、更にキー信号入力D部から入力されたキー信
号のレベルの高い部分が映像入力A部から入力された映
像に替わったものとなる。出力部14はメモリA〜N部
4,5,6から出力された映像信号を出力する。
ら出力される信号は、映像入力C部から入力された映像
をバックに、キー信号入力E部から入力されたキー信号
のレベルの高い部分が映像入力B部から入力された映像
に替わり、更にキー信号入力D部から入力されたキー信
号のレベルの高い部分が映像入力A部から入力された映
像に替わったものとなる。出力部14はメモリA〜N部
4,5,6から出力された映像信号を出力する。
【0018】
【発明の効果】以上説明したように、本発明によれば、
乗算器及び加算器から構成される合成器と、映像切替器
とを備えることなく映像を合成することができるので、
回路構成を簡略化することができる。
乗算器及び加算器から構成される合成器と、映像切替器
とを備えることなく映像を合成することができるので、
回路構成を簡略化することができる。
【図1】図1は本発明の実施例に係る映像合成回路を示
すブロック図である。
すブロック図である。
【図2】図1に示した回路のメモリA〜N部の各画素に
対する書き込みアドレスの一例を示す図である。
対する書き込みアドレスの一例を示す図である。
【図3】図1に示した回路のメモリA〜N部の各画素に
対する読み出しアドレスの一例を示す図である。
対する読み出しアドレスの一例を示す図である。
【図4】キー信号の一例を示す図である。
【図5】メモリA,B,C部の各画素に対する読み出し
アドレスの一例を示す図である。
アドレスの一例を示す図である。
【図6】キー信号の一例を示す図である。
【図7】読み出しアドレス発生部から出力されるアドレ
スの一例を示す図である。
スの一例を示す図である。
【図8】従来の映像合成装置を示すブロック図である。
【図9】従来の他の映像合成装置を示すブロック図であ
る。
る。
1;映像入力A部,2;映像入力B部,3;映像入力N
部,4;メモリA部,5;メモリB部,6;メモリN
部,7;書き込みアドレス発生部,8;読み出しアドレ
ス発生部,9;キー信号入力A部,10;キー信号入力
M部,11;プライオリティー信号入力部,12;キー
信号レベル検出A部,13;キー信号レベル検出M部,
14;出力部,15;映像入力A部,16;映像入力B
部,17;キー信号入力部,18;乗算A部,19;乗
算B部,20;キー信号レベル検出器,21;加算器,
22;出力部,23;映像入力A部,24;映像入力B
部,25;映像入力N部,26;映像切替部,27;キ
ー入力A部,28;キー入力B部,29;キー入力M
部,30;キー切替部,31;映像合成A部,32;映
像合成B部,33;映像合成N−1部,34;出力部
部,4;メモリA部,5;メモリB部,6;メモリN
部,7;書き込みアドレス発生部,8;読み出しアドレ
ス発生部,9;キー信号入力A部,10;キー信号入力
M部,11;プライオリティー信号入力部,12;キー
信号レベル検出A部,13;キー信号レベル検出M部,
14;出力部,15;映像入力A部,16;映像入力B
部,17;キー信号入力部,18;乗算A部,19;乗
算B部,20;キー信号レベル検出器,21;加算器,
22;出力部,23;映像入力A部,24;映像入力B
部,25;映像入力N部,26;映像切替部,27;キ
ー入力A部,28;キー入力B部,29;キー入力M
部,30;キー切替部,31;映像合成A部,32;映
像合成B部,33;映像合成N−1部,34;出力部
Claims (1)
- 【請求項1】 複数の映像信号を入力する映像入力A〜
N部と、前記映像入力A〜N部から入力された映像信号
を前記映像入力A〜N部に対応して記憶するメモリA〜
N部と、このメモリA〜N部に書き込みアドレスを供給
する書き込みアドレス発生部と、複数のキー信号を入力
するキー信号入力A〜M部と、このキー信号入力A〜M
部から入力されたキー信号のレベルをキー信号入力A〜
M部に対応して検出するキー信号レベル検出A〜M部
と、複数の映像のはめ込み合成を行うときのプライオリ
ティー情報を入力するプライオリティー信号入力部と、
前記キー信号レベル検出A〜M部からの信号と前記プラ
イオリティー信号入力部から入力される信号によって前
記メモリA〜N部に読み出しアドレスを発生する読み出
しアドレス発生部と、前記メモリA〜N部から読み出さ
れた映像信号を出力する出力部とを有することを特徴と
する映像合成装置。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP3359917A JP2897505B2 (ja) | 1991-12-28 | 1991-12-28 | 映像合成装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP3359917A JP2897505B2 (ja) | 1991-12-28 | 1991-12-28 | 映像合成装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
JPH05183813A true JPH05183813A (ja) | 1993-07-23 |
JP2897505B2 JP2897505B2 (ja) | 1999-05-31 |
Family
ID=18466966
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP3359917A Expired - Fee Related JP2897505B2 (ja) | 1991-12-28 | 1991-12-28 | 映像合成装置 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP2897505B2 (ja) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH07154688A (ja) * | 1993-11-30 | 1995-06-16 | Nec Corp | 映像合成装置 |
-
1991
- 1991-12-28 JP JP3359917A patent/JP2897505B2/ja not_active Expired - Fee Related
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH07154688A (ja) * | 1993-11-30 | 1995-06-16 | Nec Corp | 映像合成装置 |
Also Published As
Publication number | Publication date |
---|---|
JP2897505B2 (ja) | 1999-05-31 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR920015356A (ko) | 전자카메라시스템에 있어서 재생시 화면편집장치 | |
KR890015609A (ko) | 텔레비젼 장치 | |
KR930001689A (ko) | 이미지 버퍼를 이용한 전자 주밍 시스템 | |
JPH05183813A (ja) | 映像合成装置 | |
JP3276822B2 (ja) | 映像信号処理回路 | |
JP2709356B2 (ja) | 画像処理方法 | |
JPS59226584A (ja) | テレビジヨン受信機のプリンタ装置 | |
US6111615A (en) | Address generating and mapping device of video capture system | |
KR100188027B1 (ko) | 어드레스 발생회로 | |
JP3013526B2 (ja) | 映像合成装置 | |
JP3284949B2 (ja) | 記憶装置へのバストレース格納装置と方法および記録媒体 | |
KR950015351A (ko) | 영상가요 반주 시스템 및 그 제어방법 | |
KR0155910B1 (ko) | 프레임 메모리의 저장 장치 및 그 방법 | |
KR940000659Y1 (ko) | 픽쳐 인 픽쳐 시스템에서의 필드 정지 및 프레임 정지 화면 발생 회로 | |
JPH02135880A (ja) | 撮像装置 | |
KR960016464A (ko) | 개선된 픽쳐인픽쳐시스템(picture-in-picture system) 및 이에 적합한 픽쳐인픽쳐 신호 발생방법 | |
JPH067643Y2 (ja) | 印画制御回路 | |
JP4097885B2 (ja) | 多画面表示制御装置 | |
KR950024526A (ko) | 영상반주기 내장형 텔레비젼의 기록 제어방법 | |
JPH10222644A (ja) | 画像合成装置 | |
KR940006402A (ko) | 영상 재생장치 | |
JPS61270980A (ja) | テレビジヨン受信機のプリンタ装置 | |
JPH07154688A (ja) | 映像合成装置 | |
JPH05160995A (ja) | 画像処理装置 | |
JPH03297286A (ja) | スーパーインポーズ装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
LAPS | Cancellation because of no payment of annual fees |