JPH051505B2 - - Google Patents
Info
- Publication number
- JPH051505B2 JPH051505B2 JP26504285A JP26504285A JPH051505B2 JP H051505 B2 JPH051505 B2 JP H051505B2 JP 26504285 A JP26504285 A JP 26504285A JP 26504285 A JP26504285 A JP 26504285A JP H051505 B2 JPH051505 B2 JP H051505B2
- Authority
- JP
- Japan
- Prior art keywords
- arithmetic
- processing unit
- central processing
- output
- response
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Lifetime
Links
Landscapes
- Multi Processors (AREA)
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP26504285A JPS62126456A (ja) | 1985-11-27 | 1985-11-27 | 並列演算処理装置 |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP26504285A JPS62126456A (ja) | 1985-11-27 | 1985-11-27 | 並列演算処理装置 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| JPS62126456A JPS62126456A (ja) | 1987-06-08 |
| JPH051505B2 true JPH051505B2 (OSRAM) | 1993-01-08 |
Family
ID=17411773
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP26504285A Granted JPS62126456A (ja) | 1985-11-27 | 1985-11-27 | 並列演算処理装置 |
Country Status (1)
| Country | Link |
|---|---|
| JP (1) | JPS62126456A (OSRAM) |
-
1985
- 1985-11-27 JP JP26504285A patent/JPS62126456A/ja active Granted
Also Published As
| Publication number | Publication date |
|---|---|
| JPS62126456A (ja) | 1987-06-08 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US4860244A (en) | Buffer system for input/output portion of digital data processing system | |
| JPH051505B2 (OSRAM) | ||
| JPS6240751B2 (OSRAM) | ||
| JPH10307788A (ja) | バスブリッジ | |
| JP2546901B2 (ja) | 通信制御装置 | |
| JP2583586B2 (ja) | バス制御方法 | |
| JP3098550B2 (ja) | バス制御方式 | |
| JPS6240565A (ja) | メモリ制御方式 | |
| JPS61262876A (ja) | マルチプロセツサシステム | |
| JPH03137754A (ja) | 共有メモリのアクセス制御方式 | |
| JP2666782B2 (ja) | 多重バス制御システム | |
| JPS62204358A (ja) | デ−タ通信処理方式 | |
| JPS6360939B2 (OSRAM) | ||
| JP2638505B2 (ja) | バスインタフェース装置 | |
| JPS6315953Y2 (OSRAM) | ||
| JPS6019023B2 (ja) | デ−タ処理装置 | |
| JPS6049465A (ja) | マイクロコンピユ−タ間のデ−タ転送方法 | |
| JPH05265773A (ja) | 情報処理装置 | |
| JPH07334453A (ja) | メモリアクセスシステム | |
| JPH0362249A (ja) | データ処理装置 | |
| JPH07109599B2 (ja) | 処理システムの情報転送装置 | |
| JPH0546534A (ja) | バス一括調停手段付きマイクロプロセツサシステム | |
| JPS6368954A (ja) | 情報転送方式 | |
| JPH04336337A (ja) | 集積回路マイクロプロセッサのバス動作モニタ機構 | |
| JPH0760416B2 (ja) | データ処理装置 |