JPH0498917A - Atm伝送路の無瞬断切替方法及び回路 - Google Patents

Atm伝送路の無瞬断切替方法及び回路

Info

Publication number
JPH0498917A
JPH0498917A JP2215708A JP21570890A JPH0498917A JP H0498917 A JPH0498917 A JP H0498917A JP 2215708 A JP2215708 A JP 2215708A JP 21570890 A JP21570890 A JP 21570890A JP H0498917 A JPH0498917 A JP H0498917A
Authority
JP
Japan
Prior art keywords
cell
working
valid
atm
buffer
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2215708A
Other languages
English (en)
Inventor
Yukio Nakano
幸男 中野
Masahiko Takase
晶彦 高瀬
Masahiro Takatori
高取 正浩
Junichiro Yanagi
柳 純一郎
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hitachi Ltd
Original Assignee
Hitachi Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hitachi Ltd filed Critical Hitachi Ltd
Priority to JP2215708A priority Critical patent/JPH0498917A/ja
Priority to US07/744,717 priority patent/US5315581A/en
Publication of JPH0498917A publication Critical patent/JPH0498917A/ja
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L49/00Packet switching elements
    • H04L49/30Peripheral units, e.g. input or output ports
    • H04L49/3081ATM peripheral units, e.g. policing, insertion or extraction
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/74Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission for increasing reliability, e.g. using redundant or spare channels or apparatus
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L69/00Network arrangements, protocols or services independent of the application payload and not provided for in the other groups of this subclass
    • H04L69/40Network arrangements, protocols or services independent of the application payload and not provided for in the other groups of this subclass for recovering from a failure of a protocol instance or entity, e.g. service redundancy protocols, protocol state redundancy or protocol service redirection
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04QSELECTING
    • H04Q11/00Selecting arrangements for multiplex systems
    • H04Q11/04Selecting arrangements for multiplex systems for time-division multiplexing
    • H04Q11/0428Integrated services digital network, i.e. systems for transmission of different types of digitised signals, e.g. speech, data, telecentral, television signals
    • H04Q11/0478Provisions for broadband connections
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/54Store-and-forward switching systems 
    • H04L12/56Packet switching systems
    • H04L12/5601Transfer mode dependent, e.g. ATM
    • H04L2012/5625Operations, administration and maintenance [OAM]
    • H04L2012/5627Fault tolerance and recovery

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Computer Security & Cryptography (AREA)
  • Detection And Prevention Of Errors In Transmission (AREA)
  • Data Exchanges In Wide-Area Networks (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】
[産業上の利用分野] 本発明は、情報をセル単位にスイッチングするATM交
換機、又は、ATMクロスコネクトにおける伝送路の無
瞬断切替方法及び回路に関する。
【従来の技術1 冗長構成を持つ伝送路においては、保守などのために、
運用状態のまま伝送路の系切替を行う必要がある。この
場合、運用中のサービスに影響を与えないようにするた
め、無瞬断で切替ることか望ましい。従来、A T M
 (AsynchronousTransfer Mo
de)伝送路での無瞬断切替方法としては、「龍野1戸
倉:ATM伝達網における無瞬断切替方式、1990年
電子情報通信学会春季全国大会、B−772、(平成2
年3月)」に述べられているような以下の方法があった
。即ち、予備伝送路に切り替える際に送信側で現伝送路
の最後のセルであることを示す切り替え信号を含むセル
を送出し、受信側で、このセルを受信したあとで、予備
受信回路のバッファに蓄積しであるセルを読みだす。 [発明が解決しようとする課題] 従来の技術で述べた方法は、切り替え信号を示す特殊な
セルを定義しなければならないため、このような機能を
持たない装置からの受信信号の無瞬断切替ができないと
いう問題がある。 本発明の目的は、制御信号の授受を行わずに、受信側だ
けの処理で無瞬断にATM伝送路を切り替える方法とそ
の回路を提供することにある。 【課題を解決するための手段】 上記課題を解決するため、本発明のATM伝送路の無瞬
断切替方法では、現用伝送路と予備伝送路にATM信号
を送信し、受信側で何れか一方の受信信号を選択するA
TM伝送路の切替方法において、現用受信信号の有効セ
ルを現用セルバッファに書き込み、特定時間遅延させた
後に読み出し。 予備受信信号の有効セルを予備セルバッファに書き込み
、特定時間遅延させた後に読み出し、前記現用セルバッ
ファから読みだした後の前記現用受信信号の有効セルの
内容と前記予備セルバッファから読みだした後の前記予
備受信信号の有効セルの内容とを比較し、該両者の有効
セルの内容の不一致が特定セル以上連続して検出される
場合に、前記現用セルバッファにおける前記現用受信信
号の有効セルの遅延時間と前記予備セルバッファにおけ
る前記予備受信信号の有効セルの遅延時間との差を変更
するようにした。 また、その回路を、現用伝送路からATM信号を受信す
る現用信号受信回路と、予備伝送路からATM信号を受
信する予備信号受信回路と、前記現用受信回路から送ら
れるATMセルのうち有効セルのみを選択して記憶し特
定時間遅延させる現用セルバッファと、前記予備受信回
路から送られるATMセルのうち有効セルのみを選択し
て記憶し特定時間遅延させる予備セルバッファと、前記
現用セルバッファの出力ATMセルの内容と前記予備セ
ルバッファの出力ATMセルの内容との一致を検出する
セル一致検出回路と、セル一致検出回路の指示に従い前
記現用セルバッファにおける前記現用受信信号の有効セ
ルの遅延時間と前記予備セルバッファにおける前記予備
受信信号の有効セルの遅延時間との差を変更するバッフ
ァ読み出し位相制御回路と、前記現用セルバッファの出
力A T Mセルと前記予備セルバッファの8力ATM
セルとから一方を選択する系選択回路とから構成した。 【作用] 現用セルバッファでは、現用受信回路から送られるAT
Mセルのうち有効セルのみを選択して記憶し、特定時間
遅延させる。同様に、予備セルバッファでは、予備受信
回路から送られるATMセルのうち有効セルのみを選択
して記憶し、特定時間遅延させる。セル一致検出回路で
は、現用セルバッファから読みだした後の現用受信信号
の有効セルの内容と予備セルバッファから読みだした後
の予備受信信号の有効セルの内容とを比較し、両者の有
効セルの内容の不一致が特定セル以上連続して検出され
る場合に、前記現用セルバッファにおける前記現用受信
信号の有効セルの遅延時間と前記予備セルバッファにお
ける前記予備受信信号の有効セルの遅延時間との差を変
更し、両者の有効セルの内容が一致するようにする。系
選択回路では、現用セルバッファの出力A T Mセル
と予備セルバッファの出力ATMセルとから一方を選択
する。 通常は、両者の有効セルの内容が一致するように保たれ
る状態で系選択回路により伝送路が切り替えられるため
、伝送路切り替え時にもセルの抜けあるいは重複が無く
、瞬断は生しない。また、通常の有効セルだけで制御し
ており、送信側との制御の授受が無いため、どのような
装置からの受信信号に対しても無瞬断で切り替えができ
る。 [実施例] 以下では、本発明の実施例を第1図により説明する。第
1図の実施例は、現用伝送路11、予備伝送路12、現
用信号受信回路21、予備信号受信回路22、系選択部
23からなる。選択部23は、現用有効セルフィルタ3
1、予備有効セルフィルタ32.1セル相当の容量の現
用セルバッファ41及び43.1セル相当の容量の予備
セルバッファ42及び44、ビット比較回路51〜53
、セレクタ54.55、保護回路56、系選択回路57
とからなる。 次に、本実施例の動作を説明する。本実施例は、局内伝
送路のように、現用伝送路と予備伝送路との伝送路遅延
差が1セル分の伝送時間に比へて比較的小さいような伝
送路のための無瞬断切替回路である。対局装置からは、
現用伝送路11と予備伝送路12とに同一の有効セルを
同時に送信する。 現用伝送路11から入力された現用ATM信号は、現用
信号受信回路21で同期が取られた後に、系選択部23
に送られる。同様にして、予備伝送路12から入力され
た予備ATM信号は、予備信号受信回路22で同期が取
られた後に、系選択部23に送られる。系選択部23の
現用有効セルフィルタ31では、予備信号受信回路22
より受信したセルが有効セルであるか否かを判断し、有
効セルのみを現用セルバッファ41に書き込むか又はセ
レクタ54を通過して現用セルバッファ43に書き込む
。現用セルバッファ43が空きである場合には現用セル
バッファ43に書き込み、そうでない場合には現用セル
バッファ41に書き込む。 現用セルバッファ41では、現用有効セルフィルタ31
から送られた有効セルを一時記憶し、現用セルバッファ
43が空きになった時に、既に記憶しである有効セルを
現用セルバッファ43に送る。 現用セルバッファ43では、現用セルバッファ41から
送られた有効セルを一時記憶し、後述するように、保護
回路56の指示にしたがって既に記憶しである有効セル
をセレクタ57に送る。即ち、現用セルバッファ41と
現用セルバッファ43とは、セル単位のファースト・イ
ン・ファースト・アウトとして動作する。予備有効セル
フィルタ32、予備セルバッファ42及び44も同様の
動作をする。セル比較回路51.52.53では、それ
ぞれ入力する2個の有効セルの内容が一致しているか否
かを判断し、その結果を保護回路56に送る。セル比較
回路52は、現用セルバッファ43と予備有効セルバッ
ファ44とから同時に出力される有効セルの内容の一致
を検出している。また、セル比較回路51は、現用セル
バ、ノファ43から出力される有効セルの内容と予備セ
ルバッファ44に入力する有効セルの内容との一致を検
出している。また、セル比較回路53は、予備有効セル
バッファ44から出力される有効セルの内容と現用セル
バッファ43に入力する有効セルの内容との一致を検出
している。保護回路56では、現用バッファ43と予備
バッファ44の両者に有効セルが蓄積されると、これら
を同時に出力させるように指示する。現用伝送路11と
予備伝送路12との遅延差と、現用信号受信回路21及
び予備信号受信回路22でのセル単位の時間量子化によ
り、対局装置から現用伝送路11と予備伝送路12に同
時に送り出された同一内容の有効セルは、系選択部23
に同時に、或いは、1セル相当の遅延差で到着する。セ
ル比較回路52において一致検呂が行われている間は、
現用伝送路11からの有効セルと予備伝送路12がらの
有効セルとが同時に系選択回路57に送られていること
になり、系選択は無#4断に実行される。セル比較回路
52で不一致が検出され、かつ、セル比較回路51で一
致が検出される状態は、現用の有効セルが1セル分だけ
早く系選択回路57に送られていることを示している。 したがって、セル比較回路52で不一致が検出され、か
つ、セル比較回路51で一致が検出される状態が特定回
数連続する場合には、保護回路は、−度、現用バッファ
43からのみ有効セルを出力するように制御する5但し
、この制御は、予備有効セルフィルタにおいて無効セル
が入力されていると判断されている時にのみ行い、予備
セルバッファ42.44にあふれが起こらないようにす
る。この制御が行われると、現用の有効セルが1セル分
だけ早く系選択回路57に送られる状態は解消され、両
者の有効セルが同時に系選択回路57に送られるように
なる。 又、逆に、セル比較回路52で不一致が検出され、かつ
、セル比較回路53で一致が検出される状態は、現用の
有効セルが1セル分だけ遅く系選択回路57に送られて
いることを示している。この状態が特定回数連続する場
合には、保護回路は、現用有効セルフィルタにおいて無
効セルが入力されていると判断されている時に、−度、
予備バッファ43からのみ有効セルを出力するように制
御する。 (発明の効果] 本発明では、現用伝送路の有効セルと予備伝送路の有効
セルとの内容が一致するように受信側で遅延を制御する
ため、対局装置との間でなんら制御信号の授受を行わず
に、受信側だけの処理で無瞬断にATM伝送路を切り替
えることができる。
【図面の簡単な説明】
第1図は、本発明の1実施例の構成を示す。 符号の説明 11・・・現用伝送路、12・・・予備伝送路21・・
・現用信号受信回路、22・・・予備信号受信回路、2
3・・・系選択部、31・・・現用有効セルフィルタ、
32・・・予備有効セルフィルタ、41.43・・・現
用セルバッファ 42.44・・・予備セルバッファ 51〜53・・・ビット比較回路 54.35・セレクタ 56・・保護回路、57・系選択回路。

Claims (1)

  1. 【特許請求の範囲】 1、現用伝送路と予備伝送路にATM信号を送信し、受
    信側で何れか一方の受信信号を選択するATM伝送路の
    切替方法であって、現用受信信号の有効セルを現用セル
    バッファに書き込み、特定時間遅延させた後に読み出し
    、予備受信信号の有効セルを予備セルバッファに書き込
    み、特定時間遅延させた後に読み出し、前記現用セルバ
    ッファから読みだした後の前記現用受信信号の有効セル
    の内容と前記予備セルバッファから読みだした後の前記
    予備受信信号の有効セルの内容とを比較し、該両者の有
    効セルの内容の不一致が特定セル以上連続して検出され
    る場合に、前記現用セルバッファにおける前記現用受信
    信号の有効セルの遅延時間と前記予備セルバッファにお
    ける前記予備受信信号の有効セルの遅延時間との差を変
    更するATM伝送路の無瞬断切替方法。 2、現用伝送路からATM信号を受信する現用信号受信
    回路と、予備伝送路からATM信号を受信する予備信号
    受信回路と、前記現用受信回路から送られるATMセル
    のうち有効セルのみを選択して記憶し特定時間遅延させ
    る現用セルバッファと、前記予備受信回路から送られる ATMセルのうち有効セルのみを選択して記憶し特定時
    間遅延させる予備セルバッファと、前記現用セルバッフ
    ァの出力ATMセルの内容と前記予備セルバッファの出
    力ATMセルの内容との一致を検出するセル一致検出回
    路と、セル一致検出回路の指示に従い前記現用セルバッ
    ファにおける前記現用受信信号の有効セルの遅延時間と
    前記予備セルバッファにおける前記予備受信信号の有効
    セルの遅延時間との差を変更するバッファ読み出し位相
    制御回路と、前記現用セルバッファの出力ATMセルと
    前記予備セルバッファの出力ATMセルとから一方を選
    択する系選択回路とからなるATM伝送路の無瞬断切替
    回路。
JP2215708A 1990-08-17 1990-08-17 Atm伝送路の無瞬断切替方法及び回路 Pending JPH0498917A (ja)

Priority Applications (2)

Application Number Priority Date Filing Date Title
JP2215708A JPH0498917A (ja) 1990-08-17 1990-08-17 Atm伝送路の無瞬断切替方法及び回路
US07/744,717 US5315581A (en) 1990-08-17 1991-08-14 Hit-less protection switching method and apparatus for ATM transmission lines

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2215708A JPH0498917A (ja) 1990-08-17 1990-08-17 Atm伝送路の無瞬断切替方法及び回路

Publications (1)

Publication Number Publication Date
JPH0498917A true JPH0498917A (ja) 1992-03-31

Family

ID=16676848

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2215708A Pending JPH0498917A (ja) 1990-08-17 1990-08-17 Atm伝送路の無瞬断切替方法及び回路

Country Status (2)

Country Link
US (1) US5315581A (ja)
JP (1) JPH0498917A (ja)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH07111510A (ja) * 1992-12-28 1995-04-25 At & T Corp 非同期転送モード(atm)スイッチ装置
US5631896A (en) * 1994-07-18 1997-05-20 Nippon Telegraph And Telephone Corporation Hitless path switching apparatus and method
US5715237A (en) * 1994-12-28 1998-02-03 Fujitsu Limited Inter digital switching equipment relay system and digital switching equipment
US6181675B1 (en) 1997-07-08 2001-01-30 Nec Corporation Uninterrupted switching between active and backup systems in ATM communication apparatus

Families Citing this family (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6295615B1 (en) 1991-12-09 2001-09-25 Sprint Communications Company, L. P. Automatic restoration of communication channels
US5438575A (en) * 1992-11-16 1995-08-01 Ampex Corporation Data storage system with stale data detector and method of operation
US5577196A (en) * 1993-04-07 1996-11-19 Sprint Communications Co. L.P. Intelligent digital signal hitless protection switch
US5506956A (en) * 1993-04-07 1996-04-09 Sprint Communications Company L.P. Error correction and channel restoration apparatus for T1 digital links
DE4416718C2 (de) * 1994-05-11 1997-08-21 Siemens Ag Schaltungsanordnung zum störungsfreien Umleiten eines Nachrichtenzellenstromes auf einen Ersatzweg
DE4432061C1 (de) * 1994-09-09 1995-12-07 Philips Patentverwaltung Paketübertragungssystem
GB9509484D0 (en) * 1995-05-10 1995-07-05 Gen Datacomm Adv Res Atm network switch
FR2737371A1 (fr) * 1995-07-26 1997-01-31 Trt Telecom Radio Electr Securisation par doublement d'au moins certaines voies logiques dans un reseau de telecommunications
JPH0974412A (ja) * 1995-09-04 1997-03-18 Fujitsu Ltd Atm交換網のapsシステム
US6195330B1 (en) * 1998-11-05 2001-02-27 David C. Sawey Method and system for hit-less switching
US6515962B1 (en) 1999-07-16 2003-02-04 Alcatel Hit-less switching pointer aligner apparatus and method
US6535481B1 (en) * 1999-08-20 2003-03-18 Nortel Networks Limited Network data routing protection cycles for automatic protection switching
US6766482B1 (en) 2001-10-31 2004-07-20 Extreme Networks Ethernet automatic protection switching
US7546523B2 (en) * 2002-03-28 2009-06-09 International Business Machines Corporation Method in an electronic spreadsheet for displaying and/or hiding range of cells
US7004387B1 (en) 2004-10-15 2006-02-28 Kaimikaua Charles M System and method for preventing theft at automatic teller machines
DE102006008569A1 (de) * 2005-12-10 2007-07-26 Emtec Elektronik Gmbh Vorrichtung für die Strömungspotentialmessung von Fasern und Partikeln in Suspensionen

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4477895A (en) * 1980-05-02 1984-10-16 Harris Corporation Synchronized protection switching arrangement
US4630265A (en) * 1984-09-26 1986-12-16 General Electric Company Method and apparatus for selecting for use between data buses in a redundant bus communication system
JPS6377235A (ja) * 1986-09-20 1988-04-07 Fujitsu Ltd デイジタル通信システムの切替方式
US5051979A (en) * 1990-06-28 1991-09-24 At&T Bell Laboratories Method and apparatus for errorless switching

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH07111510A (ja) * 1992-12-28 1995-04-25 At & T Corp 非同期転送モード(atm)スイッチ装置
US5631896A (en) * 1994-07-18 1997-05-20 Nippon Telegraph And Telephone Corporation Hitless path switching apparatus and method
US5715237A (en) * 1994-12-28 1998-02-03 Fujitsu Limited Inter digital switching equipment relay system and digital switching equipment
US6181675B1 (en) 1997-07-08 2001-01-30 Nec Corporation Uninterrupted switching between active and backup systems in ATM communication apparatus

Also Published As

Publication number Publication date
US5315581A (en) 1994-05-24

Similar Documents

Publication Publication Date Title
JPH0498917A (ja) Atm伝送路の無瞬断切替方法及び回路
US5072440A (en) Self-routing switching system having dual self-routing switch module network structure
JP3039968B2 (ja) 無瞬断系切替方法
US5398235A (en) Cell exchanging apparatus
US8154994B2 (en) Header conversion technique
JP2999087B2 (ja) パス切替方式
JPH04286242A (ja) 無瞬断切替え装置と方法
JP2611805B2 (ja) 伝送路切替方式
US5734836A (en) Method of preventing double data reception in selective reception communication system
US6418116B1 (en) Transmission system having an uninterrupted switchover function for a plurality of lines
JP3008923B2 (ja) Atmスイッチの切替方式
JP2790112B2 (ja) 遅延優先制御バッファの無瞬断切替装置及び切替方法
JP3250778B2 (ja) 短瞬断切替回路および無瞬断切替回路
JP2802400B2 (ja) 回線切換方式
EP0557910B1 (en) Cell exchanging apparatus
JPH11261590A (ja) Atm交換機のスイッチ系切り換えシステム
JP2768762B2 (ja) 交換機
JPH0350927A (ja) フレームアライナおよびその制御方法
JP3310495B2 (ja) 無瞬断バーチャルパス切替えシステム
JPH05227196A (ja) 無瞬断二重化切替え装置
JP2836538B2 (ja) 2重化系切換装置
JPH08186575A (ja) 無瞬断切替システム
JPS6398259A (ja) 伝送ル−ト切換装置
JPH07327018A (ja) 無瞬断切替方式
JP3302233B2 (ja) 無瞬断切替方式