JPH0475434U - - Google Patents
Info
- Publication number
- JPH0475434U JPH0475434U JP11832690U JP11832690U JPH0475434U JP H0475434 U JPH0475434 U JP H0475434U JP 11832690 U JP11832690 U JP 11832690U JP 11832690 U JP11832690 U JP 11832690U JP H0475434 U JPH0475434 U JP H0475434U
- Authority
- JP
- Japan
- Prior art keywords
- circuit
- division ratio
- ratio data
- frequency
- reset signal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Landscapes
- Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
Description
第1図はこの考案の一実施例によるPLLのデ
ータ入力制御装置の機能構成を示す図、第2図は
第1図で示した機能構成の各モニタ点でのタイミ
ングチヤート、第3図はこの考案の他の実施例に
よる機能構成を示す図、第4図はこの考案の他の
変形例による機能構成を示す図、第5図aはPL
Lの基本構成を示す図、第5図bは従来のデータ
入力制御装置の例を示す図である。 1……カウンタ、2……ROM、3……データ
選択回路、4……S/Rフリツプフロツプ、5…
…NANDゲート、6……NORゲート、7……
NOTゲート、8,9……ダイオード、10,1
6……電源端子、11,14,15,17……抵
抗、12……コンデンサ、13……コンパレータ
、18……定電圧ダイオード、19……基準電圧
設定端子、20……ローパスフイルタ、21……
EX−ORゲート、22……比較周波数入力端子
、23……基準周波数入力端子、24……データ
設定端子、25……データ入力制御装置、26…
…プログラム分周器、27……基準プログラム分
周器、28……比較プログラム分周器、29……
基準発振器、30……発振周波数出力端子、31
……電圧制御発振器、32……ループフイルタ、
33……位相比較器、34……ラツチ、35……
クロツク発生回路、36……リセツト回路、37
……電源電圧低下・瞬断検出回路、38……PL
L同期外れ検出回路、39……ANDゲート。な
お、図中、同一符号は同一、又は相当部分を示す
。
ータ入力制御装置の機能構成を示す図、第2図は
第1図で示した機能構成の各モニタ点でのタイミ
ングチヤート、第3図はこの考案の他の実施例に
よる機能構成を示す図、第4図はこの考案の他の
変形例による機能構成を示す図、第5図aはPL
Lの基本構成を示す図、第5図bは従来のデータ
入力制御装置の例を示す図である。 1……カウンタ、2……ROM、3……データ
選択回路、4……S/Rフリツプフロツプ、5…
…NANDゲート、6……NORゲート、7……
NOTゲート、8,9……ダイオード、10,1
6……電源端子、11,14,15,17……抵
抗、12……コンデンサ、13……コンパレータ
、18……定電圧ダイオード、19……基準電圧
設定端子、20……ローパスフイルタ、21……
EX−ORゲート、22……比較周波数入力端子
、23……基準周波数入力端子、24……データ
設定端子、25……データ入力制御装置、26…
…プログラム分周器、27……基準プログラム分
周器、28……比較プログラム分周器、29……
基準発振器、30……発振周波数出力端子、31
……電圧制御発振器、32……ループフイルタ、
33……位相比較器、34……ラツチ、35……
クロツク発生回路、36……リセツト回路、37
……電源電圧低下・瞬断検出回路、38……PL
L同期外れ検出回路、39……ANDゲート。な
お、図中、同一符号は同一、又は相当部分を示す
。
Claims (1)
- PLL(Phase Locked LooP
)周波数シンセサイザ回路において、発振周波数
を設定するためプログラマブルな分周器に分周比
データを入力する制御回路と、その入力する分周
比データを記憶しておく記憶回路、その発振周波
数に対応した分周比データを選択し記憶回路の出
力を切替える選択回路、これらの回路にクロツク
を供給するクロツク発生回路、装置全体の立ち上
がり時(電源投入時)や電源電圧降下、瞬断時に
リセツト信号を発生するリセツト回路を備えたデ
ータ入力制御装置。
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP11832690U JPH0475434U (ja) | 1990-11-08 | 1990-11-08 |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP11832690U JPH0475434U (ja) | 1990-11-08 | 1990-11-08 |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| JPH0475434U true JPH0475434U (ja) | 1992-07-01 |
Family
ID=31866244
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP11832690U Pending JPH0475434U (ja) | 1990-11-08 | 1990-11-08 |
Country Status (1)
| Country | Link |
|---|---|
| JP (1) | JPH0475434U (ja) |
-
1990
- 1990-11-08 JP JP11832690U patent/JPH0475434U/ja active Pending
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| CA2053657A1 (en) | Pll frequency synthesizer | |
| JPH0462500B2 (ja) | ||
| JPS61502437A (ja) | 周波数制御発振器 | |
| EP0766404A3 (en) | Clock generator utilizing phase locked loop circuit | |
| JPH0475434U (ja) | ||
| US4241435A (en) | Electronic timepiece oscillator circuit | |
| CA2192881A1 (en) | PLL Circuit and Noise Reduction Means for PLL Circuit | |
| JPH03273712A (ja) | Pll回路 | |
| JPH0470122A (ja) | Pll制御装置 | |
| JPH0361371B2 (ja) | ||
| JPH0733467Y2 (ja) | ディジタル位相同期ループ回路 | |
| JP2910643B2 (ja) | 位相同期回路 | |
| JPH0397238U (ja) | ||
| JP2976630B2 (ja) | 周波数シンセサイザ | |
| JPH0434027U (ja) | ||
| JPS62186533U (ja) | ||
| JPH03107828U (ja) | ||
| JPS6242339U (ja) | ||
| JPH0244918A (ja) | Pll発振器 | |
| JPS59121935U (ja) | Pll電子同調回路 | |
| JPH0761007B2 (ja) | フェイズ・ロックド・ループ回路 | |
| WO2000014881A1 (fr) | Procede de commande de la frequence libre d'un oscillateur commande en tension | |
| JPS58152035U (ja) | 位相同期ル−プ | |
| JPH0330519A (ja) | 周波数シンセサイザ | |
| JPH0362730A (ja) | 周波数シンセサイザ |