JPH0449728A - Isdn複数チャネル同期方式 - Google Patents

Isdn複数チャネル同期方式

Info

Publication number
JPH0449728A
JPH0449728A JP2159221A JP15922190A JPH0449728A JP H0449728 A JPH0449728 A JP H0449728A JP 2159221 A JP2159221 A JP 2159221A JP 15922190 A JP15922190 A JP 15922190A JP H0449728 A JPH0449728 A JP H0449728A
Authority
JP
Japan
Prior art keywords
information
channel
synchronization
synchronous
channels
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2159221A
Other languages
English (en)
Inventor
Yoshiaki Ishizuka
石塚 義明
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Nippon Telegraph and Telephone Corp
Original Assignee
Nippon Telegraph and Telephone Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Nippon Telegraph and Telephone Corp filed Critical Nippon Telegraph and Telephone Corp
Priority to JP2159221A priority Critical patent/JPH0449728A/ja
Publication of JPH0449728A publication Critical patent/JPH0449728A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Time-Division Multiplex Systems (AREA)
  • Dc Digital Transmission (AREA)
  • Data Exchanges In Wide-Area Networks (AREA)
  • Communication Control (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 [産業上の利用分野] 本発明は、複数のメディア情報を複数のチャネルを用い
て同時に伝送するときに、チャネル間の同期をとるIS
DN複数チャネル同期方式に関する。
〔従来の技術〕
ISDNでは、ユーザがネットワークにアクセスする場
合の標準アクセス形式が次のように規定されている。
基本アクセスは、一般家庭や事業所用のPBXの内線側
へ適用されるアクセス形式であり、最小速度のアクセス
として−でンの13チヤネル(64k)〕/s)と−・
つのDチャネル(16kb/s)が用いられる。
多重アクセスは、例えばPBXの局線側へ適用されるア
クセス形式であり、n本多重化したBチャネルとDチャ
ネル(64kb/s )が用いられる。
高速アクセスは、テレビ会議、超高速ファクシミリ、高
速データ伝送その他に適用されるアクセス形式であり5
.単一または複数組み合わせたHチャネル(H,は38
4kb/s 、 H+ は1536kb/s )とDチ
ャネル(64kb/s)が用いられる。
混合アクセスは、n個のBチャネルとm個のHチャネル
を組み合わせた1個または複数のDチャネルが用いられ
るアクセス形式である。
ISDNのユーザ・網インタフエースは、このようなア
クセス形式とインタフェース速度の面から、基本アクセ
スに対応した基本インタフェースと、ネット・ワーク内
の伝送路との整合性を有する一次群インタフェース(1
544kb/s )が規定されている。
すなわち、基本インタフェースは、上述したように2 
B −t−D (192kb/s)のインタフェース構
造が規定される。また、−次群インタフェースは、上述
したアクセス形式に応じて、−次群Bチャネルインタフ
ェースとして23 B +D (1544kb/s)、
−次群H0チャネルインタフェースとして3H,+Dあ
るいは4 Ho (1544kb/s)、−次群HIチ
ャネルインタフェースとしてHr (1544kb/s
)、−次群混合インタフェースとしてn B 十m H
o +D のインタフェース構造が規定される。
なお、インタフェース上では、各チャネルのほかに、フ
レーム同期情報、ユーザ・網間で送受される保守運用情
報などが伝送されるので、インタフェース速度は各チャ
ネル速度とこれらの情報の速度の総和となる。
〔発明が解決しようとする課題〕
ところで、各々のBチャネルあるいはHチャネルは、互
いに独立の通信路であり、チャネル相互間には同期その
他の関係は存在しない。
一方、ISDNでは、例えばテレビ会議システムのよう
に、画像、音声、イメージあるいは文字などの複数のメ
ディア情報が同時に伝送されて一つのサービスを形成す
る利用形態が考えられているが、その実現にはHチャネ
ルのように一つの高速チャネル内に複数のメディア情報
を多重化する方式と、一つのチャネルに一つのメディア
情報を割り当て、複数のチャネルを同時に使用する方式
本発明が解決しようとしている課題は、その後者の場合
に対応し、各々独立なりチャネルあるいはHチャネルを
使用するときに発生する各チャネル間の同期ずれである
このようなチャネル間の同期ずれは、例えば画像と音声
がずれることを示し、サービスとしての品質が問われる
ことになる。
本発明は、複数のメディア情報を複数のチャネルを用い
て同時に伝送する方式において、チャネル間の同期ずれ
を最小限に抑えることができるISDN複数チャネル同
期方式を提供することを目的とする。
(課題を解決するための手段] 第1図は、本発明方式の基本構成を示すブロック図であ
る。
本発明は、所定のインタフェース構成をとる複数のチャ
ネルを同時に使用し、複数メディアの情報を一括して伝
送するI SDNにおいて、情報送信側に、各チャネル
の送信中の伝送情報の中に、所定のタイミングで同期情
報を挿入する同期情報挿入装置lOを備え、情報受信側
に、各チャネルの同期情報の検出時間を用いて、各チャ
ネルの伝送情報にそれぞれ対応する遅延を与え、各チャ
ネルの同期をとる同期処理装置20を備えて構成する。
なお、第1図(a)は、複数のBチャネルの同期をとる
場合の基本構成例を示し、第1図(b)は、Bチャネル
とHチャネルの同期をとる場合の基本構成例を示す。
〔作 用〕
本発明は1、情報送信側の同期情報挿入装置10により
、同期情報を各チャネルに所定のタイミングで挿入し2
て伝送し、情報受信側の同期処理装置20で各チャネル
の同期情報の到着時間からチャネル間の相対的遅延時間
を割り出し、最も遅いチャネルに合わせて他のチャネル
の伝送情報に遅延を与えることにより、チャネル間の同
期ずれを解消することができる。
なお、本発明は、情報送信側で各伝送情報を同期させる
必要はなく5.各チャネルに同期情報を挿入する簡単な
処理で対応することができる。
〔実施例〕
以下、図面に基づいて本発明の実施例について詳細に説
明する。
第2図は、本発明方式に用いられる同期情報挿入装置お
よび同期処理装置の一実施例構成を示すブロック図であ
る。
ここで、(a)は情報送信側の同期情報挿入装置10の
構成例を示し、(b)は情報受信側の同期処理装置20
の構成例を示す。また、本実施例では、23B+Dのイ
ンタフェース構造に対して、3本のBチャネル(Bl、
B2、B3チャネル)を使用して同期伝送を行うための
構成例を示す。
第2図(a)において、同期情報挿入装置10は、同期
制御回路11と、各チャネル対応の同期情報挿入回路1
3.〜13.により構成される。
同期情報挿入回路13.〜13.は、互いに独立なり1
〜B3チヤネルの送信信号に例えば通番情報をもつ同期
情報フレームを挿入する。同期制御回路11は、この同
期情報フレームの挿入タイミングを制御する。
第2図(b)において、同期処理装置20は、各チャネ
ル対応の同期情報検出削除回路21.〜213および遅
延回路23.〜23.と、同期制御回路25により構成
される。
同期情報検出削除回路21.〜21.は、B1〜B3チ
ャネルの各受信信号から同期情報フレームを検出し、そ
の同期情報をそれぞれ同期制御回路25に出力するとと
もに、受信信号から同期情報フレームを削除して遅延回
路23.〜23.に出力する。同期制御回路25は、各
同期情報検出削除回路21.〜213から報告された同
期情報の内容(通番)と報告時期により、各チャネルの
相対的な遅延時間を算出し、各遅延回路23.〜23、
に対してそれぞれ対応する遅延時間情報を出力する。遅
延回路23.〜23.は、同期制御回路25の制御によ
り、同期情報フレームが削除された受信信号に対してそ
れぞれ所定の遅延を与え、同期をとって出力する。
ここで、同期情報フレームの挿入処理について第2図(
a)および第3図を参照して説明する。
第3図において、B1チャネルでは伝送情報(1)、(
2)、(3)、・・・が伝送され、B2チャネルでは伝
送情報(イ)、(ロ)、(ハ)、・・・が伝送され、B
3チャネルでは伝送情報(a)、(b )、(C)、・
・・が伝送される。
同期制御回路11は、所定の時間ごとに各同期情報挿入
回路13.〜13.に対して同時に同期情報nを送出し
、挿入指示を行う。各同期情報挿入回路13.〜133
では、同期情報nをフレーム化し5、伝送情報フレーム
41の間に同期情報フレーム43を挿入する。なお、同
期制御回路11から挿入指示があったときに、伝送情報
フレーム41が送信中であれば、その送信が完了してか
ら次の伝送情報フレーム41の送信開始までの間に同期
情報フレーム43が挿入される。
次に、遅延時間検出処理について第2図■)および第4
図を参照して説明する。
第4図において、各チャネルの受信信号(伝送情報フレ
ーム)は、送信側でのずれに加えて、各チャネル対応の
遅延が加算されるので、チャネル間の相対的遅延時間は
送信側でのそれに必ずしも対応しない。
同期制御回路25は、各チャネル対応の同期情報検出削
除回路21t〜213から同期情報nの到着通知を受け
、各チャネル間の到着時間差を求める。
第4図に示す例では、B1チャネル、B3チャネル、B
2チャネルの順に同期情報nの到着通知が行われるので
、最も遅いB2チャネルからみてB1、B3チャネルの
各到着時間差はt、+、jzとなる。同期制御回路25
は、このt、l、T、zから各遅延回路231〜23.
に与える遅延時間を算出する。すなわち、遅延回路の基
本タイマ値をLoとすると、tlおよびt2に最も近似
できるαtoおよびβCoのαおよびβを求める(ti
−αto、tzζβt0)。
したがって、同期制御回路25は、Blチャネルの遅延
回路231に「α」、B2チャネルの遅延回路23.f
、二’OJ、B3ナヤネルの遅延回路23、に[β1を
遅延時間情報として与え、それぞれαto、0、β1.
の遅延処理を指示する。
なお、同期制御回路25は、各同期情報検出削除回路2
1.−・21.から同期情報nの到着通知を受けても遅
延時間情報が確定し7ない間は、遅延回路23.□、−
23,に対し7て伝送情報を一旦蓄積するように制御す
る。すなわち、第4図に示す例では、5B1チヤネルの
遅延回路23.およびB3チャネルの遅延回路23.で
は、伝送情報(2)、(3)、(b)、(C)を−旦蓄
積する。
第5図は、遅延回路の構成例を示すブロンク図である。
図において、遅延回路23は、情報を一旦蓄積し、その
読み出j、7タイミングを制御することにより所定の遅
延を与える情報蓄積メモリ51と5、入力情報を直接出
力するか情報蓄積メ干り51に入力するかを切り替える
スイッチ部53と、同期制御回路25の制御によりスイ
ッチ部53の切り替え制御および情報蓄積メモリ51の
読み出し制御を行・う制御部55と5、制御部55に時
間t。ごとにクロックを与えるタイマ、57とにより構
成される。
B2チャネルの遅延回路23.では、同期制御回路25
から遅延時間情報とし、て「0」が指示されるので、制
御部55はスイッチ部53を制御して入力情報を直接出
力する。すなわち、伝送情報(ロ)1.(ハ)の遅延時
間はOとなる。
B1チャネルの遅延回路23.では、同期情報nで遅延
時間情報が確定し2ないことから、制御部55はス・イ
ッチ部53を制御して入力情報を−・星情報蓄積メモリ
5Iに蓄積する。さらに、制御部55はタイマ57から
通知されるクロックを計数し2、計数値が同期制御回路
25から遅延時間情報として指示される「α」になった
ときに、情報蓄積メモリ51から入力情報を読み出して
出力する。
すなわち、伝送情報(2)、(3)の遅延時間6才αt
o(#tt)となる。
また、B3チャネルの遅延回路233についても同様で
あり、伝送情報(b)、(C)の遅延時間はβto(=
を−となる。
このように、各チャネルごとに伝送情報に対応Jる遅延
が与えられるので、各チャネル間で伝送情報の同期を保
証することができる。
なお、最初の伝送情報(1)、(イ)、(a)に゛つい
ては、本実施例では同期をとることはできないが、17
[・−ムの同期ずれは実質的にほぼ無視できる。また、
伝送情報(4)、・・・、(ニ)、・・・ (d)、・
・・は、同期情報nの次以降の同期情報(n+1)に応
して同期がとられる。
ところで、遅延時間情報(α、β)の精度は基本タイマ
値L0が小さい捏上がるが、この基本タイマ値t。は同
期情報を挿入する間隔とともに、サービス品質に与える
同期ずれの許容範囲に応して適宜決定される。
また、本実施例では、各遅延回路23にスイッチ部53
を設け、遅延時間情報が「0」のときには伝送情報をス
ルーする構成を示したが、すべての伝送情報を一旦情報
蓄積メモリ51に蓄積し、遅延時間情報がrQ、(7)
稈きには直ちに読み出すようにしてもよい。
さらに、本実施例では、各遅延回路23にタイマ57を
設げ、同期制御回路25から通知される遅延時間情報に
応じて自立的に遅延処理を行う構成を示したが、同期制
御回路25に同様の機能を備え、各遅延回路23の遅延
処理を一括して制御するようδこし、でもよい。
〔発明の効果j −L述りまたように、本発明は、複数のI S D N
チャネル間の同期が可能となるので、例えば画像と音声
のように複数のメディア情報を複数のチャネルを用いて
同時に伝送する形態において1、利用者の複数のメディ
ア情報間の同期ずれを認識させることがなく、高品質の
サービスの掃供が可能になる。
なお、本発明は、−例として示したテレビ会議システム
の他に、各種のサービス形態に利用が可能である。
【図面の簡単な説明】
第1図は本発明の基本構成を示すブロック図。 第2図は本発明方式に用いられる同期情報挿入装置と同
期処理装置の一実施例構成を示すブロック図。 第3図は同期情報フレームの挿入処理を説明する図。 第4図は遅延時間検出処理を説明する図。 第5図は遅延回路の構成例を示すブロック図。 10・・・同期情報挿入装置、11・・・同期制御回路
、13・・・同期情報挿入回路、20・・・同期処理装
置、21・・・同期情報検出削除回路、23・・・遅延
回路、25・・・同期制御回路、51・・・情報記憶メ
モリ、53・・・スイッチ部、55・・・制御部、57
・・・タイマ。 (a) (′b) 第 図 n+1 n(同期情報) ←−−1゜

Claims (1)

    【特許請求の範囲】
  1. (1)所定のインタフェース構成をとる複数のチャネル
    を同時に使用し、複数メディアの情報を一括して伝送す
    るISDNにおいて、 情報送信側に、各チャネルの送信中の伝送情報の中に、
    所定のタイミングで同期情報を挿入する同期情報挿入装
    置を備え、 情報受信側に、各チャネルの同期情報の検出時間を用い
    て、各チャネルの伝送情報にそれぞれ対応する遅延を与
    え、各チャネルの同期をとる同期処理装置を備えた ことを特徴とするISDN複数チャネル同期方式。
JP2159221A 1990-06-18 1990-06-18 Isdn複数チャネル同期方式 Pending JPH0449728A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2159221A JPH0449728A (ja) 1990-06-18 1990-06-18 Isdn複数チャネル同期方式

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2159221A JPH0449728A (ja) 1990-06-18 1990-06-18 Isdn複数チャネル同期方式

Publications (1)

Publication Number Publication Date
JPH0449728A true JPH0449728A (ja) 1992-02-19

Family

ID=15688983

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2159221A Pending JPH0449728A (ja) 1990-06-18 1990-06-18 Isdn複数チャネル同期方式

Country Status (1)

Country Link
JP (1) JPH0449728A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7764713B2 (en) 2005-09-28 2010-07-27 Avaya Inc. Synchronization watermarking in multimedia streams

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7764713B2 (en) 2005-09-28 2010-07-27 Avaya Inc. Synchronization watermarking in multimedia streams

Similar Documents

Publication Publication Date Title
US4574374A (en) Multilocation video conference terminal including rapid video switching
EP0634857B1 (en) Multimedia communication terminal
US4694472A (en) Clock adjustment method and apparatus for synchronous data communications
CA1323675C (en) Digital frame synchronizer
JPH04211534A (ja) データ伝送方法
JPH012432A (ja) デジタル・フレーム同期装置および同期方法
KR960036650A (ko) 종합정보통신망을 이용한 화상회의 제어시스템
US4885738A (en) Method of and apparatus for establishing a wideband communication facility through a switched communications network having narrow bandwidth time division multiplexed channels
JPS6143895A (ja) 電話交換装置用の同期方法および装置
JP3656140B2 (ja) Sdhデータ伝送システムのリタイミング構造
US4529839A (en) Multilocation video conference terminal including an arrangement to reduce disruption in video switching
US4179587A (en) Bit switching of word formatted data
JPH0449728A (ja) Isdn複数チャネル同期方式
US4591660A (en) Common control audio decryptor
GB2285725A (en) Data burst transfer
JP3316708B2 (ja) 多地点テレビ会議制御装置
JP3592131B2 (ja) フレーム同期検出回路
JP3282230B2 (ja) テレビ会議用多地点制御装置
JPH0514763A (ja) 画像パケツト通信システム
JPH05236576A (ja) 伝送端局装置用クロック同期方式
JP2793690B2 (ja) フレーム位相同期回路
AU670973B2 (en) Synchronizing circuit
JP2871904B2 (ja) オクテット多重化装置
JPH0744522B2 (ja) 位相同期回路
JPH0662398A (ja) 画像通信端末装置