JPH04263293A - 水平周波数判別回路 - Google Patents

水平周波数判別回路

Info

Publication number
JPH04263293A
JPH04263293A JP3044066A JP4406691A JPH04263293A JP H04263293 A JPH04263293 A JP H04263293A JP 3044066 A JP3044066 A JP 3044066A JP 4406691 A JP4406691 A JP 4406691A JP H04263293 A JPH04263293 A JP H04263293A
Authority
JP
Japan
Prior art keywords
horizontal frequency
frequency
synchronization signal
range
horizontal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP3044066A
Other languages
English (en)
Inventor
Koichi Sudo
幸一 須藤
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hitachi Image Information Systems Inc
Hitachi Ltd
Hitachi Advanced Digital Inc
Original Assignee
Hitachi Image Information Systems Inc
Hitachi Ltd
Hitachi Video and Information System Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hitachi Image Information Systems Inc, Hitachi Ltd, Hitachi Video and Information System Inc filed Critical Hitachi Image Information Systems Inc
Priority to JP3044066A priority Critical patent/JPH04263293A/ja
Publication of JPH04263293A publication Critical patent/JPH04263293A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Controls And Circuits For Display Device (AREA)
  • Synchronizing For Television (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】
【0001】
【産業上の利用分野】本発明は、2種類の水平周波数に
対応するマルチスキャンディスプレイ等の映像機器に係
り、特に、同期信号を入力し、その同期信号の水平周波
数が2種類の水平周波数のうちのいずれであるかを判別
し、その判別結果を出力する水平周波数判別回路に関す
るものである。
【0002】
【従来の技術】従来の水平周波数判別回路は、例えば、
テレビ技術 ’89年10月増刊号「テレビジョンテク
ニカルブック」第26頁から第30頁に記載されている
ように、入力した同期信号を周波数−電圧変換器に導き
、同期信号の周波数に比例した直流電圧に変換した後、
その電圧を一定の基準電圧と比較することにより、水平
周波数の判別を行うという構成となっていた。
【0003】
【発明が解決しようとする課題】上記従来技術において
は、入力した同期信号が複合同期信号である場合に、そ
の複合同期信号に含まれる等化パルスや垂直同期パルス
により、周波数−電圧変換器の出力電圧が乱れ、誤動作
を生じやすいという問題があった。
【0004】また、2種類の水平周波数が、例えば、3
1.5kHzと33.75kHzという具合に近接して
いる場合には、周波数−電圧変換器の出力電圧の差がわ
ずかとなるため、回路素子の誤差やドリフトの影響によ
り、必要な判別精度が得難く、そのため、必要な判別精
度を得るために調整を施す必要があった。
【0005】本発明の目的は、上記した従来技術の問題
点を解決し、入力した同期信号が複合同期信号である場
合でも、誤動作を生じることなく、安定した動作で判別
を行うことができる水平周波数判別回路を提供すること
にある。本発明の他の目的は、2種類の水平周波数が近
接している場合でも、必要な判別精度を無調整で得るこ
とができる水平周波数判別回路を提供することにある。
【0006】
【課題を解決するための手段】本発明は、上記目的のう
ち、前者の目的を達成するため、同期信号を、第1の水
平周波数が引込範囲(プルインレンジ)内であり、第2
の水平周波数が保持範囲(ロックレンジ)外であるフェ
ーズ・ロックド・ループ(以下、PLLという)に供給
し、その発振出力と同期信号を位相同期検出手段に供給
する構成とした。
【0007】また、前記位相同期検出手段を、前記PL
Lの発振出力で駆動されるフリップフロップを含む構成
とした。
【0008】また、本発明では、後者の目的を達成する
ために、前記PLLを構成する電圧制御発振器を、機械
共振子を含む構成とした。
【0009】
【作用】前記PLLは、プルインレンジ内の周波数の同
期信号に対しては同期発振し、ロックレンジ外の周波数
の同期信号に対しては非同期に発振する。このため、位
相同期検出手段の出力には、同期信号の水平周波数が一
方の周波数であるか、他の周波数であるかの判別結果が
得られる。この様に、PLLを用いているため、入力し
た同期信号が複合同期信号である場合でも、同期発振し
ているときには、複合同期信号に含まれる等化パルスや
垂直同期パルスに影響されずに、水平同期パルスに位相
を保って発振し続け、非同期発振しているときには、自
走発振し続けるので、誤動作を生じることなく、安定し
た動作で判別を行うことができる。
【0010】また、前記位相同期検出手段に含まれる前
記フリップフロップは、前記PLLの発振出力に同期し
て動作するので、入力した複合同期信号に含まれる等化
パルスや垂直同期パルスに影響されずに、水平同期パル
スのみを捉えるため、誤動作を生じ難い。
【0011】さらにまた、前記PLLを構成する電圧制
御発振器が、機械振動子を含むことにより、前記PLL
の自走周波数は、機械振動子の共振によって他の回路素
子の誤差やドリフトの影響によらずほぼ一定に保たれ、
発振周波数の安定化を図ることができる。したがって、
必要な判別精度を無調整で得ることができる。
【0012】
【実施例】本発明の一実施例を図1に示す。図1におい
て、1はPLL、2は位相同期検出手段である。本実施
例では、同期信号aを入力し、水平周波数判別出力cを
出力する。以下にその動作を述べる。
【0013】PLL1は、図2のBPで示した引込範囲
内の周波数の入力に対しては入力に同期して発振を行い
、BLで示した保持範囲外の周波数の入力に対しては入
力とは非同期に周波数f0で自走発振する。
【0014】ここで、判別させたい水平周波数の一方を
fH1,他方をfH2とし、PLL1の引込範囲BPと
保持範囲BLの関係が図2に示す通りになる様に、PL
L1の設計を行う。そうすれば、PLL1は、fH1の
入力に対しては同期発振を行い、fH2の入力に対して
は周波数f0で自走発振する。
【0015】位相同期検出手段2は、入力同期信号aと
PLL1の発振出力bが位相同期しているか否かを検出
するから、両者が位相同期していれば、入力同期信号a
の水平周波数がfH1であり、位相同期していなければ
、fH2であるという判別結果が、判別出力cとして得
られる。尚、図2では、fH2がfH1より低いものと
して示したが、fH2′の様にfH1より高くても良い
【0016】次に、位相同期検出手段2の具体的構成例
を図3に示し、図4の波形図を用いて動作の説明を行う
。図3において、21はD型フリップフロップ、22は
低減フィルタ、23は電圧比較器、24は基準電圧源で
ある。
【0017】D型フリップフロップ21は、発振出力b
の立上り時の、入力同期信号aのレベルをラッチして、
出力dとして出力するので、図4の左側に示すように、
入力同期信号aと発振出力bが同期していれば、出力d
として常にハイレベルが出力される。一方、図4の右側
に示すように、入力同期信号aと発振出力bが同期して
いないときには、出力dとして入力同期信号aと発振出
力bとのビートが出力される。
【0018】このような出力dを低減フィルタ22で平
均化すると、電圧eが得られる。即ち、出力dとして、
ハイレベルが出力されているときには、図4の左側に示
すように、ハイレベルの電圧となり、ビートが出力され
ているときには、図4の右側に示すように、ハイレベル
とローレベルの中間の電圧になる。
【0019】従って、この中間の電圧とハイレベルとの
間の電圧を、基準電圧源24からの基準電圧fとし、電
圧比較器23において、基準電圧fと電圧eとの比較を
行えば、入力同期信号aと発振出力bが位相同期してい
るか否か検出することができる。そして、この検出結果
を判別出力として出力する。
【0020】以上では、同期信号として、水平同期パル
スのみが入力されたものとして説明したが、次に、水平
同期パルスと垂直同期パルスと等化パルスを含んだ複合
同期信号が入力された場合について、図5を用いて説明
する。
【0021】図5において、aHは水平同期パルス、a
Vは垂直同期パルス、aEは等化パルスを示し、入力同
期信号aである複合同期信号は、aHとaVとaEの和
である。
【0022】t1は映像表示期間であり、その期間、複
合同期信号aには水平同期パルスaHのみ含まれる。こ
こで、aHの周波数、すなわち水平周波数が、PLL1
の引込範囲BP内であれば、PLL1はaHの波形に同
期して発振する。
【0023】その後、t2の垂直ブランキング期間にな
り、垂直同期パルスaV,等化パルスaEが重畳されて
も、PLL1はaHの位相を保って発振し続けるので、
D型フリップフロップ21は水平同期パルスaHのみを
捉えることになり、その発振出力dは垂直同期パルスa
V,等化パルスaEで乱されない。つまり、複合同期信
号aに対しても誤動作が生じ難い。
【0024】以上の説明より、本実施例としての水平周
波数判別回路の水平周波数の判別精度は、PLL1の周
波数精度のみに依ることは明らかである。
【0025】したがって、PLL1を構成する電圧制御
発振器(図示せず)に、機械的な共振を利用した機械振
動子を用いれば、PLL1の周波数精度、すなわち水平
周波数判別回路の周波数精度はほぼ機械振動子の共振周
波数によってのみ決定されるので、回路の調整が不要で
、必要な判別精度が得られる。機械振動子を用いた電圧
制御発振器の具体的な構成は既に公知であるので、省略
する。
【0026】
【発明の効果】本発明によれば、入力した同期信号が複
合同期信号である場合でも、誤動作を生じることなく、
安定した動作で判別を行うことができる。また、2種類
の水平周波数が近接している場合でも、回路素子の誤差
やドリフトの影響を受けることなく、必要な判別精度を
無調整で得ることができる。
【図面の簡単な説明】
【図1】本発明の一実施例を示すブロック図である。
【図2】図1におけるPLL及び位相同期検出手段の動
作特性を示す特性図である。
【図3】図1における位相同期検出手段の具体的構成例
を示すブロック図である。
【図4】図3における要部信号波形を示す波形図である
【図5】入力した同期信号が複合同期信号である場合の
、図1及び図3における要部信号波形を示す波形図であ
る。
【符号の説明】
1…PLL、2…位相同期検出手段。

Claims (3)

    【特許請求の範囲】
  1. 【請求項1】  同期信号を入力し、該同期信号の水平
    周波数が第1の水平周波数であるか,第2の水平周波数
    であるかを判別し、その判別結果を出力する水平周波数
    判別回路において、前記同期信号を入力し、該同期信号
    の水平周波数が少なくともその引込範囲内であれば、前
    記同期信号に同期した発振を行って発振信号を出力し、
    少なくともその保持範囲外であれば、自走周波数で自走
    発振を行って発振信号を出力すると共に、前記第1の水
    平周波数を含む周波数範囲に、前記引込範囲を持ち、前
    記第2の水平周波数を含まない周波数範囲に、前記保持
    範囲を持つフェーズ・ロックド・ループと、前記同期信
    号と前記発振信号とを入力し、両者が位相同期している
    か否かを検出して、その検出の結果、位相同期していれ
    ば、前記同期信号の水平周波数は前記第1の水平周波数
    であるとし、位相同期していなければ、前記同期信号の
    水平周波数は前記第2の水平周波数であるとして、前記
    判別結果を出力する位相同期検出手段と、で構成したこ
    とを特徴とする水平周波数判別回路。
  2. 【請求項2】  請求項1に記載の水平周波数判別回路
    において、前記位相同期検出手段は、前記同期信号と前
    記発振信号とを入力とするフリップ・フロップを含むこ
    とを特徴とする水平周波数判別回路。
  3. 【請求項3】  請求項1または2に記載の水平周波数
    判別回路において、前記フェーズ・ロックド・ループを
    構成する電圧制御発振器は、機械振動子を含むことを特
    徴とする水平周波数判別回路。
JP3044066A 1991-02-18 1991-02-18 水平周波数判別回路 Pending JPH04263293A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP3044066A JPH04263293A (ja) 1991-02-18 1991-02-18 水平周波数判別回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP3044066A JPH04263293A (ja) 1991-02-18 1991-02-18 水平周波数判別回路

Publications (1)

Publication Number Publication Date
JPH04263293A true JPH04263293A (ja) 1992-09-18

Family

ID=12681255

Family Applications (1)

Application Number Title Priority Date Filing Date
JP3044066A Pending JPH04263293A (ja) 1991-02-18 1991-02-18 水平周波数判別回路

Country Status (1)

Country Link
JP (1) JPH04263293A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2000021288A1 (fr) * 1998-10-01 2000-04-13 Matsushita Electric Industrial Co., Ltd. Equipement de conversion de signal d'image

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2000021288A1 (fr) * 1998-10-01 2000-04-13 Matsushita Electric Industrial Co., Ltd. Equipement de conversion de signal d'image
US6798458B1 (en) 1998-10-01 2004-09-28 Matsushita Electric Industrial Co., Ltd. Image signal conversion equipment

Similar Documents

Publication Publication Date Title
US6014177A (en) Video display apparatus having phase-locked loop used for synchronizing a horizontal scan frequency with a synchronizing input signal frequency
KR100315246B1 (ko) 디지털 표시 장치용 위상 동기 루프 회로
JP3555372B2 (ja) 同期処理回路
JPH04263293A (ja) 水平周波数判別回路
US6018273A (en) Externally-synchronized voltage-controlled oscillator in phase locked loop
JP2511843B2 (ja) タイミング信号発生回路
JPH0722380B2 (ja) 映像信号用位相ロツク回路
JP3439143B2 (ja) 水平同期回路
JP4757690B2 (ja) Pllシステム及び車載用テレビジョンシステム
JPH1056581A (ja) 表示装置用のpll回路
JPS62258571A (ja) クロック信号を発生する回路
JPH0832833A (ja) ビデオシステムパルス生成回路
JP2794693B2 (ja) 水平偏向回路
JP2714193B2 (ja) デジタルテレビジョン受像機
JPH02288787A (ja) クロックパルス生成回路
JP4168524B2 (ja) Pll回路
JP3106470B2 (ja) Pll回路
JP2884643B2 (ja) 位相同期クロック生成装置
JPH0752843B2 (ja) Pll回路
KR100224579B1 (ko) 위상 고정 루프를 이용하는 영상 시스템의 수평동기 장치 및 방법
JPH07283731A (ja) 同期信号回路
JPH0630295A (ja) 映像信号の同期回路
KR100207633B1 (ko) 위상동기루프회로
JPH0628382B2 (ja) 垂直同期信号作成回路
JPH05300399A (ja) Pll回路