JPH04124942A - 通信制御方式 - Google Patents

通信制御方式

Info

Publication number
JPH04124942A
JPH04124942A JP2246496A JP24649690A JPH04124942A JP H04124942 A JPH04124942 A JP H04124942A JP 2246496 A JP2246496 A JP 2246496A JP 24649690 A JP24649690 A JP 24649690A JP H04124942 A JPH04124942 A JP H04124942A
Authority
JP
Japan
Prior art keywords
frame
hdlc
procedure
communication control
transmission control
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2246496A
Other languages
English (en)
Inventor
Masahiro Hitomi
政弘 一見
Norio Shimada
嶌田 典郎
Kazumi Mukai
迎 和美
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujitsu Ltd
Original Assignee
Fujitsu Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu Ltd filed Critical Fujitsu Ltd
Priority to JP2246496A priority Critical patent/JPH04124942A/ja
Publication of JPH04124942A publication Critical patent/JPH04124942A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Communication Control (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔概要〕 複数の伝送制御手順の電文をHDLC手順に統一して伝
送する通信制御方式に関し、 HDLC以外の伝送制御手順であってもDMA機能によ
る高速データ伝送が可能であり、また、従来のHDLC
以外の伝送制御手順の資産を充分に活かすことのできる
通信制御方式を提供することを目的とし、 送信すべき電文がHDLCフレームかその他の伝送制御
手順フレームかを判断し、その他の伝送制御手順フレー
ムの場合にはフラグ、アドレス部、誤り訂正符号を付加
してHDLCフレーム構成として送信し、受信側では、
受信したHDLCフレームのアドレス部よりHDLC手
順かその他の伝送制御手順かを判定し、HDLC手順で
あればそのまま、その他の伝送制御手順であれば、フレ
ームを分解して手順に応じたデータリンク層につなぐよ
うにしたものである。
〔産業上の利用分野〕
本発明は、通信制御方式に関し、特に複数の伝送制御手
順の電文をHDLC手順に統一して伝送する通信制御方
式に関する。
近年のl5DN1i4の普及にともなって、HDLC(
High−Level Data Link Cont
rol)手順により効率の高い伝送を行うことが多くな
っている。
他の制御手順による電文もかかるHDLC手順に統一し
て伝送できることが望まれている。
〔従来の技術〕
従来の通信制御方式においては、伝送制御手順が異なれ
ばハードウェアがプロトコルをサポート可能であっても
、それぞれ手順に応じたハードウェアハンドリングプロ
グラムを作成することが必要である。
種々の伝送制御手順が混在して使用されている現状にお
いては、各手順に合致したプログラムが個々に開発され
、各手順に応じたIIi様で使用されている。
かかる現状において、HDLC手順に用いられるHDL
Cフレームは、フレーム間がフラグとフラグで構成され
ており、このフラグ部分を除き、通信動作の過程におい
て通信制御に直接関与するデータは含まれていない。
したがって、HDLC手順は、高速データ転送が可能な
りMA@能(中央処理装置を介さず、直接I10チャネ
ル、入出力端末とメモリ間を伝送する機能)を用いてデ
ータ転送を行うのに適している。
〔発明が解決しようとする課題〕
しかし、他の伝送制御手順ではHDLCフレームのよう
なフレーム構造を持たないので、データ伝送の都度、複
数の制御コードを解析、判定する必要がある。そのため
、DMA機能の如き高速データ伝送ができないという問
題がある。
また、HDLC手順に準拠する機器が増えると、それ以
外のHDLC手順を扱わない設備機器等の資産を生かす
ことができない等の問題が生じてくる。
本発明はかかる従来の諸問題を解決するためになされた
もので、HDLC以外の伝送制御手順であってもDMA
機能による高速データ伝送が可能であり、また、従来の
HDLC以外の伝送制御手順の資産を充分に活かすこと
のできる通信制御方式を提供することを目的とする。
〔課題を解決するための手段〕
第1図は、本発明の原理構成図である。
通信制御装置lOは、各レイヤ層(データリンク層1、
物理層2)を有し、綱11を介して通信制御を行う。
データリンク層1は、基本通信制御手順系(BC系)と
HDLC手順(AC系)とを有する。
物理層2はHDLCフレーム組立/分解機能を有する。
この機能により、他の伝送制御手順は、HDLCフレー
ムに組立てられAC系のみに統一された下位層を介して
通信制御を行うことができる。
さらに、第2図の通信制御フローを参照しながら説明す
る。
フレーム送信の場合(第2図(a))、まずHDLCフ
レームかそれ以外の伝送制御手順フレームかをHDLC
フレーム組立/分解機能で判定しくステップ521)、
HDLC手順であれば、DMA機能を用いた従来の方法
で、AC系の下位層を介して回線上にフレームが送出さ
れる(ステップ523)。
他の伝送制御手順のフレームであれば、フレーム組立/
分解機能で)IDLCフレームに組立られ(ステップ3
22)、その後、AC系の下位層を介して回線上に送出
される(ステップ523)。
フレーム受信の場合(第2図(ロ))、DMA機能によ
りフレームを受信すると(ステップ524)、フレーム
組立/分解機能により、HDLC手順であるか他の伝送
制御手順であるかを判定する(ステップ525)。
ここで、HDLC手順であることが判断されると、フレ
ームを、そのまま上位層(データリンク層)に通知する
(ステップ526)。
一方、他の伝送制御手順であることが判断されると、フ
レームを分解しくステップ527)、if手順に応じた
上位層(データリンク層)に通知する(ステップ32B
)。
ここで、フレームの識別は、HDLCフレームのアドレ
ス部に各手順毎に定義された識別子を予めセットしてお
くことで可能である。
〔作用〕
第3図に各レイヤ毎の電文のフォーマット(BC系を例
にとる)を示している。
データリンク層31では開始と終了を示すキャラクタ(
STX、ETX)の間にデータが含まれ、一つの電文を
構成している。これに物理層2のフレーム組立/分解機
能によってHDLCフレームのフラグF、アドレス部A
、IIJII部C1誤り訂正符号FC3が付加され、物
理層電文32が形成される。したがって、通常のHDL
Cフレームと区別無く回線上に送出する電文33とする
ことができる。
このように、複数の伝送制御手順の電文を伝送路上でH
DLCに統一でき、したがってDMA@能による高速伝
送が可能となっている。
〔実施例〕
第4図は、本発明の実施例であり、第5図及び第6図は
本発明の詳細な説明するための図である。
41は既存の通信制御装置てあって、HDLC手順を扱
うことはできず、他の伝送制御手順のみをサポートする
ものである0本実施例は、かかる通信制御装置41と、
HDLCフレームの組立/分解機能を持つ通信制御装置
44との間で高速データ伝送を可能とするものである。
42.43は各々変復調装置(モデム)であるが、変復
調装置42は、インテリジェント機能を有し、HDLC
フレームの組立/分解機能を有している。
第5図はHDLC手順以外、即ち、BC系手順の送信の
場合を示している。
BC系手順によるフレームは、一般に同期キャラクタS
YNによって同期をとり、STX(スタート・オブ・テ
キスト)からETX (エンド・オブ・テキスト)間に
データを含むブロック構成である。このブロックは、H
DLCフレームの組立/分解機能を持つ変復調装置42
に送られ、HDLCのフラグF1アドレス部A、制御部
C及び誤り訂正符号FCSが付加される。
ここでアドレス部Aは、01〜FE(特定用途の00、
FFは除く)までの16進コードで構成され、これによ
り伝送制御手順を特定するようになっている。
誤り訂正符号FCSとしては、例えば巡回符号CRC等
が用いられる。
変復調装置42において、上記HDLCフレームに変換
されたデータは、該変復調装置42から回線45に送出
される。
この時、1フレームは、B(、系手順のフォーマントに
よる電文(SYN−FF)を含んでいる。
第6図は、BC系の受信の場合を示している。
回線45から変復ati置42に送られたHDLCフレ
ームは、変復調装置42のHDLC組立/分解機能によ
って、HDLC手順であるが他伝送制御手順であるかが
判定される。
この判定は、アドレス部Aの予め定義された識別子を参
照することによって行う。
この判定の結果、HDLC手順であることが判断される
と、そのままHDLCフレームを通信制御装置41に送
る。
一方、他の伝送制御手順であることが判断されると、H
DLCフレームを分解して通信制御装置41に送る。
これにより、通信制御装置41では、手順に応じたレイ
ヤ処理によって正常な電文を取り出すことが可能となっ
ている。
なお、通信制御装置44は、HDLCフレームの組立/
分解機能を持つ通信制御装置であるから、上述したと同
様の動作によりHDLCフレーム及び他の通信制御手順
フレームの送受信が可能である。
〔効果〕
以上説明したように、本発明によれば複数伝送制御手順
の電文をHDLCフレームに組立/分解する機能を持つ
通信制御装置と、かかる機能を持たない通信制御装置と
で通信を行う場合であっても、HDLCフレーム組立/
分解機能を介することにより、伝送路上をHDLCフレ
ームに統一でき、DMA機能等による高速データ伝送が
可能となる。
また、既存の他の伝送制御手順で蓄えた責産を有効に活
用することができる。
【図面の簡単な説明】
第1図は本発明の原理構成図、 第2図は本発明の通信制御フローチ中−ト図、第3図は
本発明の通信制御における信号のフレーム構成図、 第4図は本発明の実施例の構成図、 第5図は本発明の実施例におけるBC系送信の場合の説
明図、 第6図は本発明の実施例におけるBC系受信の場合の説
明図である。 図において、 10.41.44・・・通信制御装置、31・・・デー
タリンク層のフレーム構成、32・・・物理層のフレー
ム構成、 33・・・回線上のフレーム構成、 F・・・HDLCフレームのフラグ、 A・・・HDLCフレームのアドレス部、C・・・HD
LCフレームの制御部。 本発明の赤理構辰洒 第1 図 F゛ フラグ Aニアドレス C: ヤ1リイ1p4門S 1 : Aシフォメーション Fe2 :  誤り桁1ポ甲 フし一ム構成図 第3図 フし一1Q充信の場合2 (a) jイ1 第 フレーム+倍の場合 (b) ;制御フロー 2図 41:既存の通信制御襞1 42 :  HDLCルームへの捺8号jlt7/り)
角午りツ宵E耗7変イ隻言貝蓑143:案僕調贅1 44: )(DLCフレームへG制週17介解檀斎計つ
珈信制イ抑裟l水墨帆の大旋令・) 第4図 回積上45 匝■二■[=■旧 HDLC)L−A BCC84場合 第5図 ↓ BC辰讐信の場合・ 第6図

Claims (3)

    【特許請求の範囲】
  1. (1)送信すべき電文がHDLCフレームかその他の伝
    送制御手順フレームかを判断し、その他の伝送制御手順
    フレームの場合にはフラグ、アドレス部、誤り訂正符号
    を付加してHDLCフレーム構成として送信し、 受信側では、受信したHDLCフレームのアドレス部よ
    りHDLC手順かその他の伝送制御手順かを判定し、H
    DLC手順であればそのまま、その他の伝送制御手順で
    あれば、フレームを分解して手順に応じたデータリンク
    層につなぐようにしたことを特徴とする通信制御方式。
  2. (2)請求項(1)記載の通信制御方式において、HD
    LCフレームのアドレス部には各制御手順毎に定義され
    た識別子が付加されることを特徴とする通信制御方式。
  3. (3)HDLCフレーム以外の伝送制御手順のみサポー
    トする第1の通信制御装置(41)とHDLCフレーム
    に組立/分解する機能を有する第2の通信制御装置(4
    4)との間の通信の制御方式であって、該第1の通信制
    御装置(41)に接続される変復調装置(42)内にH
    DLCフレームの組立/分解機能を付加するようにした
    ことを特徴とする通信制御方式。
JP2246496A 1990-09-17 1990-09-17 通信制御方式 Pending JPH04124942A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2246496A JPH04124942A (ja) 1990-09-17 1990-09-17 通信制御方式

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2246496A JPH04124942A (ja) 1990-09-17 1990-09-17 通信制御方式

Publications (1)

Publication Number Publication Date
JPH04124942A true JPH04124942A (ja) 1992-04-24

Family

ID=17149263

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2246496A Pending JPH04124942A (ja) 1990-09-17 1990-09-17 通信制御方式

Country Status (1)

Country Link
JP (1) JPH04124942A (ja)

Similar Documents

Publication Publication Date Title
JPH04124942A (ja) 通信制御方式
JPS5860851A (ja) デ−タ伝送方式
JPS6388662A (ja) デ−タ通信方式
JPS61188653A (ja) ダウンロ−ド制御方式
JPS6112424B2 (ja)
JPS6229335A (ja) 通信制御方法
JPH022264A (ja) メツセージ通信システム
JPH06252916A (ja) 無線lan装置
JPH04296157A (ja) ファクシミリデータ編集方式
JPH11234310A (ja) トークンパッシング方法
JPS60245345A (ja) パケツト通信の処理方式
JPH03217905A (ja) プログラマブルコントローラ間のデータ転送方法
JPH04373224A (ja) スイッチング制御情報の転送方式
JP2000069086A (ja) 広域ipパケット通信システム及び構成管理装置
JPH07191923A (ja) 通信方法
JPS61290837A (ja) ル−プ状伝送路を持つデ−タ伝送方式
JPS62214750A (ja) 通信制御装置
JPH01162962A (ja) セッション制御方式
JPH08205212A (ja) 電子交換機の交換処理システム
JPH04287455A (ja) 正規応答モード物理レベル半二重通信制御方式
JPH02298133A (ja) データ通信方法および装置
JPH01243751A (ja) 無手順データ転送方式
JPH0580054U (ja) データ伝送装置
Creamer et al. PENTANET--A Report of the United States Air Force Technical Panel for a Pentagon-Wide Local Area Network.
JP2001067367A (ja) データベース用情報生成システム