JPH0373011B2 - - Google Patents
Info
- Publication number
- JPH0373011B2 JPH0373011B2 JP61015086A JP1508686A JPH0373011B2 JP H0373011 B2 JPH0373011 B2 JP H0373011B2 JP 61015086 A JP61015086 A JP 61015086A JP 1508686 A JP1508686 A JP 1508686A JP H0373011 B2 JPH0373011 B2 JP H0373011B2
- Authority
- JP
- Japan
- Prior art keywords
- input
- output
- target
- emulation memory
- bus
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Lifetime
Links
Landscapes
- Test And Diagnosis Of Digital Computers (AREA)
- Debugging And Monitoring (AREA)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP61015086A JPS62173539A (ja) | 1986-01-27 | 1986-01-27 | インサ−キット・エミュレ−タ |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP61015086A JPS62173539A (ja) | 1986-01-27 | 1986-01-27 | インサ−キット・エミュレ−タ |
Publications (2)
Publication Number | Publication Date |
---|---|
JPS62173539A JPS62173539A (ja) | 1987-07-30 |
JPH0373011B2 true JPH0373011B2 (enrdf_load_stackoverflow) | 1991-11-20 |
Family
ID=11879030
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP61015086A Granted JPS62173539A (ja) | 1986-01-27 | 1986-01-27 | インサ−キット・エミュレ−タ |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS62173539A (enrdf_load_stackoverflow) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH04229337A (ja) * | 1990-12-27 | 1992-08-18 | Hitachi Ltd | エミュレータ |
-
1986
- 1986-01-27 JP JP61015086A patent/JPS62173539A/ja active Granted
Also Published As
Publication number | Publication date |
---|---|
JPS62173539A (ja) | 1987-07-30 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US5615331A (en) | System and method for debugging a computing system | |
JPS6017539A (ja) | エミユレ−シヨン方式 | |
JPH0373011B2 (enrdf_load_stackoverflow) | ||
JPH0550016B2 (enrdf_load_stackoverflow) | ||
JPS6349851A (ja) | シミユレ−シヨンシステム | |
JP3424548B2 (ja) | 組み込み機器用ソフトウエア論理シミュレータ | |
JP3270729B2 (ja) | 拡張命令セット・シミュレータ | |
JPH0283749A (ja) | マイクロプロセッサの内部割込み制御方式 | |
JPS6325742A (ja) | トレ−ス機能付マイクロプロセツサ | |
JP2788353B2 (ja) | タスクトレース方法 | |
JP2557366B2 (ja) | 入出力手順変換装置 | |
KR100189977B1 (ko) | 트레이스기능을 구비한 에뮬레이터시스템과 그 트레이스방법 | |
JPH0368037A (ja) | プログラム開発装置 | |
JPS62214444A (ja) | シミユレ−シヨン方法 | |
JPS63291135A (ja) | マイクロコンピュ−タ開発装置 | |
JPS59202546A (ja) | デバツグ装置 | |
JPS59202547A (ja) | デバツグ装置 | |
JP2001209555A (ja) | 入出力エミュレーション装置、入出力装置のエミュレーション方法および入出力装置エミュレーションプログラムを記録した記録媒体 | |
JPS61239335A (ja) | I/oシミユレ−タ | |
JPS61239345A (ja) | I/oシミユレ−タ | |
JPH10198577A (ja) | 電子回路解析装置、電子回路解析方法および電子回路解析プログラムを記録した媒体 | |
JPH02308342A (ja) | シミュレート・デバッガの構築方法 | |
JPH07113900B2 (ja) | エミュレーション・チップ | |
JPH0281235A (ja) | エバリェーション・チップ | |
JPS63126043A (ja) | 論理シミユレ−タ |