JPH0352387A - クランプ回路 - Google Patents

クランプ回路

Info

Publication number
JPH0352387A
JPH0352387A JP1186800A JP18680089A JPH0352387A JP H0352387 A JPH0352387 A JP H0352387A JP 1186800 A JP1186800 A JP 1186800A JP 18680089 A JP18680089 A JP 18680089A JP H0352387 A JPH0352387 A JP H0352387A
Authority
JP
Japan
Prior art keywords
video signal
level
signal
input terminal
reference voltage
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP1186800A
Other languages
English (en)
Other versions
JP2777408B2 (ja
Inventor
Kazuo Kitsuka
木塚 和雄
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sanyo Electric Co Ltd
Original Assignee
Sanyo Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sanyo Electric Co Ltd filed Critical Sanyo Electric Co Ltd
Priority to JP1186800A priority Critical patent/JP2777408B2/ja
Publication of JPH0352387A publication Critical patent/JPH0352387A/ja
Application granted granted Critical
Publication of JP2777408B2 publication Critical patent/JP2777408B2/ja
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Landscapes

  • Picture Signal Circuits (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 (イ〉産業上の利用分野 本発明は、ビデオカメラなどに用いられるクランプ回路
に関するもので、特にベデスタルレベルの設定回路やガ
ンマ補正回路の前段に用いて好適なクランプ回路に関す
る。
(口〉従来の技術 一般にコンデンサを介して映像信号を供給した場合、該
映像信号のAPL(平均映像信号レベル)が変動してい
ると、通過後の映像信号のペデスタルレベルが変動して
しまう.そこで、コンデンサ通過後の映像信号はベデス
タルレベルやシンクチップレベルでクランブさせる必要
がある.第2図は従来のクランプ回路を示す回路図で、
入力端子(1)からの映像信号は、コンデンサ(2〉で
直流分が除去された後、バッファ増幅器(3)を介して
引算器(4〉の正入力端子(+〉に印加される。一方、
スイッチ(5)は制御端子(6)からの制御信号に応じ
て開閉するもので、この場合、前記制御信号としてペデ
スタルレベル期間又はシンクチップレベル期間を示す信
号が印加される.今、制御信号としてベデスタルレベル
期間を示す信号がスイッチ(5)に印加されると、該ス
イッチ(5〉は閉じベデスタルレベルの直流電圧がコン
デンサ(7)に保持サれる.ここで、到来している映像
信号のABLが変動したとすると、その直流変化分が前
記コンデンサ(7〉に保持される.前記コンデンサ(7
〉の電圧は、引算器(4)の負入力端子(一)に印加さ
れているので、入力された映像信号の直流分から前記コ
ンデンサ(7)の充電電圧が引算される。その為、引算
器〈4〉の出力端にはペデスタルレベルが一定の即ちペ
デスタルレベルでクランブされた映像信号が得られる。
(ハ)発明が解決しようとする課題 ところで、第2図の回路においては出力端子(8)に発
生する映像信号のベデスタル期間の直流電位は、引算器
(4〉の出力回路の回路構成で決定される.前記直流電
位は、映像信号の基準レベルとなるものであるので、そ
の値は非常に正確に設定する必要がある.しかしながら
、前述の出力回路として通常の出力回路を用いると温度
変化などに依りその直流レベルが変動してしまい一定値
に設定出来ないという問題がある.特に前記出力回路の
IC化に際しては素子のバラツキに依り直流レベルの設
定が困難であった. (二〉課題を解決するための手段 本発明は、上述の点に鑑み成されたもので、映像信号が
印加される入力端子と、該入力端子からの映像信号が一
方の入力端子に印加される引算器と、該引算器の出力信
号と基準電源の基準電圧との比較を行なう差動増幅器と
、前記入力端子からの映像信号と前記差動増幅器の出力
信号との加算を行なう加算手段と、該加算手段の出力信
号を保持すると共に保持した信号を前記引算器の他方の
入力端子に印加する保・持手段と、クランブ用の制御信
号に応じて前記加算手段の出力信号が前記保持手段に加
わるのを禁止するスイッチと、から成り前記引算器の出
力端より前記基準電圧のレベルにクランプされた映像信
号を導出するようにしたことを特徴とする. (*〉作用 本発明に依れば、引算器の出力信号と基準電圧とを制御
信号に応じてペデスタル期間、比較し、その差を引算器
に負帰還させている.その為、引算器の出力端に発生す
る映像信号のべデスクルレベルを前記基準電圧のレベル
に固定することが出来る. (へ〉実施例 第1図吐、本発明の一実施例を示す回路図で、(9〉は
映像信号のクランプレベルを設定する基準電源、(10
〉は引算器(4)の出力信号と前記基準電源(9)の基
準電圧とを比較する差動増幅器、(11〉は該差動増幅
器(10)の出力信号と入力端子(1)からの映像信号
との加算を行なう加算器、(12)及び(13〉は制御
端子(6〉からのペデスタルレベル期間を示す制御信号
に応じて開閉する第1及び第2スイッチである. 尚、第1図において第2図と同一の回路素子については
同一の符号を付し、説明を省略する。
入力端子《1〉に第3図(イ)の如き映像信号が印加さ
れると、該映像信号はコンデンサ(2〉及.びバッファ
増幅器(3)を介して直流成分が除去され第3図(ロ)
の如くなる.第3図(口)の映像信号は、加算器(11
)及び引算器(4)に印加され、前記引算器(4〉の出
力信号は差動増幅器(10)で基準電源(9)の基準電
圧と比較される. この状態で、制御端子(6〉に第3図(ハ)の如きクラ
ンブ用の制御信号が印加されると、該制御信号に応じて
第1及び第2スイッチ(12〉及び(l3〉が閉じる.
すると、差動増幅器(10)から両入カ信号の差に応じ
た出力信号が発生し、加算器〈11〉で第3図(口)の
制御信号期間の映像信号と加算される。
そして、加算器(l1〉の加算出力は第2スイッチ(1
3〉を介してコンデンサ(7)に印加され第3図(二〉
の如く保持される.前記コンデンサ(7)に保持された
電圧は、引算器(4)の負入力端子(一〉に印加される
ので、該引算器(4)に負帰還ループが施され、引算器
(4〉の出力端子(8〉の電圧は基準電圧(Vref)
と等しくなるように制御される。その為、出力端子(8
)に発生する映像信号のべデスクルレベルは、第3図(
*〉の如<Vrefとなる.第3図(ハ〉の制御信号が
発生していない期間(Lレベル)では、第1及び第2ス
イッチ(12)及び(13〉が開くので、コンデンサ(
7〉への制御は行なわれなくなるが、該コンデンサ(7
)で保持されている電圧が引算器(4〉に印加され続け
る.その為、引算器(4)では第3rgJ{Iff>の
映像信号から第3図(二}の直流電圧が引算される動作
が継続され、出力端子(8〉に発生する映像信号は第3
図(ネ)の如くなる。
従って、第1図の回路に依れば基準電源(9)の基準電
圧で到来する映像信号をクランブすることが出来る。一
般に単一の電圧を発生する基準電源では、温度補償機能
を容易に持たせることが出来る.その為、第1図の基準
W.源(9)もその様にすれば、温度変化の影響を受け
ずに常に一定のクランプレベルを確保出来る. 尚、第1図においては映像信号のペデスタルレベルをク
ランプさせたが、シンクチップレベルでも良い.この場
合には、シンクチップレベル期間に発生する制御信号を
用いれば良い. ところで、ビデオカメラで暗い場所を撮影した場合に、
前記ビデオカメラ内の信号処理回路やCODなどからノ
イズが発生し、これが映像信号の同期信号部分に重畳さ
れてしまう現象が知られている。その為、一般にビデオ
カメラでは、映像信号のべデスタルをブランキングし、
再びペデスタルを設定する処理を行なっている。その際
、再設定前のべデスクルレベルと再設定後のべデスクル
レベルは必らず一致させる必要がある.この様な場合に
おいても第1図の如く、基準電源(9〉を用いてクラン
プレベルを設定するものを用いれば、再設定を容易に行
なうことが出来る.それについて第4図を用いて説明す
る.第4図において、(14)は引算器(4)の出力信
号を基準電源(9〉からの基準電圧に応じてクリップす
るクリップ回路、(15)は端子(16)からのブラン
キング信号に応じて動作し前記クリップ回路(14〉を
構成する第1トランジスタ(17〉のベースを接地させ
る駆動トランジスタである.尚、第4図において第1図
と同一の回路素子については同一の符号を付し、説明を
省略する. 第4図において、基準電源(9〉の基準電圧V ref
にクランプされた第5図(イ〉の如き映像信号は、引算
器(4〉の出力端からクリップ回路(14)の第1トラ
ンジスタ(l7)のベースに印加される.又、基準電源
(9)からの基準電圧V refが前記クリップ回路(
l4〉の第2トランジスタ《18〉のベースに印加され
ている.この状態で、第5図(口〉の如きペデスタル期
間に相当するブランキング信号が端子(16〉に印加さ
れたとする.前記ブランキング信号の「L」レベル期間
には駆動トランジスタ(15)が才フするので、第5図
(イ〉の映像信号と基準電圧V rafとの比較が行な
われるが、前記映像信号のレベルの方が高いので第1ト
ランジスタ(17)がオン、第2トランジスタ(18〉
がオフする。その為、この時の映像信号は第1トランジ
スタ(17〉でvllll(トランジスタのベース・エ
ミッタ間電圧)レベルシフトされて出力端子(l9〉に
発生する.次に第5図(口)のブランキング信号がrH
」レベルとなると駆動トランジスタ(15〉がオンする
ので、第1トランジスタ(17)がオフ、第2トランジ
スタ〈l8)がオンし、第1トランジスタ(17〉のベ
ースに加わる映像信号のべデスクルレベルは第5図(八
〉の如くアースレベルとなる.その為、出カ端子(19
〉には電圧( Vref − V am )が発生し、
この値は元のべデスクルレベルと等しい値になる。
その結果、出力端子(19〉には第5図(二)の如きペ
デスタル期間のノイズが除去されると共に元のべデスク
ルレベルと同一のべデスクルレベルを有した映像信号が
得られる。尚、第5図の微調整回路〈20〉は第2トラ
ンジスタ(18〉のベース電圧を調整するもので、出力
端子(19〉に得られる映像信号のペデスタルレベルの
微調整を行なうことが出来る. 第5図の回路においては、最初のべデスクルレベルと再
設定のべデスクルレベルを同一の基準電fi(9)を用
いて行なっているので、仮に前記基準電源(9〉の値が
温度変化等で変動したとしても最初と同一のべデスクル
レベルを再設定することが出来る。
(ト)発明の効果 以上述べた如く、本発明に依れば温度変化に拘わらず常
に一定のクランプレベルを確保することが出来るクラン
プ回路を提供することが出来る。
又、本発明に依れば、映像信号のブランキング及ヒヘデ
スタルレベルの再設定を行なうのに際して、確実なノイ
ズの除去及び元のべデスクルレベルと同一のペデスタル
レベルの再設定を達或することが出来る。
【図面の簡単な説明】
第1図は本発明の一実施例を示す回路図、第2図は従来
のクランブ回路を示す回路図、第3図(イ)乃至(*)
は第1図の説明に供する為の波形図、第4図は本発明の
別の実施例を示す回路図、及び第5図(イ〉乃至(二)
は第4図の説明に供する為の波形図である.

Claims (2)

    【特許請求の範囲】
  1. (1)映像信号が印加される入力端子と、 該入力端子からの映像信号が一方の入力端子に印加され
    る引算器と、 該引算器の出力信号と基準電源の基準電圧との比較を行
    なう差動増幅器と、 前記入力端子からの映像信号と前記差動増幅器の出力信
    号との加算を行なう加算手段と、該加算手段の出力信号
    を保持すると共に保持した信号を前記引算器の他方の入
    力端子に印加する保持手段と、 クランプ用の制御信号に応じて前記加算手段の出力信号
    が前記保持手段に加わるのを禁止するスイッチと、 から成り前記引算器の出力端より前記基準電圧のレベル
    にクランプされた映像信号を導出するようにしたことを
    特徴とするクランプ回路。
  2. (2)一方の入力端子に前記引算器の出力信号が印加さ
    れると共に他方の入力端子に前記基準電源の基準電圧が
    印加されるクリップ手段と、 ブランキング信号に応じて前記クリップ手段の動作を強
    制駆動する駆動手段と を備え、前記クリップ手段の出力端より所望のペデスタ
    ルレベルの映像信号を得るようにしたことを特徴とする
    請求項第1項記載のクランプ回路。
JP1186800A 1989-07-19 1989-07-19 クランプ回路 Expired - Lifetime JP2777408B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP1186800A JP2777408B2 (ja) 1989-07-19 1989-07-19 クランプ回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP1186800A JP2777408B2 (ja) 1989-07-19 1989-07-19 クランプ回路

Publications (2)

Publication Number Publication Date
JPH0352387A true JPH0352387A (ja) 1991-03-06
JP2777408B2 JP2777408B2 (ja) 1998-07-16

Family

ID=16194806

Family Applications (1)

Application Number Title Priority Date Filing Date
JP1186800A Expired - Lifetime JP2777408B2 (ja) 1989-07-19 1989-07-19 クランプ回路

Country Status (1)

Country Link
JP (1) JP2777408B2 (ja)

Also Published As

Publication number Publication date
JP2777408B2 (ja) 1998-07-16

Similar Documents

Publication Publication Date Title
US4331982A (en) Sample and hold circuit particularly for small signals
KR930015795A (ko) 피드백 제어된 "화이트 스트레치" 처리 및 밝기 보상 기능을 갖는 비디오 시스템
JPS5997281A (ja) 映像表示装置の黒映像電流レベルを自動的に制御する装置
MY108404A (en) Picture quality correcting device.
JPH0352387A (ja) クランプ回路
JP2819908B2 (ja) クランプ回路
JP2004515125A (ja) ビデオ信号をクランプする方法および装置
JPH0586707B2 (ja)
JPH0532949B2 (ja)
JPS5997287A (ja) 信号サンプリング方式
JPH06150685A (ja) サンプルホールド回路
JPH0735494Y2 (ja) クランプ回路
JPH07107390A (ja) Ccd信号処理回路
JP2875431B2 (ja) 雑音低減回路
JP3329484B2 (ja) Apl検出回路
JP2538366B2 (ja) ビデオト―ン回路
JPH0396076A (ja) 映像信号遅延回路
JP3326829B2 (ja) 液晶表示装置の駆動信号処理回路
US4764811A (en) Picture signal processing circuit
KR930002367Y1 (ko) 역광 보정 회로
JPS60173913A (ja) 自動利得調整装置
JPH02119381A (ja) 黒レベル補正回路
JPS57174986A (en) Aperture correcting circuit of video camera
JP2516105B2 (ja) 黒レベル補正回路
JPH0691624B2 (ja) 直流再生回路