JPH0351893A - 画像表示装置 - Google Patents
画像表示装置Info
- Publication number
- JPH0351893A JPH0351893A JP1187764A JP18776489A JPH0351893A JP H0351893 A JPH0351893 A JP H0351893A JP 1187764 A JP1187764 A JP 1187764A JP 18776489 A JP18776489 A JP 18776489A JP H0351893 A JPH0351893 A JP H0351893A
- Authority
- JP
- Japan
- Prior art keywords
- signal
- clock
- selector
- image
- phase
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 230000003111 delayed effect Effects 0.000 abstract 1
- 230000010365 information processing Effects 0.000 description 6
- 239000000872 buffer Substances 0.000 description 3
- 238000010586 diagram Methods 0.000 description 3
- 230000000694 effects Effects 0.000 description 2
- 230000007274 generation of a signal involved in cell-cell signaling Effects 0.000 description 2
- 230000000630 rising effect Effects 0.000 description 2
- 230000001360 synchronised effect Effects 0.000 description 1
Landscapes
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Controls And Circuits For Display Device (AREA)
- Synchronizing For Television (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
〔産業上の利用分野〕
本発明は画像表示装置に関し、特にパーソナルコンピュ
ータ,ワードプロセッサ等の情報処理機器に用いられる
画像表示装置に関する。
ータ,ワードプロセッサ等の情報処理機器に用いられる
画像表示装置に関する。
従来、この種の情報処理機器においては、表示すべき画
像信号を発生する信号発生装置と画像を表示する画像表
示装置の間で画像信号および同期信号の位相に関して規
格を定め、その規格に基づいて信号発生装置および画像
表示装置の設計を行なっていた。
像信号を発生する信号発生装置と画像を表示する画像表
示装置の間で画像信号および同期信号の位相に関して規
格を定め、その規格に基づいて信号発生装置および画像
表示装置の設計を行なっていた。
上述した従来の画像表示装置は、特定の情報処理機器の
信号発生装置に対してのみ画像信号および同期信号の位
相が合い、他の信号発生装置に対しては、再設計が必要
であるという欠点があった。
信号発生装置に対してのみ画像信号および同期信号の位
相が合い、他の信号発生装置に対しては、再設計が必要
であるという欠点があった。
本発明の画像表示装置は、画像表示デバイスと、表示す
べき画像信号および複数の同期信号を前記画像デバイス
に印加する手段を少なくとも備え、かつ前記複数の同期
信号の位相を変える手段を有している。
べき画像信号および複数の同期信号を前記画像デバイス
に印加する手段を少なくとも備え、かつ前記複数の同期
信号の位相を変える手段を有している。
上述した従来の画像表示装置に対し、本発明による画像
表示装置は1種類の装置で複数の種類の情報処理機器の
信号発生装置に対して画像信号および同期信号の位相を
合わせることができる。
表示装置は1種類の装置で複数の種類の情報処理機器の
信号発生装置に対して画像信号および同期信号の位相を
合わせることができる。
次に、本発明について図面を参照して説明する。
第1図は本発明の第1の実施例の構成図、第2図はその
動作を示すタイムチャートである。
動作を示すタイムチャートである。
情報処理機器の信号発生装置と画像表示装置間では垂直
同期信号,水平同期信号,画像信号の1画素分のパルス
幅と周期が同じクロック信号,赤画像信号,緑画像信号
,青画像信号が送受される。
同期信号,水平同期信号,画像信号の1画素分のパルス
幅と周期が同じクロック信号,赤画像信号,緑画像信号
,青画像信号が送受される。
このうち垂直同期信号は詳細に位相を定める必要がなく
、また通常、赤画像信号,緑画像信号,青画像信号の位
相は一致している。従って調整する必要があるのは水平
同期信号とクロック信号の位相関係および画像信号とク
ロック信号の位相関係である。
、また通常、赤画像信号,緑画像信号,青画像信号の位
相は一致している。従って調整する必要があるのは水平
同期信号とクロック信号の位相関係および画像信号とク
ロック信号の位相関係である。
第1図において、水平同期信号は端子1よりセレクタ7
および遅延回路6に入力され 、水平同期遅延信号が遅
延回路6より出力されセレクタ7に入力される。セレク
タ7ではスイッチ8の設定に応じて、水平同期信号およ
び水平同期遅延信号のいずれかが選択されて出力される
。
および遅延回路6に入力され 、水平同期遅延信号が遅
延回路6より出力されセレクタ7に入力される。セレク
タ7ではスイッチ8の設定に応じて、水平同期信号およ
び水平同期遅延信号のいずれかが選択されて出力される
。
一方、クロック信号は端子2よりバッファ9およびイン
バータ10に入力され、各々からクロツク信号およびク
ロック反転信号が出力されセレクタ11に入力される。
バータ10に入力され、各々からクロツク信号およびク
ロック反転信号が出力されセレクタ11に入力される。
セレクタl1ではスイッチ12の設定に応じて、クロッ
ク信号およびクロツク反転信号のいずれかが選択され、
出力される。
ク信号およびクロツク反転信号のいずれかが選択され、
出力される。
同期回路13では、セレクタ7で選択された水平同期信
号あるいは水平同期遅延信号のいずれかが、セレクタ1
1で選択されたクロック信号あるいはクロック反転信号
のいずれかで同期をとり直され、出力される。
号あるいは水平同期遅延信号のいずれかが、セレクタ1
1で選択されたクロック信号あるいはクロック反転信号
のいずれかで同期をとり直され、出力される。
赤画像信号,緑画像信号,青画像信号は各々、端子3,
4.5より同期回路14,15.16で同期をとり直さ
れ、出力される。
4.5より同期回路14,15.16で同期をとり直さ
れ、出力される。
同期回路13より出力される同期をとり直した水平同期
信号,同期回路14,15.16より出力される同期を
とり直した赤,緑,青の画像信号,およびセレクタ11
で選択されたクロック信号あるいはクロック反転信号は
画像表示デバイスl7に入力され、画像表示が行なわれ
る。
信号,同期回路14,15.16より出力される同期を
とり直した赤,緑,青の画像信号,およびセレクタ11
で選択されたクロック信号あるいはクロック反転信号は
画像表示デバイスl7に入力され、画像表示が行なわれ
る。
同期回路13〜l6ではクロック信号あるいはクロック
反転信号の立上り時に同期がとられる.各入力信号が第
2図に示される位相関係にあるときは、画像信号が変化
しない位相に立上りがあるクqyク反転信号がスイッチ
12およびセレクタ11で選択さる。またクロック反転
信号の立上り時に変化しない水平同期信号がスイッチ8
およびセレクタ7で選択される。
反転信号の立上り時に同期がとられる.各入力信号が第
2図に示される位相関係にあるときは、画像信号が変化
しない位相に立上りがあるクqyク反転信号がスイッチ
12およびセレクタ11で選択さる。またクロック反転
信号の立上り時に変化しない水平同期信号がスイッチ8
およびセレクタ7で選択される。
第3図は本発明の第2の実施例の構成図、第4図はその
動作を示すタイムチャートである。
動作を示すタイムチャートである。
第3図において、クロック信号は端子22よりセレクタ
31.33および遅延回路61に入力され、遅延回路6
1からはクロック遅延信号が出力されセレクタ31.3
3に入力される。セレクタ31.33では各々スイッチ
41.43の設定に応じてクロック信号あるいはクロッ
ク遅延信号のいずれかが選択されて出力され、バッファ
62,64、インバータ63.65に入力される。セレ
クタ32.34では各々スイッチ42.44の設定に応
じてバッファ62,64、インバータ63,65より入
力されるクロック信号,クロツク遅延信号,クロック反
転信号,クロック遅延反転信号のいずれかが選択され出
力される。
31.33および遅延回路61に入力され、遅延回路6
1からはクロック遅延信号が出力されセレクタ31.3
3に入力される。セレクタ31.33では各々スイッチ
41.43の設定に応じてクロック信号あるいはクロッ
ク遅延信号のいずれかが選択されて出力され、バッファ
62,64、インバータ63.65に入力される。セレ
クタ32.34では各々スイッチ42.44の設定に応
じてバッファ62,64、インバータ63,65より入
力されるクロック信号,クロツク遅延信号,クロック反
転信号,クロック遅延反転信号のいずれかが選択され出
力される。
水平同期信号は端子2lより同期回路51に入力され、
セレクタ32で選択されたクロック信号によって同期を
とり直され、さらに同期回路52でセレクタ34で選択
されたクロック遅延反転信号で同期がとり直される。
セレクタ32で選択されたクロック信号によって同期を
とり直され、さらに同期回路52でセレクタ34で選択
されたクロック遅延反転信号で同期がとり直される。
画像信号は端子23〜28より同期回路53〜58に入
力され、セレクタ34で選択されたクロック遅延反転信
号で同期をとり直される。同期をとり直された画像信号
,水平同期信号,およびセレクタ34で選択されたクロ
ック遅延反転信号は画像表示デバイス66に入力され,
画像表示が行なわれる。
力され、セレクタ34で選択されたクロック遅延反転信
号で同期をとり直される。同期をとり直された画像信号
,水平同期信号,およびセレクタ34で選択されたクロ
ック遅延反転信号は画像表示デバイス66に入力され,
画像表示が行なわれる。
〔発明の効果〕
以上説明したように本発明は、入力される同期信号の位
相を変える手段を有することにより、1種類の装置で複
数の情報処理機器の信号発生装置に対して対応できる効
果がある。
相を変える手段を有することにより、1種類の装置で複
数の情報処理機器の信号発生装置に対して対応できる効
果がある。
第1図,第3図は、本発明の実施例の構成図、第2図,
第4図はタイムチャートである。 7,11.31〜34・・・・・・セレクタ、8,12
,41〜44・・・・・・スイッチ、13〜16.51
〜58・・・・・・同期回路、17,61・・・・・・
画像表示デバイス。
第4図はタイムチャートである。 7,11.31〜34・・・・・・セレクタ、8,12
,41〜44・・・・・・スイッチ、13〜16.51
〜58・・・・・・同期回路、17,61・・・・・・
画像表示デバイス。
Claims (1)
- 画像表示デバイスと、表示すべき画像信号および複数の
同期信号を前記画像表示デバイスに印加する手段を少な
くとも備え、かつ前記複数の同期信号の位相を変える手
段を有することを特徴とする画像表示装置
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP1187764A JPH0351893A (ja) | 1989-07-19 | 1989-07-19 | 画像表示装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP1187764A JPH0351893A (ja) | 1989-07-19 | 1989-07-19 | 画像表示装置 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPH0351893A true JPH0351893A (ja) | 1991-03-06 |
Family
ID=16211799
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP1187764A Pending JPH0351893A (ja) | 1989-07-19 | 1989-07-19 | 画像表示装置 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPH0351893A (ja) |
-
1989
- 1989-07-19 JP JP1187764A patent/JPH0351893A/ja active Pending
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPH0351893A (ja) | 画像表示装置 | |
JPH08221042A (ja) | 多画面表示装置 | |
JPS6153880A (ja) | 文字画像表示制御装置 | |
JPS59154886A (ja) | 文字放送受信機における表示メモリのアクセス方法 | |
JP2701273B2 (ja) | 発振出力制御回路 | |
KR100345686B1 (ko) | 가상입체영상변환장치및방법 | |
KR100266164B1 (ko) | 분할된 화면 동기 구현 방법 및 장치(Method for Emboding Sync of Divided Picture and Apparatus thereof) | |
JPH05232899A (ja) | 画像表示装置 | |
KR920009008B1 (ko) | 온 스크린 표시 시스템 | |
KR920008274B1 (ko) | 그래픽 시스템의 16/256 컬러 스위칭 장치 | |
JP2745775B2 (ja) | 同期動作適合測定装置 | |
KR0154949B1 (ko) | 유효 수평동기신호 생성회로 | |
KR100345443B1 (ko) | 디지털평면영상데이타를가상입체영상데이터로변환하기위한가상입체영상변환장치를제어하기위한제어장치 | |
JPS62152029A (ja) | クロツク制御回路 | |
JPH10333657A (ja) | 表示制御回路 | |
JPS62198287A (ja) | 映像信号の変換回路 | |
JPH05173527A (ja) | カーソル生成回路 | |
JPH04278613A (ja) | 2重化構成のクロック装置 | |
JPH1168726A (ja) | クロック切替え回路 | |
JPS6212284A (ja) | 信号処理回路 | |
JPH05143275A (ja) | カーソル表示制御装置 | |
JPH1185109A (ja) | 液晶表示装置 | |
JPS6337383A (ja) | 表示制御装置 | |
JPH058629U (ja) | 位相制御回路 | |
JPS6214193A (ja) | 表示制御装置 |