JPH0349389A - 映像信号のクランプ回路 - Google Patents
映像信号のクランプ回路Info
- Publication number
- JPH0349389A JPH0349389A JP1185222A JP18522289A JPH0349389A JP H0349389 A JPH0349389 A JP H0349389A JP 1185222 A JP1185222 A JP 1185222A JP 18522289 A JP18522289 A JP 18522289A JP H0349389 A JPH0349389 A JP H0349389A
- Authority
- JP
- Japan
- Prior art keywords
- signal
- sync
- video signal
- comparator
- clamp
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 238000000034 method Methods 0.000 claims 1
- 230000003111 delayed effect Effects 0.000 abstract description 6
- 238000010586 diagram Methods 0.000 description 8
- 239000003990 capacitor Substances 0.000 description 4
- 238000000926 separation method Methods 0.000 description 3
- 238000007493 shaping process Methods 0.000 description 3
- 239000003086 colorant Substances 0.000 description 2
- 230000001934 delay Effects 0.000 description 2
- 230000000694 effects Effects 0.000 description 2
- 239000011159 matrix material Substances 0.000 description 2
- 238000006243 chemical reaction Methods 0.000 description 1
- 239000000284 extract Substances 0.000 description 1
- 230000010354 integration Effects 0.000 description 1
- 230000001360 synchronised effect Effects 0.000 description 1
Landscapes
- Manipulation Of Pulses (AREA)
- Picture Signal Circuits (AREA)
- Television Signal Processing For Recording (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
[産業上の利用分野]
この発明は、映像信号をFM変調すときにその映像信号
のクランプレベルの部分を示すクランプパルスを作成す
るように構成されているハイビジョンVTRなどの磁気
記録再生装置に関するものである。
のクランプレベルの部分を示すクランプパルスを作成す
るように構成されているハイビジョンVTRなどの磁気
記録再生装置に関するものである。
[従来の技術]
第3図は入力映像信号を時分割多重して記録するように
構成されたVTRの記録系回路の構成を示すブロック図
である。同図において、(1)はR,G、Bの3原色か
らなる映像信号の入力端子、(2)はマトリクス回路で
、上記入力映像信号を輝度信号(以下、Y信号と称す)
と2つの色差信号(以下、Pr信号およびPb信号と称
す)に変換する。
構成されたVTRの記録系回路の構成を示すブロック図
である。同図において、(1)はR,G、Bの3原色か
らなる映像信号の入力端子、(2)はマトリクス回路で
、上記入力映像信号を輝度信号(以下、Y信号と称す)
と2つの色差信号(以下、Pr信号およびPb信号と称
す)に変換する。
(3)はA/D変換器で、上記Y、Pr 、Pbの各信
号をディジタル信号に変換する。(4)はTCIエンコ
ード回路で、−上記Y、Pr、Pb(7)各信号を時間
軸変換し時分割多重してTCI信号を出力する。(5)
はD/A変換器、(6)はローパスフィルタ(以下、L
PFと称す) 、 (7)はクランプ回路、(8)はF
M変調器である。
号をディジタル信号に変換する。(4)はTCIエンコ
ード回路で、−上記Y、Pr、Pb(7)各信号を時間
軸変換し時分割多重してTCI信号を出力する。(5)
はD/A変換器、(6)はローパスフィルタ(以下、L
PFと称す) 、 (7)はクランプ回路、(8)はF
M変調器である。
つざに、上記構成の動作について説明する。
入力端子(1)からR,G、Hの3原色からなる映像信
号を入力し、マトリクス回路(2)においてY信号、P
r信号およびPb信号に変換されたのち、A/D変換器
(3)に入力されてそれぞれディジタル信号に変換され
る。
号を入力し、マトリクス回路(2)においてY信号、P
r信号およびPb信号に変換されたのち、A/D変換器
(3)に入力されてそれぞれディジタル信号に変換され
る。
ついで、そのディジタル化されたY信号、Pr信号およ
びPb信号はTCIエンコード回路(4)において1時
間軸変換および時分割多重されてTCI (Time
Gamprsed Integration )信
号となる。このTCI信号には負極の水平同期信号(以
下、Hシンクと称す)および垂直同期信号(以下、Vシ
ンクと称す)が付加されている。
びPb信号はTCIエンコード回路(4)において1時
間軸変換および時分割多重されてTCI (Time
Gamprsed Integration )信
号となる。このTCI信号には負極の水平同期信号(以
下、Hシンクと称す)および垂直同期信号(以下、Vシ
ンクと称す)が付加されている。
つづいて、I)/A変換器(5)においてアナログ信号
に変換されたのち、FM変調器(8)によりFM変調さ
れて記録される。
に変換されたのち、FM変調器(8)によりFM変調さ
れて記録される。
ここにおいて、上記FM変調器(8)への入力に際して
は、シンクチップ、黒レベル、自レベルなどを所定のD
C・レベルに調整する必要がある。その調整のために、
従来は映像信号の振幅を調整し、所定のDCレベルに固
定するクランプ回路(7)を用いている。
は、シンクチップ、黒レベル、自レベルなどを所定のD
C・レベルに調整する必要がある。その調整のために、
従来は映像信号の振幅を調整し、所定のDCレベルに固
定するクランプ回路(7)を用いている。
第4図は従来のクランプ回路(7)の構成例を示すブロ
ック図である。同図において、(10)は第3図のL
P F (fli)から出力されるアナログ映像信号の
入力端子、(11)はバッファで、入力映像信号を増幅
する。 (12)はDC成分をカットするコンデンサ、
(13)は同期分離回路で、入力映像信号から同期信号
を分離する。
ック図である。同図において、(10)は第3図のL
P F (fli)から出力されるアナログ映像信号の
入力端子、(11)はバッファで、入力映像信号を増幅
する。 (12)はDC成分をカットするコンデンサ、
(13)は同期分離回路で、入力映像信号から同期信号
を分離する。
(14)は波形整形回路で、上記同期分離回路(13)
の出力信号を波形整形してクランプパルスを生成する。
の出力信号を波形整形してクランプパルスを生成する。
(17)はクランプ電圧発生回路で、クランプ電圧を
決定する抵抗(15)、(1B)とコンデンサ(9)と
を有している。(1B)はサンプルホールド回路で、上
記クランプ電圧発生回路(17)から出力されるクラン
プ電圧をサンプリングする。
決定する抵抗(15)、(1B)とコンデンサ(9)と
を有している。(1B)はサンプルホールド回路で、上
記クランプ電圧発生回路(17)から出力されるクラン
プ電圧をサンプリングする。
つぎに、上記第4図の構成の動作について説明する。
入力端子(10)に第5図(a)に示すような映像信号
が入力されると、同期分離回路(13)において、その
入力映像信号から第5図(b)に示すような同期信号の
開始を示す信号が得られる。この信号が波形整形回路(
10において波形整形されて第5図(C)に示すような
りランプパルスが作成される。
が入力されると、同期分離回路(13)において、その
入力映像信号から第5図(b)に示すような同期信号の
開始を示す信号が得られる。この信号が波形整形回路(
10において波形整形されて第5図(C)に示すような
りランプパルスが作成される。
ついで、このクランプパルスはサンプルホールド回路(
18)に入力され、クランプ電圧発生回路(17)で発
生されたクランプ電圧をサンプリングする。
18)に入力され、クランプ電圧発生回路(17)で発
生されたクランプ電圧をサンプリングする。
一方、上記入力映像信号はバッファ(11)により増幅
され、その増幅映像信号の出力のDC成分がコンデンサ
(12)によりカットされたのち、上記サンプルホール
ド回路(18)ににおいてサンプリングされたクランプ
電圧にクランプされ、FM変調器(8)に入力される。
され、その増幅映像信号の出力のDC成分がコンデンサ
(12)によりカットされたのち、上記サンプルホール
ド回路(18)ににおいてサンプリングされたクランプ
電圧にクランプされ、FM変調器(8)に入力される。
[発明が解決しようとする課8]
従来の磁気記録再生装置は以上のように構成されている
ので、FM変調器の前段のクランプパルスの発生におい
て、HシンクおよびVシンクともに同一幅のパルスを作
成するに過ぎず、クランプ動作においてVシンクの輻を
有効に利用することができない問題があった。
ので、FM変調器の前段のクランプパルスの発生におい
て、HシンクおよびVシンクともに同一幅のパルスを作
成するに過ぎず、クランプ動作においてVシンクの輻を
有効に利用することができない問題があった。
この発明は上記のような問題点を解消するためになされ
たもので、Vシンクの全幅をクランプ動作に有効に利用
することができる磁気記録再生装置を提供することを目
的とする。
たもので、Vシンクの全幅をクランプ動作に有効に利用
することができる磁気記録再生装置を提供することを目
的とする。
[課題を解決するための手段]
この発明に係る磁気記録再生装置は、ディジタル映像信
号から比較器によりシンクチップを同期分離し、このシ
ンクチップの幅に応じた幅のクランプパルスを発生する
ように構成したことを特徴とする。
号から比較器によりシンクチップを同期分離し、このシ
ンクチップの幅に応じた幅のクランプパルスを発生する
ように構成したことを特徴とする。
[作用]
この発明によれば、ディジタル映像信号から比較器によ
り同期分離したシンクチップの幅に応じてクランプパル
スを発生することにより、Vシンクの全幅をクランプ動
作に有効に利用することができる。
り同期分離したシンクチップの幅に応じてクランプパル
スを発生することにより、Vシンクの全幅をクランプ動
作に有効に利用することができる。
[発明の実施例]
以下、この発明の一実施例を図面にもとづいて説明する
。
。
第1図はこの発明の一実施例による磁気記録再生装置に
おけるクランプパルス作成回路の構成を示すブロック図
である。同図において、(18)は映像信号の入力端子
、(20)はクロックの入力端子、(21)は比較器で
、入力映像信号と基準値信号とを比較してHシンクおよ
びVシンクを同期分離する。
おけるクランプパルス作成回路の構成を示すブロック図
である。同図において、(18)は映像信号の入力端子
、(20)はクロックの入力端子、(21)は比較器で
、入力映像信号と基準値信号とを比較してHシンクおよ
びVシンクを同期分離する。
(22)はラッチ回路で、上記比較器(21)の出力信
号を所定量遅延させる。 (23)はORゲートで、上
記ラッチ回路(22)の出力信号と比較器(21)の出
力信号とのORをとる。(20はシフトレジスタで、端
子(20)から入力されるクロックに応じてクロックパ
ルスを遅延させる。 (25)はセレクタ回路で、映像
信号のシンクチップ期間に含まれるクランプパルスを選
択し調整する。
号を所定量遅延させる。 (23)はORゲートで、上
記ラッチ回路(22)の出力信号と比較器(21)の出
力信号とのORをとる。(20はシフトレジスタで、端
子(20)から入力されるクロックに応じてクロックパ
ルスを遅延させる。 (25)はセレクタ回路で、映像
信号のシンクチップ期間に含まれるクランプパルスを選
択し調整する。
その他の構成、すなわち、(5) 、 (6) 、 (
8)(12)、(14)、 (15)、(16)、(1
7)、(18)は第3図および第4図で示す従来例と同
一の構成であるため、同一の符号を付して、それらの説
明を省略する。
8)(12)、(14)、 (15)、(16)、(1
7)、(18)は第3図および第4図で示す従来例と同
一の構成であるため、同一の符号を付して、それらの説
明を省略する。
つぎに、上記構成の動作について説明する。
入力端子(19)に第2図(a)に示すような映像信号
が入力されると、この入力映像信号と基準値信号とが比
較器(21)において比較され、第2図(b)に示すよ
うなHシンクおよびVシンクが同期分離され取り出され
る。ついで、比較器(21)の出力信号はラッチ回路(
22)に入力され所定量(1)遅延されて第2図(C)
に示すような信号としてORゲート(23)の一方に入
力される。
が入力されると、この入力映像信号と基準値信号とが比
較器(21)において比較され、第2図(b)に示すよ
うなHシンクおよびVシンクが同期分離され取り出され
る。ついで、比較器(21)の出力信号はラッチ回路(
22)に入力され所定量(1)遅延されて第2図(C)
に示すような信号としてORゲート(23)の一方に入
力される。
このORゲート(23)の他方には上記比較器(21)
の出力信号が入力されており、それら両信号のORをと
って、第2図(d)で示すように、Hシンクチップ期間
()1w)およびVシンクチップ期間(Vw)よりもや
や狭い幅(Hwl)および(Vwl)のクランプパルス
が作成される。ここで、クランプパルスの幅(Hwl)
、(Vwl)は上記ラッチ回路(22)の遅延量によ
り決定される。
の出力信号が入力されており、それら両信号のORをと
って、第2図(d)で示すように、Hシンクチップ期間
()1w)およびVシンクチップ期間(Vw)よりもや
や狭い幅(Hwl)および(Vwl)のクランプパルス
が作成される。ここで、クランプパルスの幅(Hwl)
、(Vwl)は上記ラッチ回路(22)の遅延量によ
り決定される。
一方、上記入力映像信号はD/A変換器(5)でアナロ
グ信号に変換されたのち、LPF(6) に通されるこ
とにより、所定時間遅延されて第2図(e)に示すよう
な信号となる。この遅延されたアナログ映像信号と上記
クランプパルスとの時間合わせをおこなうために、シフ
トレジスタ(24)において、端子(20)から入力さ
れるクロック毎にクランプパルスを遅延させる。
グ信号に変換されたのち、LPF(6) に通されるこ
とにより、所定時間遅延されて第2図(e)に示すよう
な信号となる。この遅延されたアナログ映像信号と上記
クランプパルスとの時間合わせをおこなうために、シフ
トレジスタ(24)において、端子(20)から入力さ
れるクロック毎にクランプパルスを遅延させる。
ついで、上記クロック毎に遅延されたクランプパルスの
うち、LPF(6)の通過後のアナログ映像信号のシン
クチップ期間に含まれるクランプパルスをセレクタ回路
(25)により選択して、第2図(f)で示すようなり
ランプパルスをサンプルホールド回路(18)に入力し
、クランプ電圧発生回路(17)で発生されたクランプ
電圧をサンプリングする。
うち、LPF(6)の通過後のアナログ映像信号のシン
クチップ期間に含まれるクランプパルスをセレクタ回路
(25)により選択して、第2図(f)で示すようなり
ランプパルスをサンプルホールド回路(18)に入力し
、クランプ電圧発生回路(17)で発生されたクランプ
電圧をサンプリングする。
なお、上記実施例では、ラッチ回路(22)とORゲー
ト(23)とを用いてクランプパルスを作成するように
構成したが、ORゲート(23)の代わりにNORゲー
トを用いてもよく、また、比較器(21)の出力がHレ
ベルのときシンクチップとしてクランプパルスを作成す
るとき、ANDもしくはNANDゲートを用いても、上
記実施例と同様の効果を奏する。
ト(23)とを用いてクランプパルスを作成するように
構成したが、ORゲート(23)の代わりにNORゲー
トを用いてもよく、また、比較器(21)の出力がHレ
ベルのときシンクチップとしてクランプパルスを作成す
るとき、ANDもしくはNANDゲートを用いても、上
記実施例と同様の効果を奏する。
[発明の効果]
以上のように、この発明によれば、ディジタル映像信号
から同期分離したシンクチップ信号をもとにして、クラ
ンプパルスを作成するように構成したので、映像信号の
シンクチップの幅に応じた幅のクランプパルスを作成す
ることができ、したがって、映像信号のシンクチップの
全幅を有効に利用したクランプ動作をおこなわせること
ができる。
から同期分離したシンクチップ信号をもとにして、クラ
ンプパルスを作成するように構成したので、映像信号の
シンクチップの幅に応じた幅のクランプパルスを作成す
ることができ、したがって、映像信号のシンクチップの
全幅を有効に利用したクランプ動作をおこなわせること
ができる。
第1図はこの発明の一実施例による磁気記録再生装置に
おけるクランプパルス作成回路の構成を示すブロック図
、第2図は動作を説明するための各部の信号波形図、第
3図はTCI記録をおこなうVTRの記録系回路の構成
を示すブロック図。 第4図は従来のクランプ回路の構成を示すブロック図、
第5図は第4図の動作を説明するための各部の信号波形
図である。 (5)・・・D/A変換器、(21)・・・比較器、(
22)・・・ラッチ回路、(23)・・・ORゲート、
(24)・・・シフトレジスタ、(25)・・・セレク
タ回路。 なお、図中の同一符号は同一または相当部分を示す。
おけるクランプパルス作成回路の構成を示すブロック図
、第2図は動作を説明するための各部の信号波形図、第
3図はTCI記録をおこなうVTRの記録系回路の構成
を示すブロック図。 第4図は従来のクランプ回路の構成を示すブロック図、
第5図は第4図の動作を説明するための各部の信号波形
図である。 (5)・・・D/A変換器、(21)・・・比較器、(
22)・・・ラッチ回路、(23)・・・ORゲート、
(24)・・・シフトレジスタ、(25)・・・セレク
タ回路。 なお、図中の同一符号は同一または相当部分を示す。
Claims (1)
- (1)入力映像信号をディジタル信号に変換するA/D
変換器と、そのディジタル信号を処理する信号処理回路
と、この信号処理回路から出力されるディジタル映像信
号をアナログ信号に変換するD/A変換器と、このD/
A変換器の出力信号をFM変調するFM変調器とを備え
た磁気記録再生装置において、上記信号処理回路から出
力されるディジタル映像信号からシンクチップを同期分
離する比較器と、この比較器から出力されるシンクチッ
プの幅に応じた幅のクランプパルスを発生してこのクラ
ンプパルスを上記FM変調器の前段部に供給するクラン
プパルス発生回路とを備えたことを特徴とする磁気記録
再生装置。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP1185222A JPH0761161B2 (ja) | 1989-07-17 | 1989-07-17 | 映像信号のクランプ回路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP1185222A JPH0761161B2 (ja) | 1989-07-17 | 1989-07-17 | 映像信号のクランプ回路 |
Publications (2)
Publication Number | Publication Date |
---|---|
JPH0349389A true JPH0349389A (ja) | 1991-03-04 |
JPH0761161B2 JPH0761161B2 (ja) | 1995-06-28 |
Family
ID=16167015
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP1185222A Expired - Lifetime JPH0761161B2 (ja) | 1989-07-17 | 1989-07-17 | 映像信号のクランプ回路 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPH0761161B2 (ja) |
Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS62227277A (ja) * | 1986-03-28 | 1987-10-06 | Nec Corp | テレビジヨン信号のクランプ回路 |
-
1989
- 1989-07-17 JP JP1185222A patent/JPH0761161B2/ja not_active Expired - Lifetime
Patent Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS62227277A (ja) * | 1986-03-28 | 1987-10-06 | Nec Corp | テレビジヨン信号のクランプ回路 |
Also Published As
Publication number | Publication date |
---|---|
JPH0761161B2 (ja) | 1995-06-28 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPH02276371A (ja) | 映像信号のクランプ回路 | |
JPS5961388A (ja) | 画像信号処理方法 | |
JPH0349389A (ja) | 映像信号のクランプ回路 | |
JP2908465B2 (ja) | 磁気記録再生装置 | |
JPH04245892A (ja) | クランプ装置 | |
SU1626456A1 (ru) | Декодирующее устройство | |
JPS625515B2 (ja) | ||
JPH0723349A (ja) | ハイビジョン放送用のmuse信号送信装置 | |
JPS6324773A (ja) | 映像信号レベル調整回路 | |
JPS6149583A (ja) | 映像信号の記録方法 | |
JP2775801B2 (ja) | 映像信号処理回路 | |
JPH0542871B2 (ja) | ||
JPS62189894A (ja) | 搬送波信号の多重,再生回路 | |
JPS63253791A (ja) | 映像記録再生装置 | |
JPS6018079A (ja) | サンプリングパルス発生回路 | |
JPH027790A (ja) | 映像信号処理回路 | |
JPH05292342A (ja) | 同期信号分離回路 | |
JPH05316470A (ja) | 記録再生装置 | |
JPH02114772A (ja) | 映像信号回路 | |
JPS6130184A (ja) | 段差付き信号のクランプ回路 | |
JPS63185283A (ja) | 固体撮像装置 | |
JPH03151769A (ja) | クランプパルス発生回路 | |
JPS61158287A (ja) | 磁気記録再生装置 | |
JPS63310289A (ja) | 録画再生装置 | |
JPS58223990A (ja) | Acc回路 |