JPH0338703A - アナログ信号入出力装置 - Google Patents
アナログ信号入出力装置Info
- Publication number
- JPH0338703A JPH0338703A JP17382889A JP17382889A JPH0338703A JP H0338703 A JPH0338703 A JP H0338703A JP 17382889 A JP17382889 A JP 17382889A JP 17382889 A JP17382889 A JP 17382889A JP H0338703 A JPH0338703 A JP H0338703A
- Authority
- JP
- Japan
- Prior art keywords
- input
- output
- analog
- analog signal
- microprocessor
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 238000006243 chemical reaction Methods 0.000 claims abstract description 16
- 238000000034 method Methods 0.000 claims description 4
- 230000006870 function Effects 0.000 abstract description 6
- 238000010586 diagram Methods 0.000 description 5
- 239000013256 coordination polymer Substances 0.000 description 1
- 238000010187 selection method Methods 0.000 description 1
Landscapes
- Control By Computers (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
〈産業上の利用分野〉
本発明は、共通の入出力端子を有し、そこに入力された
アナログ信号をA/D変換手段を介してマイクロプロセ
ッサに入力させるアナログ入力装置としたり、マイクロ
プロセッサで演算したディジタルデータをD/A変換手
段及びサンプル・ホールド回路を介して出力するアナロ
グ出力装置としたりできるアナログ信号入出力装置に関
する。
アナログ信号をA/D変換手段を介してマイクロプロセ
ッサに入力させるアナログ入力装置としたり、マイクロ
プロセッサで演算したディジタルデータをD/A変換手
段及びサンプル・ホールド回路を介して出力するアナロ
グ出力装置としたりできるアナログ信号入出力装置に関
する。
〈従来の技術〉
プロセスを計算機によって制御するシステムにおいては
、プロセスから得られる各種のアナログ信号は、計算機
か扱うことのできる規格化されたディジタル信号に変換
され、また、計算機で得られたデータは規格化されたア
ナログ信号に変換され各種の負荷に出力されるようにな
っている。
、プロセスから得られる各種のアナログ信号は、計算機
か扱うことのできる規格化されたディジタル信号に変換
され、また、計算機で得られたデータは規格化されたア
ナログ信号に変換され各種の負荷に出力されるようにな
っている。
この様なシステムにおいて、従来はアナログ信号を入力
する装置と、アナログ信号を出力する装置との少なくと
も2種類が用意されていた。
する装置と、アナログ信号を出力する装置との少なくと
も2種類が用意されていた。
〈発明が解決しようとする課題〉
このため、従来システムにおいては、計算機が扱う入出
力点数が増大すると、これに伴なってアナログ信号を入
力する装置と、アナログ信号を出力する装置とを数多く
用意する必要があるという問題点があった。
力点数が増大すると、これに伴なってアナログ信号を入
力する装置と、アナログ信号を出力する装置とを数多く
用意する必要があるという問題点があった。
本発明は、この様な問題点に鑑みてなされたもので、そ
の目的は、一つの装置でアナログ信号を入力する装置と
、アナログ信号を出力する装置の両方の機能を持ち、各
入出力端子について、いずれの機能にも簡単に変更する
ことか可能なアナログ信号入出力装置を提供することに
ある。
の目的は、一つの装置でアナログ信号を入力する装置と
、アナログ信号を出力する装置の両方の機能を持ち、各
入出力端子について、いずれの機能にも簡単に変更する
ことか可能なアナログ信号入出力装置を提供することに
ある。
く課題を解決するための手段〉
前記した目的を達成する本発明は、
複数の入出力端子と、
この複数の入出力端子に印加されたアナログ信号を順次
選択する入力マルチプレクサと、入力マルチプレクサで
選択されたアナログ信号をディジタル信号に変換するA
/D変換手段と、ディジタル信号に変換されたデータを
信号処理すると共に、ディジタルデータを出力するマイ
クロプロセッサと、 このマイクロプロセッサから出力されたディジタルデー
タをアナログ信号に変換するD/A変換手段と、 前記複数の入出力端子に対応して設けられた複数のサン
プル・ホールド回路と、 D/A変換手段からのアナログ信号をマイクロプロセッ
サの指示に従って前記複数のサンプル・ホールド回路に
出力する出力マルチプレクサと、前記複数のサンプル・
ホールド回路の各出力端と前記入出力端との間に接続し
た複数のダイオードと を備えて構成される。
選択する入力マルチプレクサと、入力マルチプレクサで
選択されたアナログ信号をディジタル信号に変換するA
/D変換手段と、ディジタル信号に変換されたデータを
信号処理すると共に、ディジタルデータを出力するマイ
クロプロセッサと、 このマイクロプロセッサから出力されたディジタルデー
タをアナログ信号に変換するD/A変換手段と、 前記複数の入出力端子に対応して設けられた複数のサン
プル・ホールド回路と、 D/A変換手段からのアナログ信号をマイクロプロセッ
サの指示に従って前記複数のサンプル・ホールド回路に
出力する出力マルチプレクサと、前記複数のサンプル・
ホールド回路の各出力端と前記入出力端との間に接続し
た複数のダイオードと を備えて構成される。
く作用〉
マイクロプロセッサは各入出力端子について、各チャン
ネルに割り付けたワードに書き込まれた当該チャンネル
をアナログ入力装置とするかアナログ出力装置とするか
の切換指示信号に基づいて、入力マルチプレクサ回路、
出力マルチプレクサ回路、A/D変換手段、D/A変換
手段及びサンプル・ホールド回路の各動作切換えを行う
。
ネルに割り付けたワードに書き込まれた当該チャンネル
をアナログ入力装置とするかアナログ出力装置とするか
の切換指示信号に基づいて、入力マルチプレクサ回路、
出力マルチプレクサ回路、A/D変換手段、D/A変換
手段及びサンプル・ホールド回路の各動作切換えを行う
。
〈実施例〉
以下図面を用いて、本発明の実施例を詳細に説明する。
第1図は、本発明の一実施例を示す構成ブロック図であ
る。図において、AVI〜AVnはアナログ信号の入力
と、アナログ信号の出力を行う複数の入出力端子、MX
Iは入出力端子AVI〜AVnに入力されたアナログ信
号を順次選択する入力マルチプレクサ、MX2は入出力
端子AVI〜AVnにアナログ信号を順次選択して出力
するための出力マルチプレクサである。
る。図において、AVI〜AVnはアナログ信号の入力
と、アナログ信号の出力を行う複数の入出力端子、MX
Iは入出力端子AVI〜AVnに入力されたアナログ信
号を順次選択する入力マルチプレクサ、MX2は入出力
端子AVI〜AVnにアナログ信号を順次選択して出力
するための出力マルチプレクサである。
CMPは一方の入力端に入力マルチプレクサMX1で選
択されたアナログ信号を入力する比較器、MPは比較器
CMPからの信号を入力するマイクロプロセッサである
。
択されたアナログ信号を入力する比較器、MPは比較器
CMPからの信号を入力するマイクロプロセッサである
。
このマイクロプロセッサMPは、ディジタル信号に変換
されたデータを信号処理すると共に、ディジタルデータ
を出力する機能と、全体の回路を統括制御する機能とを
有している。
されたデータを信号処理すると共に、ディジタルデータ
を出力する機能と、全体の回路を統括制御する機能とを
有している。
DAはマイクロプロセッサMPから出力されるディジタ
ル信号をアナログ信号に変換するD/A変換器、SWは
スイッチ回路で、マイクロプロセッサMPからの制御信
号に従って、D/A変換器DAの出力を比較器CMPの
他方の入力端に印加したり、出力マルチプレクサMX2
に出力したりする。
ル信号をアナログ信号に変換するD/A変換器、SWは
スイッチ回路で、マイクロプロセッサMPからの制御信
号に従って、D/A変換器DAの出力を比較器CMPの
他方の入力端に印加したり、出力マルチプレクサMX2
に出力したりする。
S Hi〜S )I nは出力マルチプレクサMX2の
スイッチを含み、その出力をサンプル・ホールドするサ
ンプル・ボールド回路で、それぞれの出力端は、ダイオ
ードD1〜Dnを介して共通の入出力端子AV1〜AV
nに接続されている。
スイッチを含み、その出力をサンプル・ホールドするサ
ンプル・ボールド回路で、それぞれの出力端は、ダイオ
ードD1〜Dnを介して共通の入出力端子AV1〜AV
nに接続されている。
MtJはマイクロプロセッサMPに結合するメモリ、I
Fは上位のコンピュータCPとの間のインターフェイス
である。
Fは上位のコンピュータCPとの間のインターフェイス
である。
マイクロプロセッサMPは、例えば、各入出力端子に対
応して各チャネルに割り付けられたメモリMU内の1ワ
ードのLSBビットを監視し、ここにrOJlfi設定
されているか、rljが設定されているかで、そのチャ
ネルをアナログ信号を入力する装置とするか、アナログ
信Bを出力する装置とするかの動作を行うように構成さ
れている。
応して各チャネルに割り付けられたメモリMU内の1ワ
ードのLSBビットを監視し、ここにrOJlfi設定
されているか、rljが設定されているかで、そのチャ
ネルをアナログ信号を入力する装置とするか、アナログ
信Bを出力する装置とするかの動作を行うように構成さ
れている。
この様に構成した装置の動作を次に説明する。
第2図は、メモリMU内に用意された各入出力端子AV
I〜AVnに対応して各チャネルに割り付けられた1ワ
ード禍成の構成概念図である。
I〜AVnに対応して各チャネルに割り付けられた1ワ
ード禍成の構成概念図である。
1ワードはここでは16ピツトで構成され、1ビ”ット
自から13ビ゛ツト目までは、例えはA/D変換された
データあるいはD/A変換して出力するデータか格納さ
れ、15ビツト目(LSB)には、該当入出力端子(チ
ャンネル)を入力装置として機能させるのか、出力装置
として機能させるのかの切換えを指示する「0」、「1
」の信号が書き込まれている。
自から13ビ゛ツト目までは、例えはA/D変換された
データあるいはD/A変換して出力するデータか格納さ
れ、15ビツト目(LSB)には、該当入出力端子(チ
ャンネル)を入力装置として機能させるのか、出力装置
として機能させるのかの切換えを指示する「0」、「1
」の信号が書き込まれている。
マイクロプロセッサMPは、共通の入出力端子AVI〜
AVn毎に、メモリMUの各チャネルに割り付けられた
1ワード内のLSBを監視し、そこに例えば入出力端子
AVIについて、「0」か書き込まれていれば、入出力
端子AVIをアナログ入力装置として動作させ、「1」
が書き込まれていれば、アナログ出力装置として動作さ
せる。
AVn毎に、メモリMUの各チャネルに割り付けられた
1ワード内のLSBを監視し、そこに例えば入出力端子
AVIについて、「0」か書き込まれていれば、入出力
端子AVIをアナログ入力装置として動作させ、「1」
が書き込まれていれば、アナログ出力装置として動作さ
せる。
すなわち、入出力端子AVIに該当するワードのLSB
に「0」が書き込まれていて、アナログ入力装置として
動作させる場合、マイクロプロセッサMPは、入力マル
チプレクサMXIのスイッチSllをオンとすると共に
、スイッチ回路SWを端子a 1111に接続させ、サ
ンプル・ホールド回路SHIをカットオフとする。
に「0」が書き込まれていて、アナログ入力装置として
動作させる場合、マイクロプロセッサMPは、入力マル
チプレクサMXIのスイッチSllをオンとすると共に
、スイッチ回路SWを端子a 1111に接続させ、サ
ンプル・ホールド回路SHIをカットオフとする。
この様な接続状態とした後、端子AVIに入力された入
力アナログ信号を、比較器CMP、マイクロプロセッサ
MP、D/A変換器DAからなるループにより、ディジ
タル信号に変換し、変換された例えば12ビツトのディ
ジタルデータを該当するチャネルに割り付けられた1ワ
ード内の1〜13ビツト目に格納する。そして、このデ
ィジタルデータを用いて、規格化されたディジタル信号
に変換するための処理を行い、必要に応じて上位の計算
機cpに送る。
力アナログ信号を、比較器CMP、マイクロプロセッサ
MP、D/A変換器DAからなるループにより、ディジ
タル信号に変換し、変換された例えば12ビツトのディ
ジタルデータを該当するチャネルに割り付けられた1ワ
ード内の1〜13ビツト目に格納する。そして、このデ
ィジタルデータを用いて、規格化されたディジタル信号
に変換するための処理を行い、必要に応じて上位の計算
機cpに送る。
これに対して、入出力端子AVIに該当するワードのL
SBに「1」か書き込まれていて、アナログ出力装置と
して動作させる場合、マイクロプロセッサMPは、出力
マルチプレクサMX2のスイッチS21をオンとすると
共に、スイッチ回路SWを端子d側に接続さる。
SBに「1」か書き込まれていて、アナログ出力装置と
して動作させる場合、マイクロプロセッサMPは、出力
マルチプレクサMX2のスイッチS21をオンとすると
共に、スイッチ回路SWを端子d側に接続さる。
この様な接続状態とした後、該当するチャネルに割り付
けられた1ワード内の1〜13ピッ1−目に格納されて
いるディジタルデータを、D/A変換器DAを介してア
ナログ信号に変換し、サンプル・ボールド回N5HIに
出力する。このサンプ。
けられた1ワード内の1〜13ピッ1−目に格納されて
いるディジタルデータを、D/A変換器DAを介してア
ナログ信号に変換し、サンプル・ボールド回N5HIに
出力する。このサンプ。
ル・ホールド回路SHIに保持されたアナログ信号は、
ダイオードD1を介して端子AVIに出力される。
ダイオードD1を介して端子AVIに出力される。
以下同じようにして、各チャンネルについて該当するチ
ャネルに割り付けられな1ワードのLSBに書き込まれ
ているr□、、rl、の信号に応じて、各入出力端子A
V2〜AVnについて、アナログ入力装置として動作さ
せたり、アナログ出力装置として動作させたりする。
ャネルに割り付けられな1ワードのLSBに書き込まれ
ているr□、、rl、の信号に応じて、各入出力端子A
V2〜AVnについて、アナログ入力装置として動作さ
せたり、アナログ出力装置として動作させたりする。
なお、上記の実施例ではA/D変換動作を、比較器とマ
イクロプロセッサとD/A変換器のループにより行うよ
うにしたが、これに代えてA/D変換器をマイクロプロ
セッサの入力側に設けるようにしてもよい。
イクロプロセッサとD/A変換器のループにより行うよ
うにしたが、これに代えてA/D変換器をマイクロプロ
セッサの入力側に設けるようにしてもよい。
〈発明の効果〉
以上詳細に説明したように、本発明は各入出力端子につ
いて、各チャンネルに割り付けたワードに入力装置とす
るか出力装置とするかの切換指示信号を書き込むことで
、動作切換えを容易に行えるもので、柔軟性に富んだア
ナログ信号入出力装置が実現できる。
いて、各チャンネルに割り付けたワードに入力装置とす
るか出力装置とするかの切換指示信号を書き込むことで
、動作切換えを容易に行えるもので、柔軟性に富んだア
ナログ信号入出力装置が実現できる。
第1図は本発明の一実施例を示す組成ブロック図、第2
図は第1図においてメモリMU内に用意された各入出力
端子AVI〜AVnに対応する各チャネルに割り付けら
れた1ワード椙成の組成概念図である。 AVI〜A V n・・・入出力端子 MXl・・・入カマルヂプレクサ MX2・・・出力マルチプレクサ CMP・・・比較器 MP・・・マイクロプロセッサ DA・・・D/A変換器 SW・・・スイッチSHI
〜SHn・・・サンプル・ホールド回路D1〜Dn・・
・ダイオード MU・・・メモリ 1
図は第1図においてメモリMU内に用意された各入出力
端子AVI〜AVnに対応する各チャネルに割り付けら
れた1ワード椙成の組成概念図である。 AVI〜A V n・・・入出力端子 MXl・・・入カマルヂプレクサ MX2・・・出力マルチプレクサ CMP・・・比較器 MP・・・マイクロプロセッサ DA・・・D/A変換器 SW・・・スイッチSHI
〜SHn・・・サンプル・ホールド回路D1〜Dn・・
・ダイオード MU・・・メモリ 1
Claims (1)
- 【特許請求の範囲】 複数の入出力端子と、 この複数の入出力端子に印加されたアナログ信号を順次
選択する入力マルチプレクサと、入力マルチプレクサで
選択されたアナログ信号をディジタル信号に変換するA
/D変換手段と、ディジタル信号に変換されたデータを
信号処理すると共に、ディジタルデータを出力するマイ
クロプロセッサと、 このマイクロプロセッサから出力されたディジタルデー
タをアナログ信号に変換するD/A変換手段と、 前記複数の入出力端子に対応して設けられた複数のサン
プル・ホールド回路と、 D/A変換手段からのアナログ信号をマイクロプロセッ
サの指示に従って前記複数のサンプル・ホールド回路に
出力する出力マルチプレクサと、前記複数のサンプル・
ホールド回路の各出力端と前記入出力端との間に接続し
た複数のダイオードと を備え、 前記マイクロプロセッサは各入出力端子について、各チ
ャンネルに割り付けたワードに書き込まれた当該チャン
ネルをアナログ入力装置とするかアナログ出力装置とす
るかの切換指示信号に基づいて、前記入力マルチプレク
サ回路、出力マルチプレクサ回路、A/D変換手段、D
/A変換手段の各動作切換えを行うことを特徴とするア
ナログ信号入出力装置。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP17382889A JPH0338703A (ja) | 1989-07-05 | 1989-07-05 | アナログ信号入出力装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP17382889A JPH0338703A (ja) | 1989-07-05 | 1989-07-05 | アナログ信号入出力装置 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPH0338703A true JPH0338703A (ja) | 1991-02-19 |
Family
ID=15967910
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP17382889A Pending JPH0338703A (ja) | 1989-07-05 | 1989-07-05 | アナログ信号入出力装置 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPH0338703A (ja) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP0651585A1 (en) * | 1993-10-29 | 1995-05-03 | SANYO ELECTRIC Co., Ltd. | Analog circuit controller using signals indicative of control voltage and type of control voltage |
-
1989
- 1989-07-05 JP JP17382889A patent/JPH0338703A/ja active Pending
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP0651585A1 (en) * | 1993-10-29 | 1995-05-03 | SANYO ELECTRIC Co., Ltd. | Analog circuit controller using signals indicative of control voltage and type of control voltage |
US5872603A (en) * | 1993-10-29 | 1999-02-16 | Sanyo Electric Co., Ltd. | Analog circuit controller using signals indicative of control voltage and type of control voltage |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US20090060212A1 (en) | Multi-channel switch and testing apparatus using the same | |
US5675337A (en) | Analog-to-digital converting device | |
US4742515A (en) | Data acquistion and control system | |
JPS6224741A (ja) | 多重伝送方式 | |
JPH0338703A (ja) | アナログ信号入出力装置 | |
JPH028927A (ja) | アナログ入出力装置 | |
KR100380388B1 (ko) | 2개 이상의 사운드 출력 장치와 그래픽 출력 장치를 가진 복합 컴퓨터 시스템 | |
JPH03237821A (ja) | 信号変換装置 | |
JPH0694761A (ja) | スペクトラムアナライザのピークホールド回路 | |
JPH0473900B2 (ja) | ||
JPH05315957A (ja) | アナログデジタル変換装置 | |
JPH06282519A (ja) | 構成変更方式 | |
JPH0286331A (ja) | D/a変換器 | |
KR100230566B1 (ko) | 재프로그램 가능한 논리소자를 이용한 신호처리 장치 | |
JP2844971B2 (ja) | ディジタル符号処理システム | |
JPH01128643A (ja) | デイジタルデータセレクタ回路 | |
KR960016813B1 (ko) | 다중채널 디지틀/아나로그 변환기 | |
JPS62107521A (ja) | 条件分岐回路 | |
JPH114382A (ja) | スイッチャ装置 | |
JPH04132473A (ja) | ビデオ信号切り換え装置 | |
JPH03118678A (ja) | アナログ入力装置 | |
JPH10143298A (ja) | 信号入出力回路 | |
JPH11145836A (ja) | デジタルアナログ変換器 | |
JPH1019994A (ja) | Icテスタ | |
JPH01321542A (ja) | データ変換回路 |