JPH0325518A - 時刻同期方式 - Google Patents

時刻同期方式

Info

Publication number
JPH0325518A
JPH0325518A JP1159504A JP15950489A JPH0325518A JP H0325518 A JPH0325518 A JP H0325518A JP 1159504 A JP1159504 A JP 1159504A JP 15950489 A JP15950489 A JP 15950489A JP H0325518 A JPH0325518 A JP H0325518A
Authority
JP
Japan
Prior art keywords
clock
time
time information
frequency
difference
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP1159504A
Other languages
English (en)
Inventor
Toshihiro Makino
牧野 敏博
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP1159504A priority Critical patent/JPH0325518A/ja
Publication of JPH0325518A publication Critical patent/JPH0325518A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Electric Clocks (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 (産業上の利用分野) 本発明は、外部から定期的に時刻情報を受け、自時計の
保持している時刻との差異を求め,その差異を減少する
ように自時計の基本クロックの周波数を切替え制御する
ことによク時刻ずれを最小に抑える時刻同期方式に関す
る。
(従来の技術) 第3図は従来のこの種の時刻装置の構或を示すブロック
図である。
初期設定時に基本時計31から時刻情報を得、時計レジ
スタ回路33に格納し,その後は、内部のクロック発振
器35によジ時刻を刻んでいた。
外部信号による同期は行なわれないので内部のクロック
発振器の精度によジ,時刻装置の精度が決定され,実時
刻とのずれが大きくなった場合には,人手による時刻再
設定の必要があった。
(発明が解決しようとする課題) 従来の時刻装置は,このように初期設定が基本時計から
行なわれ,設定されるタイミングは人手によっていた。
1た,その後は,外部の基本時計との同期は行なわれず
時刻装置の内部クロックによっているため,内部クロッ
ク発振器の周波数精度がその筐ま時刻装置の精度となジ
,さらに途中での補正が困難なため,誤差が太き〈なっ
た時点で時刻の再設定を行なう必要があった。
したがって,時刻の精度の悪さ釦よびそれt−袖正する
ための煩わしさがあるという欠点があった。
本発明の目的は上記欠点を解決するもので、定期的に時
刻の誤差を補正し,常に時刻情報の誤差が最小限に抑え
られるようにした時刻同期方式を提供することにある。
(諌題を解決するための手段) 前記目的を達戒するために本発明による時刻同期方式は
基準となる時刻情報を供給する時刻情報発生装置と,そ
の時刻情報を受けて自時計を補正し,上位データ処理装
置に時刻情報を提供する時刻装置と,前記時刻情報発生
装置が供給する時刻情報を前記時刻装置に伝送するため
の伝送路とからなる時刻同期方式であって,前記時刻装
置は,前記時刻情報を受信する受信回路と,標準周波数
のクロックによク計時される時刻を保持する時計レジス
タ回路と,標準周波数のクロックと標準周波数の前後の
周波数のクロックとt−発生するクロック発振器と,通
常は前記クロック発振器からの標準周波数を選択してか
V,補正時は他の周波数のクロックを選択し、前記時計
レジスタ回路に供給するクロック選択回路と、前記受信
回路を介して時刻情報を得、この時刻情報と前記時計レ
ジスタ回路内の時刻情報との差異を算出し、その差異に
基づき,差異が小さくなるように前記クロック発振器の
発振間波数を選択させる制御手段とを有し,定期的に前
記時刻装置の時刻を補正するように構或してある。
(実 施 例) 坦下、図面を参照して本発明をさらに詳しく説明する。
第1図は本発明による時刻同期方式の実施例を示すブロ
ック図である。
時刻情報発生装[1から定期的に伝送路7を通じて時刻
装置1lに対して時刻情報が送られる。
時刻装置l1は伝送路7から送られてきた時刻情報を受
信回路2で受信し,制御回路3に痕す。
制御回路3は時計レジスタ回路5シよびクロック選択回
路4に対し,第2図に示す制御を行なう。
制御回路3はまず時刻を補正中であるか否か,すなわち
フラグオンになっているか否かを判定する(ステップ1
2)。そして補正中でなければ、時刻情報を受信したか
否かの判断に移る(ステップ13)。時刻情報を受信し
ていなければステップl2の前段に戻る。
時刻情報を受信していれば,次は初期設定が指定されて
いるか否かの判断がなされる(ステップ14)。
マニュアルで予じめ初期設定が指定されていれば、時計
レジスタ3に時刻がセットされ(ステップ28),標準
周波数foを選択するようにクロック選択回路4に指示
を出す(ステップ29)。
これにより初期設定の要求はリセットされる。
一方,初期設定がすでにされておシ,その段階での時刻
情報の受信では,時計レジスタ回路5の内容を読み込み
(ステップl5),両者の差異を計算する(ステップ1
6)。
そして計算の結果が差異許容範囲内であるか否か判断し
(ステップ17),許容範囲内であるならば補正は不要
であク、許容範囲内でなければ,次に時刻が進んでいる
か否かを判断する(ステップ18)。
時刻が進んでいる場合は遅延させる処理を行なう。この
処理ではクロック周波数を(1−Δ)foに変更し、こ
の補正をどれだけの時間行なえばよいかの計算をする(
ステップ25.27)。
そして補正中である旨のフラグを立てる(ステップ26
)。
補正が指定された時間だけ行なわれると,補正処理を終
了し.クロックを標準周波数ioに戻す(ステップ22
〜24)。
時刻情報が遅れている場合には、進める処理を行なうが
,クロック周波数を(l+Δ)foに変更し,この補正
をどれだけの時間行えばよいかを計算する(ステップ1
9.21)。そして補正中である旨,フラグを立てる(
ステップ20)。補正が指定された時間だけ行なわれる
と補正処理を終了し,クロックを標準周波数fOに戻す
以上の制御を行なうことによシ時刻情報を発生している
基本時計に常に追従し,誤差を最小限に保つことがi5
T能となる。
以上,1つの時刻装置に対する時刻同期方式の実施例を
説明したが,複数の時刻装置に対し共通の時刻情報を供
給すれば、時刻装置同士の誤差″ft*小に保つことが
できる。
(発明の効果) 以上,説明したように本発明は,外部の基本時計から時
刻に関する情報(時刻情報)を時刻装置に供給するS戒
であるので,初期設定時,人手による指定のタイミング
とは関係なく正しい時刻を設定することができる。
1た,定期的に送られてくる時刻情報により常に時刻装
置を補正しているため誤差が最小限に抑えられる。
万一,外部から時刻情報が与えられなくなっても,クロ
ック発振器の精度で時刻を保つことが可能であるという
効果がある。
【図面の簡単な説明】
第1図は本発明による時刻装置の実施例を示すブロック
図,第2図は第1図の時刻同期制御の処理フローを示す
図,第3図は従来方式の時刻装置の構成を示すブロック
図である。 l・・・時刻情報発生装置  2・・・受信回路3・・
・唄御回路  4・・・クロック選択回路5・・・時計
レジスタ回路 6・・・上位データ処理装置 7・・・伝送路 8,9.10・・・クロック発振器

Claims (1)

    【特許請求の範囲】
  1. 基準となる時刻情報を供給する時刻情報発生装置と、そ
    の時刻情報を受けて自時計を補正し、上位データ処理装
    置に時刻情報を提供する時刻装置と、前記時刻情報発生
    装置が供給する時刻情報を前記時刻装置に伝送するため
    の伝送路とからなる時刻同期方式であつて、前記時刻装
    置は、前記時刻情報を受信する受信回路と、標準周波数
    のクロックにより計時される時刻を保持する時計レジス
    タ回路と、標準周波数のクロックと標準周波数の前後の
    周波数のクロックとを発生するクロック発振器と、通常
    は前記クロック発振器からの標準周波数を選択しており
    、補正時は他の周波数のクロックを選択し、前記時計レ
    ジスタ回路に供給するクロック選択回路と前記受信回路
    を介して時刻情報を得、この時刻情報と前記時計レジス
    タ回路内の時刻情報との差異を算出し、その差異に基づ
    き、差異が小さくなるように前記クロック発振器の発振
    周波数を選択させる制御手段とを有し、定期的に前記時
    刻装置の時刻を補正するよりに構成したことを特徴とす
    る時刻同期方式。
JP1159504A 1989-06-23 1989-06-23 時刻同期方式 Pending JPH0325518A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP1159504A JPH0325518A (ja) 1989-06-23 1989-06-23 時刻同期方式

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP1159504A JPH0325518A (ja) 1989-06-23 1989-06-23 時刻同期方式

Publications (1)

Publication Number Publication Date
JPH0325518A true JPH0325518A (ja) 1991-02-04

Family

ID=15695215

Family Applications (1)

Application Number Title Priority Date Filing Date
JP1159504A Pending JPH0325518A (ja) 1989-06-23 1989-06-23 時刻同期方式

Country Status (1)

Country Link
JP (1) JPH0325518A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH08328691A (ja) * 1995-05-29 1996-12-13 Mitsubishi Electric Corp 遠方監視制御装置における時刻同期装置

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH08328691A (ja) * 1995-05-29 1996-12-13 Mitsubishi Electric Corp 遠方監視制御装置における時刻同期装置

Similar Documents

Publication Publication Date Title
US5392421A (en) System for synchronizing clocks between communication units by using data from a synchronization message which competes with other messages for transfers over a common communication channel
US7432674B2 (en) Control system
US20040223515A1 (en) Method and apparatus for the synchronization of a system time of a communications network with a clock reference
US5483201A (en) Synchronization circuit using a high speed digital slip counter
US6912680B1 (en) Memory system with dynamic timing correction
JP4468089B2 (ja) 時刻データ取得装置、コンピュータプログラム及びサーバ
EP0671079B1 (en) An oscillator unit for a base station in a digital cellular radio network
JPH0715421A (ja) 通信網内の時計同期装置
EP1353457B1 (en) Control device for radio communication apparatus
WO2020194714A1 (ja) 通信システム、通信装置及びプログラム
WO2024051489A1 (zh) 多传感器的同步控制方法、设备、无人驾驶系统和介质
JPH0325518A (ja) 時刻同期方式
JP2000152640A (ja) タイマ回路
EP3972160B1 (en) Time synchronization method, service board, and network device
JPS5819587A (ja) 計算機用時計
JP3302432B2 (ja) 衛星航法受信機
JPS63152224A (ja) クロツク自動同期方式
JPS58151581A (ja) 時刻符号発生器
JP3590675B2 (ja) シリアル通信による分散システムにおけるスレーブユニットのカウンタ同期方法
JP2003198519A (ja) クロック生成方法及びクロック生成器
JPH06123785A (ja) 刻時装置
JPH09121198A (ja) 無線通信機の制御装置
JPH11282812A (ja) 分散時刻合わせ装置
JPS63273922A (ja) 分散形処理システムの時刻制御方式
JPH0241513A (ja) 時刻修正システム