JPH03230651A - ポインタ処理方式 - Google Patents

ポインタ処理方式

Info

Publication number
JPH03230651A
JPH03230651A JP2026683A JP2668390A JPH03230651A JP H03230651 A JPH03230651 A JP H03230651A JP 2026683 A JP2026683 A JP 2026683A JP 2668390 A JP2668390 A JP 2668390A JP H03230651 A JPH03230651 A JP H03230651A
Authority
JP
Japan
Prior art keywords
pointer
line processing
circuit
extracts
data
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2026683A
Other languages
English (en)
Inventor
Toshiharu Yoshii
吉井 俊治
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP2026683A priority Critical patent/JPH03230651A/ja
Publication of JPH03230651A publication Critical patent/JPH03230651A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Communication Control (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明はポインタ処理方式に関し、特に双方向通信にお
いて伝送されるデータの先頭を指定するポインタの処理
の改善を図ったポインタ処理方式に関する。
〔従来の技術〕
伝送すべきデータに、その先頭位置を指定するポインタ
を付加して双方向通信を行なう通信系は多くの運用分野
で多用されている。従来、この種の通信系のネットワー
クパスの立上がりは、ポインタを介して行なわれ、3回
連続して送ったポインタが3回連続同一値を提供すると
きはそのポインタは正しいものとみなし、3回連続同一
値が確保されない場合はポインタに変更が発生したもの
と見なし、ポインタを変更することなく3回連続同一値
が確保された前回のポインタを正しいものとみなして処
理していた。
〔発明が解決しようとする課題〕
上述したポインタを介して行なう従来のネットワークパ
スの立ち上げ法は、受信側では、ポインタの受信処理後
に再送出のためのデータ構成し直し等の回線処理を行な
うのが常であるので、この回線処理変化を受ける可能性
があるが、この変化に対応する対策は特に採られておら
ず、送信側から3回連続同一のポインタを送出し、これ
を受けた受信側が3回とも同一であることを確認した後
にはじめてネットワークバス立上げの完了となるので、
ネットワークパス立上げにそれだけ遅延が生ずるのを避
けられないという欠点がある。
〔課題を解決するための手段〕
本発明の方式は、一定のフレームフォーマット上でデー
タの先頭を指定するポインタによってデータの双方向送
受信を行なうポインタ処理方式において、伝送路を介し
て入力した受信データがら前記ポインタを抽出しかつ受
信側とのインタフェースをとるインタフェース部と、前
記インタフェース部に内蔵され前記インタフェース部の
抽出したポインタを受信側のクロックに整合させるフレ
ーム乗換を行なうとともにこの際前記ポインタの変更可
能な受信側ポインタ処理回路と、前記インタフェース部
から受ける受信データを再送出するためのデータ再構成
としての回線処理を行なう回線処理部と、前記回線処理
部の動作を制御する制御部と、前記回線処理部がら提供
される回線処理情報にもとづいて回線処理後の前記ポイ
ンタを抽出する回線処理後ポインタ抽出回路と、前記回
線処理部から提供される回線処理情報にもとづいて回線
処理前の前記ポインタを抽出する回線処理前ポインタ抽
出回路と、前記回線処理後ポインタ抽出回路と回線処理
前ポインタ抽出回路の出力比較により回線処理前後の前
記ポインタ変化を抽出するポインタ比較回路と、前記ポ
インタ比較回路の比較結果にもとづき前記ポインタの変
更が必要なときは即時前記ポインタの変更要求を挿入し
伝送先の前記インタフェース部内蔵の受信側ポイント処
理回路に前記ポインタの変更を実行させる即時ポインタ
変更要求回路とを備えて構成される。
〔実施例〕
次に図面を参照して本発明を説明する。
第1図は本発明の一実施例のブロック図である。第1図
に示す実施例は、伝送路を介して双方向通信すべく対向
した同一構成のシステム(1)10Aと、システム(2
>IOBとを示し、それぞれのシステムは、1対のイン
タフェース部1と、回線処理部2と、制御部3と、一対
の即時ポインタ変更要求挿入回路4a、4bと、インタ
フェース部1a、lbと内蔵の受信側ポインタ処理回路
5a、5bと、前述した即時ポインタ変更要求挿入回路
4a、4bとともに本発明の直接かかわる1対の回線処
理後ポインタ抽出回路6a、6b。
および1対の回線処理前ポインタ抽出回路7a。
7b、ならびに1対のポインタ比較回路8a。
8bを備えて成る。
次に、第1図の実施例の動作について説明する。例とし
てシステム(1)IOAからシステム(2)IOBにデ
ータを伝送する場合について説明する。
インタフェース部1は、外部から入力されたデータに対
し、ポインタの部分を抽出して受信側ポインタ処理回路
5aに入力する。この受信側ポインタ処理回路5a内で
は伝送路から受信側にフレクロックを受信側のクロック
に整合させるフレーム乗換を行なう。この回路内でもポ
インタを即時変更させるための即ポインタ変更要求はで
る可能性があるが、この要求が発出してもしなくても、
そのまま回線処理部2へ渡す。
回線処理部2は、制御部3からの命令によりデータ再送
出に必要な構成替としての回線処理を行なう。
回線処理後ポインタ抽出回路6bは、回線処理部2から
提供される回線処理情報にもとづいて受信データから回
線処理後のポインタを抽出し比較回路8bに供給する。
回線処理前ポインタ抽出回路7bは、回線処理部2から
提供される回線処理情報にもとついて前フレームのポイ
ンタを抽出しポインタ比較回路8bに供給する。
ポインタ比較回路8bは、その比較結果によってポイン
タの修正変更か必要なときには即時ポインタ変更要求挿
入回路4bに通知し、インタフェース部1bから出力す
べき送出データに即時ポインタ変更要求を挿入させる。
システム(1)IOAからシステム(2)IOBに伝送
された送信データは、システム(2)のインクフェース
部りa内蔵の受信側ポインタ処理回路5aによって、即
時ポインタ変更要求に従って直ちにポインタを変更し、
正常に戻す。
第2図(A)は第1図の実施例における受信データのフ
レームフォーマットの説明図、第2図(B)は第1図の
ポインタ102を拡大して示す説明図である。
ポインタ102は一定のフレームフォーマット101中
のデータの先頭を示すデータビットであり、第2図(b
)に示す如く、その一部に即時ポインタ変更ビット10
3を設けている。
こうして、ポインタ変更が即応でき、ネットワークパス
の立上げを迅速に行なうことができる。
〔発明の効果〕
以上説明したように本発明は、回線設定の再立ち上げ情
報にもとづいてポインタの変化があるか否かを判定して
ポインタの変更要求を受信側に渡すことにより、回線設
定直後に即時ポインタ変更要求を挿入することができ、
これを受けた受信側では1回でポインタ変更が可能とな
るため、回線処理してすぐにネットワークパスの立ち上
げが可能となる効果がある。
【図面の簡単な説明】
第1図は本発明のポインタ処理方式実施例のブロック図
、第2図(A)は第1図の実施例における受信データの
フレームフォーマットの説明図、第2図(B)は第2図
(A)のポインタ102を拡大して示す説明図である。 la、lb・・・インタフェース部、2・・・回線処理
部、3・・・制御部、4a、4b・・・即時ポインタ変
更要求挿入回路、5a、5b・・・受信側ポインタ処理
回路、6a、6b・・・回線処理後ポインタ抽出回路、
7a、7b・・・回線処理前ポインタ抽出回路、8・・
・ポインタ比較回路、101・・・フレームフォーマッ
ト、102・・・ポインタ、103・・・即時ポインタ
変更要求ビット。

Claims (1)

    【特許請求の範囲】
  1. 一定のフレームフォーマット上でデータの先頭を指定す
    るポインタによってデータの双方向送受信を行なうポイ
    ンタ処理方式において、伝送路を介して入力した受信デ
    ータから前記ポインタを抽出しかつ受信側とのインタフ
    ェースをとるインタフェース部と、前記インタフェース
    部に内蔵され前記インタフェース部の抽出したポインタ
    を受信側のクロックに整合させるフレーム乗換を行なう
    とともにこの際前記ポインタの変更可能な受信側ポイン
    タ処理回路と、前記インタフェース部から受ける受信デ
    ータを再送出するためのデータ再構成としての回線処理
    を行なう回線処理部と、前記回線処理部の動作を制御す
    る制御部と、前記回線処理部から提供される回線処理情
    報にもとづいて回線処理後の前記ポインタを抽出する回
    線処理後ポインタ抽出回路と、前記回線処理部から提供
    される回線処理情報にもとづいて回線処理前の前記ポイ
    ンタを抽出する回線処理前ポインタ抽出回路と、前記回
    線処理後ポインタ抽出回路と回線処理前ポインタ抽出回
    路の出力比較により回線処理前後の前記ポインタ変化を
    抽出するポインタ比較回路と、前記ポインタ比較回路の
    比較結果にもとづき前記ポインタの変更が必要なときは
    即時前記ポインタの変更要求を挿入し伝送先の前記イン
    タフェース部内蔵の受信側ポイント処理回路に前記ポイ
    ンタの変更を実行させる即時ポインタ変更要求回路とを
    備えて成ることを特徴とするポインタ処理方式。
JP2026683A 1990-02-05 1990-02-05 ポインタ処理方式 Pending JPH03230651A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2026683A JPH03230651A (ja) 1990-02-05 1990-02-05 ポインタ処理方式

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2026683A JPH03230651A (ja) 1990-02-05 1990-02-05 ポインタ処理方式

Publications (1)

Publication Number Publication Date
JPH03230651A true JPH03230651A (ja) 1991-10-14

Family

ID=12200196

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2026683A Pending JPH03230651A (ja) 1990-02-05 1990-02-05 ポインタ処理方式

Country Status (1)

Country Link
JP (1) JPH03230651A (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO1994003000A1 (en) * 1992-07-24 1994-02-03 Nokia Telecommunications Oy Method for receiving a signal used in a synchronous digital telecommunication system
US5471476A (en) * 1991-06-05 1995-11-28 Fujitsu Limited Synchronous payload pointer processing system in digital data transmission network

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5471476A (en) * 1991-06-05 1995-11-28 Fujitsu Limited Synchronous payload pointer processing system in digital data transmission network
WO1994003000A1 (en) * 1992-07-24 1994-02-03 Nokia Telecommunications Oy Method for receiving a signal used in a synchronous digital telecommunication system

Similar Documents

Publication Publication Date Title
US7228357B2 (en) System and method for automatic digital document processing
CN100538683C (zh) 用于控制总线系统的方法和设备以及相应的总线系统
US6308223B1 (en) Process for the synchronization of programs on different computers of an interconnected system
US5475696A (en) Remote alarm transfer method and system
JPH03230651A (ja) ポインタ処理方式
US6931015B2 (en) Control program structure of ATM switching system and method thereof
US7724775B2 (en) Data transmission circuit and method for controlling the data transmission circuit
JPH05300113A (ja) シェルフ構成におけるカード間通信方式
JPH0561820A (ja) 入出力装置
CN112073162B (zh) 用于运行冗余的自动化系统的方法
JPS63213013A (ja) 計算機ネツトワ−クシステムの時刻指定方式
JPH0876822A (ja) 駆動制御指令装置と複数台の駆動制御指令装置の同期制御システム及びその同期制御方法
JPH0581153A (ja) 時刻管理機能付オンライン端末装置
JPH1097505A (ja) 情報伝送方法および情報伝送システム
KR100397508B1 (ko) 시간일치기능이 구비된 다중 프로세서 및 그 처리방법
KR20000026467A (ko) 비동기 데이터 통신 장치
JP3003430B2 (ja) 同期網リング構成ネットワークシステムのクロック切替方式
JPS6354266B2 (ja)
US6944781B2 (en) Method of communicating data via a bus and bus system for implementing the method
KR20000027893A (ko) Hdlc 통신로로 연결된 두 프로세서간 패킷전송방법
CN115664571A (zh) 频率同步方法、装置及系统
JPH036147A (ja) 二重化伝送装置の応答方法
JP2000049888A (ja) 通信プロトコル制御装置および異種網間通信装置
JPH0537500A (ja) 伝送装置の網同期用のクロツク抽出方式
JPH08251228A (ja) 固定転送速度通信方法