JPH03224328A - Pcm通信システム - Google Patents

Pcm通信システム

Info

Publication number
JPH03224328A
JPH03224328A JP1771990A JP1771990A JPH03224328A JP H03224328 A JPH03224328 A JP H03224328A JP 1771990 A JP1771990 A JP 1771990A JP 1771990 A JP1771990 A JP 1771990A JP H03224328 A JPH03224328 A JP H03224328A
Authority
JP
Japan
Prior art keywords
digital
data
control pulse
signal
unit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP1771990A
Other languages
English (en)
Other versions
JPH088542B2 (ja
Inventor
Seiichi Suga
須賀 清一
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP1771990A priority Critical patent/JPH088542B2/ja
Publication of JPH03224328A publication Critical patent/JPH03224328A/ja
Publication of JPH088542B2 publication Critical patent/JPH088542B2/ja
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Landscapes

  • Time-Division Multiplex Systems (AREA)
  • Transmission Systems Not Characterized By The Medium Used For Transmission (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明は、CCITT勧告に基づいて設計されたPCM
通信システムに関する。
〔従来の技術〕
この種のP CM通信システムは、複数のチャンネルユ
ニットと多重化ユニットとがデータラインを介して接続
さている。複数のチャンネルユニットの各々は、音声チ
ャンネルユニットとデータチャンネルユニットのいずれ
かである。
次に、第3図を参照して、従来のPCM通信システムに
ついて説明する。第3図に示されたPCM通信システム
では、複数のチャンネルユニットとして1つの音声チャ
ンネルユニット21aと1つのデータチャンネルユニッ
ト21bとを備えている。
音声チャンネルユニット21aは、アナログ音声信号を
入力する音声入力端子22と、第1の音声制御パルスに
応答して、アナログ音声信号をディジタル音声信号に変
換するアナログ/ディジタル変換回路23と、第2の音
声制御パルスに応答して、ディジタル音声信号の全ビッ
トを反転し、反転されたディジタル音声信号をデータラ
インに送出する反転回路24と、第1の多重化パルスに
応答して、第1及び第2の音声制御パルスを発生する音
声制御パルス発生回路25とを有する。
データチャンネルユニット21bは、ディジタル入力デ
ータ信号を入力するディジタル信号入力端子26と、第
1のデータ制御パルスに応答して、ディジタル入力デー
タ信号のスピード変換を行い、ディジタル出力データ信
号を出力するディジタル/ディジタル変換回路27と、
第2のデータ制御パルスに応答して、ディジタル出力デ
ータ信号の奇数ビットを反転し、奇数反転されたディジ
タル出力データ信号をデータラインに送出する第1の奇
数ビット反転回路28と、第2の多重化パルスに応答し
て、第1及び第2のデータ制御パルスを発生するデータ
制御パルス発生回路29とを有する。
多重化ユニット35は、第3の多重化制御パルスに応答
して、プルアップ抵抗30を介して受信したデータライ
ン上のデータ信号の奇数ビットを反転し、奇数反転され
たデータ信号を出力する第2の奇数ビット反転回路31
と、第4の多重化制御パルスに応答して、奇数反転され
たデータ信号に同期パターンを挿入し、PCM出力信号
をPCM出力端子22より出力する多重化回路32と、
第1乃至第4の多重化制御パルスを発生する多重化制御
パルス発生回路34とを有する。
このような構成において、音声チャンネルユニット21
aでは、音声入力端子22から入力されたアナログ音声
信号はアナログ/ディジタル変換回路23てCCITT
 G771 A−1awに従ってアナログ/ディジタル
変換され、アナログ/ディジタル変換回路23から8ビ
ツトのディジタル音声信号が出力される。このディジタ
ル音声信号は反転回路24で全ビット反転され、データ
ラインを介して多重化ユニット35に送出される。多重
化ユニット35の奇数ビット反転回路31では入力され
たディジタルデータの奇数ビットを反転して多重化回路
32に送出する。多重化回路32はこの奇数ビットの反
転されたディジタルデータに同期パターンを挿入後、P
 CM出力端子33より対向装置へ出力していた。
これは、反転回路24及び奇数ビット反転回路31とを
用いてチャンネルユニット未実装時に対向装置へrol
olololJのビットパターンを送出するためである
。即ち、チャンネルユニットが本システムから取外され
ると、多重化ユニット35の入力部のプルアップ抵抗3
0により、奇数ビット反転回路31へはrl 1111
11Jのビットパターンが供給される。このビットパタ
ーンを奇数ビット反転回路31で奇数ビット反転するこ
とにより、rololololJのビットパターンに変
換している。
このrololololJのビットパターンは、CCI
TT G771 A−1awにある最小レベルの1つを
CCITT G732で勧告されたている偶数ビット反
転したものに相当する。
対向装置では、rololololJのビットパターン
を受けとると、音声抑圧となり、音声信号が雑音になる
ことを防止している。
データチャンネルユニット21bでは、データ信号入力
端子26から64にビット/秒のディジタル入力データ
信号が入力されると、この信号はディジタル/ディジタ
ル変換回路27で高次群のビットレート2,048にビ
ット/秒のスピードである64にビット/秒のディジタ
ル出力データ信号にスピード変換される。スピード変換
された64にビット/秒のディジタル出力データ信号は
、奇数ビット反転回路28で8ビット単位のブロックで
奇数ビットが反転される。例えば、データ信号入力端子
26にro 0000000Jのビットパターンが供給
されると、このビットパターンはディジタル/ディジタ
ル変換回路27でスピード変換された後、奇数ビット反
転回路28に供給され、ここでrl 0101010J
に変換される。
この奇数ビット反転回路28より出力されたディジタル
データ信号は、音声チャンネルユニット21aより出力
される音声ディジタル信号と同様にデータラインを介し
て多重化ユニット35に送出され、奇数ビット反転回路
31で奇数ビットが反転され、多重化回路32で同期パ
ターンを挿入してP CM出力端子33より対向装置へ
送出している。
〔発明が解決しようとする課題〕
従来のPCM通信システムでは、多重化ユニットか、本
システムに実装されていたチャンネルユニットが音声チ
ャンネルユニットであるかデータチャンネルユニットで
あるかを区別することなく、チャンネルユニットが未実
装状態になると、−律に音声抑圧となる様なディジタル
信号を対向装置へ送出している。その為、データチャン
ネルユニットが実装されていて誤ってデータチャンネル
ユニットが取外されてしまった場合、対向装置の低スピ
ード側データを最適なディジタルデータで制御できない
という欠点がある。
〔課題を解決するための手段〕
本発明によるPCM通信システムは、多重化ユニットと
、該多重化ユニットにデータラインを介して接続可能な
音声チャンネルユニットと、前記多重化ユニットに前記
データラインを介して接続可能なデータチャンネルユニ
ットとを有するPCM通信システムに於いて、前記音声
チャンネルユニットは、第1の音声制御パルスに応答し
て、アナログ音声信号をディジタル音声信号に変換する
アナログ/ディジタル変換手段と、第2の音声制御パル
スに応答して、前記ディジタル音声信号中の偶数ビット
を反転し、偶数ビット反転されたディジタル信号を前記
データライン中の第1のラインに送出する偶数ビット反
転手段と、第3の音声制御パルスに応答して、第1の未
使用ディジタル情報を発生し、前記データライン中の第
2のラインへ送出する第1の未使用ディジタル情報発生
手段と、第4の音声制御パルスに応答して、第1のユニ
ット実装情報を発生し、前記データライン中の第3のラ
インへ送出する第1のユニット実装情報発生手段と、第
1の多重化制御パルスに応答して、前記第1乃至第4の
音声制御パルスを発生する音声制御パルス発生手段とを
有し、前記データチャンネルユニットは、第1のデータ
制御パルスに応答して、ディジタル入力データ信号のス
ピード変換を行い、ディジタル出力データ信号を前記第
1のラインに送出するディジタル/ディジタル変換手段
と、第2のデータ制御パルスに応答して、第2の未使用
ディジタル情報を発生し、前記第2のラインへ送出する
第2の未使用ディジタル情報発生手段と、第3のデータ
制御パルスに応答して、第2のユニット実装情報を発生
し、前記第3のラインへ送出する第2のユニット実装情
報発生手段と、第2の多重化制御パルスに応答して、前
記第1乃至第3のデータ制御パルスを発生するデータ制
御パルス発生手段とを有し、前記多重化ユニットは、前
記第1乃至第3のラインをそれぞれプルアップする第1
乃至第3のプルアップ抵抗と、第3の多重化制御パルス
に応答して、前記第3のライン上のユニット実装情報を
監視し、選択信号を出力するユニット実装情報監視手段
と、第4の多重化制御パルス及び前記選択信号に応答し
て、前記第2のライン上の未使用ディジタル情報をラッ
チし、ラッチされたディジタル情報を出力する未使用デ
ィジタル情報ラッチ手段と、第5の多重化制御パルス及
び前記選択信号に応答して、前記第1のライン上のディ
ジタル信号と前記ラッチされたディジタル情報とを選択
し、選択されたディジタル信号を出力する選択手段と、
第6の多重化制御パルスに応答して、前記選択されたデ
ィジタル信号に同期パターンを挿入して、P CM出力
信号を出力する多重化手段と、前記第1乃至第6の多重
化制御パルスを発生する多重化制御パルス発生手段とを
有することを特徴とする。
〔実施例〕
以下、本発明の実施例について図面を参照して説明する
第1図を参照すると、本発明の一実施例によるPCM通
信システムは、音声チャンネルユニット1aとデータチ
ャンネルユニット1bとがデータラインを介して多重化
ユニット20に接続されている。
音声チャンネルユニット1aは、第1の音声制御パルス
AC,に応答して、音声入力端子2より供給されるアナ
ログ音声信号をディジタル音声信号に変換するアナログ
/ディジタル変換回路3と、第2の音声制御パルスAC
2に応答して、ディジタル音声信号中の偶数ビットを反
転し、偶数ビット反転されたディジタル信号をデータラ
イン中の第1のラインL1に送出する偶数ビット反転回
路4と、第3の音声制御パルスAC,に応答して、第1
の未使用ディジタル情報を発生し、データライン中の第
2のラインL2へ送出する第1の未使用ディジタル情報
発生回路5と、第4の音声制御パルスAC4に応答して
、第1のユニット実装情報を発生し、データライン中の
第3のラインL3へ送出する第1のユニット実装情報発
生回路6と。
第1の多重化制御パルスMC,に応答して、第1乃至第
4の音声制御パルスAC,〜A C4を発生する音声制
御パルス発生回路7とを有する。
データチャンネルユニット1bは、第1のデータ制御パ
ルスDC,に応答して、データ信号入力端子8より供給
されるディジタル入力データ信号のスピード変換を行い
、ディジタル出力データ信号を第1のラインL1に送出
するディジタル/ディジタル変換回路9と、第2のデー
タ制御パルスDC2に応答して、第2の未使用ディジタ
ル情報を発生し、第2のラインL2へ送出する第2の未
使用ディジタル情報発生回路10と、第3のデータ制御
パルスDC3に応答して、第2のユニット実装情報を発
生し、第3のラインL、へ送出する第2のユニット実装
情報発生回路11と、第2の多重化制御パルスM C2
に応答して、第1乃至第3のデータ制御パルスDC,〜
DC3を発生するデータ制御パルス発生回路12とを有
する。
多重化ユニット20は、第1乃至第3のラインL1〜L
3をそれぞれプルアップする第1乃至第3のプルアップ
抵抗13a、13b、及び13cと、第3の多重化制御
パルスMC3に応答して、第3のラインL3上のユニッ
ト実装情報を監視し、選択信号を出力するユニット実装
情報監視回路18と、第4の多重化制御パルスMC4及
び選択信号に応答して、第2のライン上2上の未使用デ
ィジタル情報をラッチし、ラッチされたディジタル情報
を出力する未使用ディジタル情報ラッチ回路17と、第
5の多重化制御パルスM C、及び選択f5号に応答し
て、第1のライン上1上のディジタル信号とラッチされ
たディジタル情報とを選択し、選択されたディジタル信
号を出力するセレクタ14と、第6の多重化制御パルス
MC6に応答して、選択されたディジタル信号に同期パ
ターンを挿入して、P CM出力信号をPCM出力端子
16へ出力する多重化回路15と、第1乃至第6の多重
化制御パルスMC,〜MC6を発生する多重化制御パル
ス発生回路19とを有する。
次に、第2図を参照して、本実施例の動作につい゛て説
明する。
音声チャンネルユニット1aでは、音声入力端子2より
アナログ音声信号か供給されると、アナログ/ディジタ
ル変換回路3は、このアナログ音声信号を第1の音声制
御パルスAC,に応答してCCITT G771 A−
1awに従ってアナログ/ディジタル変換し、8ビツト
のディジタル音声信号を出力する。例えば、音声入力端
子2に最小レベルのアナログ音声信号が供給されると、
アナログ/ディジタル変換回路3では、ディジタル音声
信号としてro 0000000J又はrlooooo
ooJのビットパターンを出力する。この8ビツトのデ
ィジタル音声信号は、偶数ビット反転回路4で偶数ビッ
トのみ反転され、rololololj又はrllol
ololJのビットパターンになり、第1のラインL、
を介して多重化ユニ・ソト20へ送出される。多重化ユ
ニット20のセレクタ14では、音声チャンネルユニッ
ト1aが本システムに実装されているときには、音声チ
ャンネルユニット1aからの第1のライン上1上のデー
タを多重化回路15に送出する。多重化回路15では、
音声チャンネルユニット1aからのデータに同期パター
ンを挿入して、PCM出力端子16より対向装置に出力
する。
データチャンネルユニット1bでは、データ信号入力端
子8より64にビット/秒のディジタル入力データ信号
が供給されると、ディジタル/ディジタル変換回路9は
、第1のデータ制御パルスDCに応答して、このディジ
タル入力データ信号を高次群のビットレート2048に
ビット/秒のスピードである64にビット/秒のディジ
タル出力データ信号に変換する。ここでは、スピード変
換の為、ビットの論理変換を行わない。スピード変換さ
れたデータは第1のラインL、を介して多重化ユニット
20に送出される。多重化ユニット20のセレクタ14
では、データチャンネルユニット1bが本システムに実
装されているときには、データチャンネルユニット1b
からの第1のライン上1上のデータを多重化回路15に
送出する。多重化回路15では、データチャンネルユニ
ット1bからのデータに同期パターンを挿入して、PC
M出力端子16より対向装置に出力する。
各チャンネルユニットにある未使用ディジタル情報発生
回路5及び10は、チャンネルユニットか本システムか
ら取外されたとき、対向装置が最適な状態となるような
ディジタル情報を発生する。
例えば、音声チャンネルユニット1aの第1の未使用デ
ィジタル情報発生回路5は、第1の未使用ディジタル情
報として、対向装置の音声チャンネルユニットか音声抑
圧となるrololololJのビットパターンを発生
する。一方、データチャンネルユニット1bの第2の未
使用ディジタル情報発生回路10は、第2の未使用ディ
ジタル情報として、CCITT G735にあるデータ
チャンネルについて、A I S (AlarIllI
ndication Signal )になるようなr
l 1111111Jのビットパターンを発生する。未
使用ディジタル情報発生回路より出力された未使用ディ
ジタル情報は、第2のラインL2を介して多重化ユニッ
ト20の未使用ディジタル情報ラッチ回路17にラッチ
される。
また、各チャンネルユニットにあるユニット実装情報発
生回路6及び11は、チャンネルユニットが本システム
に実装されたときに、ユニット実装情報としてro 0
000000Jのビットパターンを発生する。これは、
チャンネルユニットが本システムから取外されたときは
、多重化ユニット20の信号入力部の第3のプルアップ
抵抗13cにより、rl 1111111Jのビットパ
ターンとしてユニット実装情報監視回路18に読込まれ
るためである。即ち、チャンネルユニットの実装状態で
は、その反対のro 0000000Jのビットパター
ンとしている。
未使用ディジタル情報発生回路5及び10より出力され
た未使用ディジタル情報は、多重化ユニット20の未使
用ディジタル情報ラッチ回路17にラッチされ、未使用
ディジタル情報ラッチ回路17はラッチされた未使用デ
ィジタル情報をセレクタ14へ送出する。また、ユニッ
ト実装情報発生回路6及び11より出力されたユニット
実装情報は、多重化ユニット20のユニット実装情報監
視回路18によって監視されている。チャンネルユニッ
トが未実装状態になると、ユニット実装情報監視回路1
8は未使用ディジタル情報ラッチ回路17のラッチ動作
を差し止め、セレクタ14に対して未使用ディジタル情
報ラッチ回路17から出力されたラッチされた未使用デ
ィジタル情報を選択するような選択信号を送出する。従
って、セレクタ14は、音声チャンネルユニット1aか
取外されたときにはrololololjのビットパタ
ーンを、データチャンネルユニット1bか取外されたと
きにはrl 1111111Jのビットパターンを多重
化回路15へ送出する。
〔発明の効果〕
以上説明したように、本発明は、実装されるチャンネル
ユニットに、対向装置のチャンネルユニットが最適状態
に制御できるディジタルデータを持たせ、そのデータを
多重化ユニットにラッチしておき、チャンネルユニット
が取外されたときに多重化ユニットにラッチされたデー
タを対向装置に送出することにより、対向装置のチャン
ネルユニットを音声抑圧やAIS状態に最適に制御でき
るという効果がある。
【図面の簡単な説明】
第1図は本発明の一実施例によるPCM通信システムの
構成を示すブロック図、第2図は第1図のシステムの動
作を説明するためのタイムチャート、第3図は従来のP
 CM通信システムの構成を示すブロック図である。 1a・・・音声チャンネルユニット、1b・・・データ
チャンネルユニット、2・・・音声入力端子、3・・・
アナログ/ディジタル変換回路、4・・・偶数ビット反
転回路、5・・・未使用ディジタル情報発生回路、6・
・・ユニット実装情報発生回路、7・・・音声制御パル
ス発生回路、8・・・データ信号入力端子、9・・・デ
ィジタル/ディジタル変換回路、10・・・未使用ディ
ジタル情報発生回路、11・・・ユニット実装情報発生
回路、12・・・データ制御パルス発生回路、13a、
13b、13c・・・プルアップ抵抗、14・・・セレ
クタ、15・・・多重化回路、16・・・PCM出力端
子、17・・・未使用ディジタル情報ラッチ回路、18
・・・ユニット実装情報監視回路、19・・・多重化制
御パルス発生回路、20・・・多重化ユニ・ソト。

Claims (1)

  1. 【特許請求の範囲】 1、多重化ユニットと、該多重化ユニットにデータライ
    ンを介して接続可能な音声チャンネルユニットと、前記
    多重化ユニットに前記データラインを介して接続可能な
    データチャンネルユニットとを有するPCM通信システ
    ムに於いて、 前記音声チャンネルユニットは、第1の音声制御パルス
    に応答して、アナログ音声信号をディジタル音声信号に
    変換するアナログ/ディジタル変換手段と、第2の音声
    制御パルスに応答して、前記ディジタル音声信号中の偶
    数ビットを反転し、偶数ビット反転されたディジタル信
    号を前記データライン中の第1のラインに送出する偶数
    ビット反転手段と、第3の音声制御パルスに応答して、
    第1の未使用ディジタル情報を発生し、前記データライ
    ン中の第2のラインへ送出する第1の未使用ディジタル
    情報発生手段と、第4の音声制御パルスに応答して、第
    1のユニット実装情報を発生し、前記データライン中の
    第3のラインへ送出する第1のユニット実装情報発生手
    段と、第1の多重化制御パルスに応答して、前記第1乃
    至第4の音声制御パルスを発生する音声制御パルス発生
    手段とを有し、 前記データチャンネルユニットは、第1のデータ制御パ
    ルスに応答して、ディジタル入力データ信号のスピード
    変換を行い、ディジタル出力データ信号を前記第1のラ
    インに送出するディジタル/ディジタル変換手段と、第
    2のデータ制御パルスに応答して、第2の未使用ディジ
    タル情報を発生し、前記第2のラインへ送出する第2の
    未使用ディジタル情報発生手段と、第3のデータ制御パ
    ルスに応答して、第2のユニット実装情報を発生し、前
    記第3のラインへ送出する第2のユニット実装情報発生
    手段と、第2の多重化制御パルスに応答して、前記第1
    乃至第3のデータ制御パルスを発生するデータ制御パル
    ス発生手段とを有し、前記多重化ユニットは、前記第1
    乃至第3のラインをそれぞれプルアップする第1乃至第
    3のプルアップ抵抗と、第3の多重化制御パルスに応答
    して、前記第3のライン上のユニット実装情報を監視し
    、選択信号を出力するユニット実装情報監視手段と、第
    4の多重化制御パルス及び前記選択信号に応答して、前
    記第2のライン上の未使用ディジタル情報をラッチし、
    ラッチされたディジタル情報を出力する未使用ディジタ
    ル情報ラッチ手段と、第5の多重化制御パルス及び前記
    選択信号に応答して、前記第1のライン上のディジタル
    信号と前記ラッチされたディジタル情報とを選択し、選
    択されたディジタル信号を出力する選択手段と、第6の
    多重化制御パルスに応答して、前記選択されたディジタ
    ル信号に同期パターンを挿入して、PCM出力信号を出
    力する多重化手段と、前記第1乃至第6の多重化制御パ
    ルスを発生する多重化制御パルス発生手段とを有する ことを特徴とするPCM通信システム。
JP1771990A 1990-01-30 1990-01-30 Pcm通信システム Expired - Lifetime JPH088542B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP1771990A JPH088542B2 (ja) 1990-01-30 1990-01-30 Pcm通信システム

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP1771990A JPH088542B2 (ja) 1990-01-30 1990-01-30 Pcm通信システム

Publications (2)

Publication Number Publication Date
JPH03224328A true JPH03224328A (ja) 1991-10-03
JPH088542B2 JPH088542B2 (ja) 1996-01-29

Family

ID=11951558

Family Applications (1)

Application Number Title Priority Date Filing Date
JP1771990A Expired - Lifetime JPH088542B2 (ja) 1990-01-30 1990-01-30 Pcm通信システム

Country Status (1)

Country Link
JP (1) JPH088542B2 (ja)

Also Published As

Publication number Publication date
JPH088542B2 (ja) 1996-01-29

Similar Documents

Publication Publication Date Title
JPH0691505B2 (ja) 時分割多重化装置及び時分割多重化法
US4367549A (en) Method and apparatus for multiplexing a data signal and secondary signals
JP2549196B2 (ja) シリアル・リンクを介してコマンドを伝送する方法
US4805171A (en) Unitary PCM rate converter and multiframe buffer
JPH03224328A (ja) Pcm通信システム
IE54678B1 (en) System for the digital transmission of video or picture telephone signals
RU2131168C1 (ru) Система внутрикорабельной громкоговорящей связи и трансляции
US5020053A (en) Channel access system
KR100208227B1 (ko) 프로세서와 디바이스간의 타임 슬롯 스위치
EP0203551B1 (en) Pcm communication apparatus
US5703645A (en) Video signal transmitting apparatus
EP0661848B1 (en) Monitor and control system for communications equipment
JPS6320931A (ja) デ−タ伝送装置
JPH0736543B2 (ja) Pcm通信システム
JP2972613B2 (ja) 通信制御装置
JPS6331327A (ja) シグナリング信号伝送装置
JP2809244B2 (ja) 非常回線接続方式
JPH0771078B2 (ja) パスの接続方法および装置
JP2710495B2 (ja) Ais信号出力方式
JPH071881B2 (ja) 多重変換装置
JPH06252870A (ja) データ多重化伝送方式
JPH0260243A (ja) ビットスチール制御方式
JPH05276170A (ja) モニタ信号伝送方式
KR930015429A (ko) Tug 2/c3 신호의 aug 신호 형성을 위한 고속 다중 장치
JPH0520011B2 (ja)