JPH03180892A - Microcomputer for liquid crystal display - Google Patents

Microcomputer for liquid crystal display

Info

Publication number
JPH03180892A
JPH03180892A JP1321750A JP32175089A JPH03180892A JP H03180892 A JPH03180892 A JP H03180892A JP 1321750 A JP1321750 A JP 1321750A JP 32175089 A JP32175089 A JP 32175089A JP H03180892 A JPH03180892 A JP H03180892A
Authority
JP
Japan
Prior art keywords
liquid crystal
crystal display
bus
strobe
segment
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP1321750A
Other languages
Japanese (ja)
Inventor
Takeshi Takitani
瀧谷 猛
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sanyo Electric Co Ltd
Original Assignee
Sanyo Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sanyo Electric Co Ltd filed Critical Sanyo Electric Co Ltd
Priority to JP1321750A priority Critical patent/JPH03180892A/en
Publication of JPH03180892A publication Critical patent/JPH03180892A/en
Pending legal-status Critical Current

Links

Landscapes

  • Digital Computer Display Output (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Microcomputers (AREA)

Abstract

PURPOSE:To easily alter the display pattern of a liquid crystal display part LCD by connecting a segment bus, a latch circuit, a strobe bus, and a holding circuit selectively by a connecting means. CONSTITUTION:A segment decoder 1 decodes segment data D00 - D03 indicating the display contents of the liquid crystal display part LCD to select a specific bus among segment buses seg1 - seg7. A strobe decoder 2 decodes a strobe data D10 - D13 for a display of respective digits of the LCD and selects one specific bus. Further, latch circuits 3-1 - 3-5 makes a display at a specific position of the LCD at specific timing. Then EPROMs 4 and 5 have their source- drain circuits connected whose segment buses or strobe buses are all connected to matrix intersection positions of L or C terminals of a latch circuit. Consequently, the display pattern of the LCD can easily be altered.

Description

【発明の詳細な説明】 (イ)産業上の利用分野 本発明は、液晶表示用マイクロコンピュータに関するも
のである。
DETAILED DESCRIPTION OF THE INVENTION (a) Field of Industrial Application The present invention relates to a microcomputer for liquid crystal display.

(ロ)従来の技術 一般に、LCD(液晶表示部)を駆動する液晶表示用マ
イクロコンピュータは、LCDへの表示内容を示すセグ
メントデータをデコードすることによって、所定のセグ
メントバスを選択するセグメントデコーダ、LCDへの
表示を可能とするストローブデータをデコードすること
によって、所定のストローブバスを選択するストローブ
デコーダ、LCDの所定位置に所定表示を所定タイミン
グで行うためのデータをラッチする複数のラッチ回路を
備えており、セグメントデコーダ及びストローブデコー
ダと複数のラッチ回路との間は、所定の1本のセグメン
トバス及び所定の1本のストローブバスが所定の1個の
ラッチ回路の入力と後続される様に、P L A (p
rogrammable logic array)で
構成されている。ここで、前記PLAは、数枚のマスク
(メタル、コンタクト、ポリシリコン等)又は何れかの
マスクで決定したデータを基に接続点を決定することに
よって、作成されていた。
(b) Prior art In general, a liquid crystal display microcomputer that drives an LCD (liquid crystal display section) uses a segment decoder that selects a predetermined segment bus by decoding segment data that indicates the content to be displayed on the LCD. A strobe decoder that selects a predetermined strobe bus by decoding strobe data that enables display on the LCD, and a plurality of latch circuits that latch data for displaying a predetermined display at a predetermined position on the LCD at a predetermined timing. The segment decoder and the strobe decoder and the plurality of latch circuits are connected by P so that one predetermined segment bus and one predetermined strobe bus are connected to the input of one predetermined latch circuit. L A (p
It consists of a programmable logic array). Here, the PLA is created by determining connection points based on data determined using several masks (metal, contact, polysilicon, etc.) or any mask.

(ハ)発明が解決しようとする課題 しかしながら、前記促米の技術において、前記PLAが
マスクで作成される為、プログラム開発用の評価チップ
には前記P1.Aを内蔵できず、評価チップ外部に前記
PLAを設けなければならなかった。また、LCDの表
示パターンを変更したい場合、LCDとチップとの間の
配線を変更しなければならず、LCDの表示パターンの
変更への対応が困難となる問題点があった。
(c) Problems to be Solved by the Invention However, in the above-mentioned technique, since the PLA is created as a mask, the P1. A could not be incorporated, and the PLA had to be provided outside the evaluation chip. Further, when it is desired to change the display pattern of the LCD, the wiring between the LCD and the chip must be changed, which poses a problem in that it is difficult to respond to changes in the display pattern of the LCD.

(ニ)課題を解決するための手段 本発明は、前記問題点を解決する為になされたものであ
り、液晶表示部への表示内容を示すセグメントデータを
デコードすることによって、所定のセグメントバスを選
択するセグメントデコーダと、前記液晶表示部への表示
を可能とするストローブデータをデコードすることによ
って、所定のストローブバスを選択するストローブデコ
ーダと、所定の1本のストローブバスの転送信号に開明
して、所定の1本のセグメントバスの転送信号を保持す
る複数の保持回路と、前記保持回路の保持出力に基づい
て、前記液晶表示部を駆動する液晶駆動回路とを備えた
液晶表示用マイクロコンピュータにおいて、前記セグメ
ントバスと前記複数の保持回路との間、はっ、前記スト
ローブバスと前記?I数の保持回路との間を選択的に接
続する複数の接続手段と、前記液晶表示部の表示パター
ンに応じて、前記複数の接続手段を接続状態又は非接続
状態とする接続制御回路と、を備えたことを特徴とする
(d) Means for Solving the Problems The present invention was made to solve the above-mentioned problems, and it is possible to control a predetermined segment bus by decoding segment data indicating the display contents on the liquid crystal display section. A segment decoder that selects a segment decoder, a strobe decoder that selects a predetermined strobe bus by decoding strobe data that can be displayed on the liquid crystal display section, and a transfer signal of one predetermined strobe bus. , a liquid crystal display microcomputer comprising a plurality of holding circuits that hold transfer signals of one predetermined segment bus, and a liquid crystal drive circuit that drives the liquid crystal display section based on the holding output of the holding circuit. , between the segment bus and the plurality of holding circuits, huh, the strobe bus and the ? a plurality of connection means for selectively connecting with the I number of holding circuits, and a connection control circuit that puts the plurality of connection means in a connected state or a non-connected state according to a display pattern of the liquid crystal display section; It is characterized by having the following.

(ホ〉作用 本発明によれば、セグメントバスと複数の保持回路との
間且つストローブバスと複数の保持回路との間を選択的
に接続する複数の接続手段を、液晶表示部の表示パター
ンに応じた接続制御回路の出力によって、接続状態また
は非接続状態とできる。
(E) Effect According to the present invention, a plurality of connection means for selectively connecting between a segment bus and a plurality of holding circuits and between a strobe bus and a plurality of holding circuits are provided in a display pattern of a liquid crystal display section. Depending on the output of the corresponding connection control circuit, the connection state or non-connection state can be achieved.

(へ)実施例 本発明の詳細を図面に従って具体的に説明する。(f) Example The details of the present invention will be specifically explained with reference to the drawings.

図面は、本発明の一実施例を示す回路図である。The drawing is a circuit diagram showing one embodiment of the present invention.

図面において、駆動されるLCD(図示せず)は、例え
ば5桁の8の字表示とし、各桁の8の字表示は7セグメ
ントで形成されているものとする。セグメントデコーダ
(1)は、前記LCDへの表示内容を示す4ビツトのセ
グメントデータD0゜+  DO1+  DO1+  
Dosをデコードし、7本のセグメントバスsegl−
seg7の中の所定バスを選択する。ストローブデコー
ダ(2)は、前記LCDの各桁への表示を可能とする4
ビyトのストローブデータD1゜e D!1!  Dl
ml Dosをデコードし、5本のストローブバスs 
t b 1− s t b 5の中の1本の所定バスを
選択する。ラッチ回路(3−1)〜(3−5)は、前記
LCDの所定位置に所定表示を所定タイミングで行うた
めのものである。EPROM(4)は、そのドレイン・
ソース路が前記全セグメントバスsegl−seg7と
1111記全う1チ回路(3−1)〜(3−5)のL(
ラッチ)端子とのマトリクス交差位置に接続される。E
PROM(5)は、そのドレイン・ソース路が前記全ス
トローブバス5tbl−stb5と前記全ラッチ回路(
3−1)−(3−5)のC(クロック)端子とのマトリ
クス交差位置に接続される。そして、セグメントバスs
eg1−seg7、ストローブバスstbt−stb5
、及びE P ROM(4)(、−) )によって、P
LAが構成される。接続制御回路(6)は、前記全E 
P ROM(4)(5)のコントロールゲートと接続さ
れ、前記E P ROM(4)(5)を書き込み制御す
べく予力インプントされたプログラムデータに基づいて
、前記E P ROM(4)(5)の書き込み信号を出
力するものである。これによって、各ラッチ回路(3−
1)〜(3−5)のし端子及びC端子は、各々所定の1
本のセグメントバス及びストローブバスと選択的に接続
されることになる。例えば、接続制御回路(6)の制御
出力によって、セグメントバスseg3とラッチ回路(
3−1)のL端子とを接続するEPROM(4)が導通
し、柱つ、ストローブバス5tblとラッチ回路(3−
1)のC端子とを接続するEPROM(5)が導通した
場合、セグメントバスseg3及びストローブバスst
b?の転送信号がランチ回路(3−1)のL端子及びC
端子に印加されると、L端子入力は、C端子入力のタイ
ミングに間開してラッチされ、LCDに表示を行うため
の0砂としてQ(出力)端子から出力される。デユーテ
ィ制御回路(7〉は、前記ラッチ回路(3−1)〜(3
−5)のQ端子と接続され、デユーティ制御信号S1に
基づいて、前記LCDに表示を行うためのデユーティ(
1/l(スタティック)〜1.15 )の切り換えを行
う。駆動回路(8)は、前記デユーティ制御回路(7〉
の出力と接続され、バイアス制御信号S2に基づいて前
記LCD表示のためのバイアスの切り換えを行うもので
ある。そして、該駆動回路(8)の出力によってmj記
L CI)が駆動され、該1− Cvに所定表示がなさ
れることになる。
In the drawings, it is assumed that the driven LCD (not shown) has, for example, a five-digit figure-eight display, and each figure-eight display is formed by seven segments. The segment decoder (1) generates 4-bit segment data D0°+DO1+DO1+ indicating the content to be displayed on the LCD.
Decodes Dos and connects 7 segment buses segl-
Select a predetermined bus in seg7. A strobe decoder (2) enables display on each digit of the LCD.
Bit strobe data D1゜e D! 1! Dl
Decode ml Dos and 5 strobe busses
One predetermined bus from tb1-stb5 is selected. The latch circuits (3-1) to (3-5) are for displaying a predetermined display at a predetermined position on the LCD at a predetermined timing. EPROM (4) has its drain
The source path is the L(
Latch) is connected at the matrix intersection with the terminal. E
The PROM (5) has its drain-source path connected to all the strobe buses 5tbl-stb5 and all the latch circuits (
It is connected to the matrix intersection position with the C (clock) terminal of 3-1) to (3-5). And segment bus s
eg1-seg7, strobe bus stbt-stb5
, and E P ROM(4)(,-) ), P
LA is configured. The connection control circuit (6)
The E P ROM (4) (5) is connected to the control gate of the P ROM (4) (5), and the E P ROM (4) (5) ) outputs a write signal. This allows each latch circuit (3-
1) to (3-5) The cross terminal and C terminal are each a predetermined one.
It will be selectively connected to the main segment bus and strobe bus. For example, depending on the control output of the connection control circuit (6), the segment bus seg3 and the latch circuit (
The EPROM (4) connected to the L terminal of 3-1) becomes conductive, and the strobe bus 5tbl and latch circuit (3-1)
When the EPROM (5) connected to the C terminal of 1) becomes conductive, the segment bus seg3 and strobe bus st
b? The transfer signal is sent to the L terminal and C of the launch circuit (3-1).
When applied to the terminal, the L terminal input is latched intermittently at the timing of the C terminal input, and is output from the Q (output) terminal as 0 sand for displaying on the LCD. The duty control circuit (7>) includes the latch circuits (3-1) to (3).
-5) for displaying on the LCD based on the duty control signal S1.
1/l (static) to 1.15). The drive circuit (8) is the duty control circuit (7).
It is connected to the output of , and switches the bias for the LCD display based on the bias control signal S2. Then, the output of the drive circuit (8) drives LCI), and a predetermined display is made on the 1-Cv.

ここで、ラッチ回路(3−1)〜(3−5)のQ端子出
力が、各々LCDにおける5桁の8の字表示の所定の1
セグメントに対応するものとした場合、図示していない
が、図面の構成と同様に、5桁の8の字表示の残りの6
セグメントに対応するランチ回路及びEFROM’が設
けられているものとする。
Here, the Q terminal outputs of the latch circuits (3-1) to (3-5) each correspond to a predetermined 1 of the 5-digit figure-8 display on the LCD.
If it corresponds to a segment, the remaining 6 of the 5-digit figure 8 display, although not shown, is similar to the configuration in the drawing.
It is assumed that a launch circuit and an EFROM' corresponding to each segment are provided.

以上より、セグメントバスsegl−seg7とラッチ
回路のLl子との間且つストローブバス5tbl〜5t
b5とランチ回路のC端子との間を、E P ROM(
4)(5)によって選択的に接続する様にした為、プロ
グラム評価用の評価チップであっても、PLAを内蔵で
き、また、LCDの表示パターンを変更する場合であっ
ても、LCDと千ノブとの間の配線を変更することなく
対応可能となる。野に、成品表示用マイクロコンピュー
タのPLAをマスクで作成する場合、本実施例のEP 
ROM(4)(5)の書き込みデータを基に作成できる
も、マスクの作成が確実且つ容易となる。
From the above, between the segment bus segl-seg7 and the Ll child of the latch circuit and the strobe buses 5tbl to 5t.
Connect E P ROM (
4) Since it is selectively connected according to (5), even if it is an evaluation chip for program evaluation, it can have a built-in PLA, and even when changing the LCD display pattern, it can be connected to the LCD easily. This can be done without changing the wiring between the knob and the knob. In the field, when creating a PLA of a microcomputer for product display using a mask, the EP of this example
Although the mask can be created based on the write data in the ROMs (4) and (5), the mask can be created reliably and easily.

尚、本実施例のE P ROM<4 )(5)は、EE
PROMであってもよい。
Note that the E P ROM<4 ) (5) of this embodiment is
It may also be a PROM.

(ト)発明の効果 本発明によれば、セグメントバスと保持回路との間且つ
ストローブバスと保持回路との間を、接続手段によって
選択的に接続する様にした為、液晶表示部の表示パター
ンを変更する場合であっても、液晶表示部とチップとの
間の配線を変更することなく対応可能となり、また、セ
グメントバス、ストローブバス、及び接続手段から戊る
PLAを評価用チップ等にも内蔵可能となる等の利点が
得られる。
(G) Effects of the Invention According to the present invention, since the connection means selectively connects between the segment bus and the holding circuit and between the strobe bus and the holding circuit, the display pattern of the liquid crystal display section Even when changing the display area, it can be handled without changing the wiring between the liquid crystal display section and the chip, and the PLA that is removed from the segment bus, strobe bus, and connection means can be used for evaluation chips, etc. This provides advantages such as being able to be built-in.

【図面の簡単な説明】[Brief explanation of drawings]

図面は、本発明の液晶表示用マイクロコンピュータを示
す回路図である。 (1)・・セグメントデコーダ、(2)・・・ストロー
ブデコーダ、(3−1)〜(3−5)・・う7チ回路、
(4)(5)・・・EPROM、(6)・・接続制御回
路、(8)駆動回路。 I″PJ願人三洋電機株式会社
The drawing is a circuit diagram showing a microcomputer for liquid crystal display according to the present invention. (1) Segment decoder, (2) Strobe decoder, (3-1) to (3-5) U7 circuit,
(4) (5)...EPROM, (6)...Connection control circuit, (8) Drive circuit. I″PJ applicant SANYO Electric Co., Ltd.

Claims (3)

【特許請求の範囲】[Claims] (1)液晶表示部への表示内容を示すセグメントデータ
をデコードすることによって、所定のセグメントバスを
選択するセグメントデコーダと、前記液晶表示部への表
示を可能とするストローブデータをデコードすることに
よって、所定のストローブバスを選択するストローブデ
コーダと、所定の1本のストローブバスの転送信号に同
期して、所定の1本のセグメントバスの転送信号を保持
する複数の保持回路と、前記保持回路の保持出力に基づ
いて、前記液晶表示部を駆動する液晶駆動回路とを備え
た液晶表示用マイクロコンピュータにおいて、 前記セグメントバスと前記複数の保持回路との間、且つ
、前記ストローブバスと前記複数の保持回路との間を選
択的に接続する複数の接続手段と、 前記液晶表示部の表示パターンに応じて、前記複数の接
続手段を接続状態又は非接続状態とする接続制御回路と
、 を備えたことを特徴とする液晶表示用マイクロコンピュ
ータ。
(1) A segment decoder that selects a predetermined segment bus by decoding segment data indicating the content to be displayed on the liquid crystal display, and a strobe data that enables display on the liquid crystal display. a strobe decoder that selects a predetermined strobe bus; a plurality of holding circuits that hold a transfer signal of one predetermined segment bus in synchronization with a transfer signal of one predetermined strobe bus; and a holding circuit that holds the transfer signal of one predetermined segment bus. A liquid crystal display microcomputer comprising: a liquid crystal drive circuit that drives the liquid crystal display section based on an output; a plurality of connection means for selectively connecting between the plurality of connection means, and a connection control circuit for placing the plurality of connection means in a connected state or a non-connection state according to a display pattern of the liquid crystal display section. A microcomputer for liquid crystal display.
(2)前記接続手段は、書き換え可能な不揮発性メモリ
であることを特徴とする請求項(1)記載の液晶表示用
マイクロコンピュータ。
(2) The liquid crystal display microcomputer according to claim (1), wherein the connecting means is a rewritable nonvolatile memory.
(3)前記接続制御回路は、前記不揮発性メモリへのデ
ータの書き込みを制御することを特徴とする請求項(2
)記載の液晶表示用マイクロコンピュータ。
(3) Claim (2) characterized in that the connection control circuit controls writing of data to the nonvolatile memory.
) described microcomputer for liquid crystal display.
JP1321750A 1989-12-11 1989-12-11 Microcomputer for liquid crystal display Pending JPH03180892A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP1321750A JPH03180892A (en) 1989-12-11 1989-12-11 Microcomputer for liquid crystal display

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP1321750A JPH03180892A (en) 1989-12-11 1989-12-11 Microcomputer for liquid crystal display

Publications (1)

Publication Number Publication Date
JPH03180892A true JPH03180892A (en) 1991-08-06

Family

ID=18136030

Family Applications (1)

Application Number Title Priority Date Filing Date
JP1321750A Pending JPH03180892A (en) 1989-12-11 1989-12-11 Microcomputer for liquid crystal display

Country Status (1)

Country Link
JP (1) JPH03180892A (en)

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS61100946A (en) * 1984-10-23 1986-05-19 Toshiba Corp Programable logic array
JPS6219930A (en) * 1985-07-18 1987-01-28 Sanyo Electric Co Ltd Output method for display data of microcomputer

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS61100946A (en) * 1984-10-23 1986-05-19 Toshiba Corp Programable logic array
JPS6219930A (en) * 1985-07-18 1987-01-28 Sanyo Electric Co Ltd Output method for display data of microcomputer

Similar Documents

Publication Publication Date Title
EP0299697B1 (en) Semiconductor integrated circuit device
JPH03180892A (en) Microcomputer for liquid crystal display
JPH03192390A (en) Microcomputer for liquid crystal display
JPH0257377B2 (en)
JPS63237464A (en) Memory circuit
JPS63156423A (en) Integrated circuit component
JPH03105794A (en) Writing circuit for eprom
JPS6255171B2 (en)
US5101196A (en) Display device for microcomputer
JPH027476B2 (en)
JPH0588637A (en) Method for altering internal circuit connection
US20030140218A1 (en) General purpose state machine
JPS63213200A (en) System for changing mask rom
JPH02128514A (en) Semiconductor integrated circuit
SU1606971A1 (en) Device for controlling data recall
JPH03137753A (en) Access controller
JPS614242A (en) Semiconductor integrated circuit device
JP2000112755A (en) Microcomputer
JPS6246493A (en) Semiconductor integrated circuit device
JP2683150B2 (en) Semiconductor integrated circuit
JPS6066300A (en) Display control circuit
JPS6284365A (en) Program developing device
JPH02161819A (en) Semiconductor integrated circuit
JPH04195448A (en) Data transfer control method and data processor using the method
JPH01125124A (en) Programmable logic array