JPH03176859A - ディスク装置 - Google Patents

ディスク装置

Info

Publication number
JPH03176859A
JPH03176859A JP31511089A JP31511089A JPH03176859A JP H03176859 A JPH03176859 A JP H03176859A JP 31511089 A JP31511089 A JP 31511089A JP 31511089 A JP31511089 A JP 31511089A JP H03176859 A JPH03176859 A JP H03176859A
Authority
JP
Japan
Prior art keywords
circuit
signal
output
data
amplifier
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP31511089A
Other languages
English (en)
Inventor
Akihiko Doi
土肥 昭彦
Toshimitsu Ichiyanagi
一柳 敏光
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Toshiba Corp
Toshiba Intelligent Technology Co Ltd
Original Assignee
Toshiba Corp
Toshiba Intelligent Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Toshiba Corp, Toshiba Intelligent Technology Co Ltd filed Critical Toshiba Corp
Priority to JP31511089A priority Critical patent/JPH03176859A/ja
Publication of JPH03176859A publication Critical patent/JPH03176859A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Signal Processing For Digital Recording And Reproducing (AREA)
  • Optical Recording Or Reproduction (AREA)
  • Control Of Amplification And Gain Control (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 [発明の目的] (産業上の利用分野) この発明は、例えば光ディスクに対して情報の記録ある
いは再生を行うディスク装置に関する。
(従来の技術) 周知のように、例えば光学ヘッド内の半導体レーザより
出力されるレーザ光によって、光ディスクに情報を記録
したり、光ディスクに記録されている情報を光学ヘット
内の検知器を用いて電気信号に変換した後、ビデオ信号
に変換することにより、読出す光デイスク装置か種々開
発されている。
上記光デイスク装置において、光学ヘッド内の検知器か
らの電気信号をビデオ偏置に変換するビデオ処理回路は
、既成品のオペアンプを用いて回路を作成し、いわゆる
ディスクリートによる回路であったり、また高集積回路
化(LSI化)されている。
ところが、光ディスクの標準化により、種種の異る光デ
ィスクを扱う場合、光学ヘッド内の検知器からの出力信
号の信号レベルが異なり、ビデオ処理回路での増幅率(
ゲイン)が異なる。このため、オペアンプを用いたビデ
オ処理回路の場合には、周波数帯域に余裕がないため、
同一のもので、種種の異る光ディスクを扱うことができ
す、また、LSI化されたビデオ処理回路の場合には、
対象となる機種、光ディスク、電源、入出力信号等に限
定があり、種種の異る光ディスクを扱うことができない
という欠点かあった。
(発明か解決しようとする課題) この発明は、種種のディスクを扱うことができないとい
う欠点を除去するもので、種種のディスクを扱うことが
でき、汎用性のあるディスク装置を提供することを「1
的とする。
[発明の構成] (課題を解決するための手段) この発明のディスク装置は、ディスクに光を照射するこ
とによって得られる光を検出して光電変換する光学ヘッ
ド、上記ディスクの増幅率、周波数帯域を指示する指示
手段、および少なくとも一部が高集積化回路により構成
され、この高集積化回路の外側に、上記指示手段の指示
に応じて増幅率、周波数帯域を切換える切換回路を設け
、上記光学ヘッドからの信号を上記切換回路により切換
えられた増幅率、周波数帯域の信号に変換する変換手段
から構成されている。
(作用) この発明は、ディスク等の違いによる光学ヘッドからの
検出信号を処理する場合に、外付けの切換回路で、上記
ディスクに対応した増幅率、周波数帯域に切換えるよう
にし、この条件化で高集積化による広帯域を実現したも
のである。
(実施例) 以下、この発明の一実施例について図面を参照して説明
する。
第2図は、ディスク装置を示すものである。このディス
ク装置は光ディスク(ディスク)]に対し集束光を用い
て情報を記録、再生(あるいは消去動作)を行うもので
ある。
上記光ディスク1の表面には、スパイラル状に溝(記録
トラック)が形成されており、この光ディスク1は、モ
ータ2によって例えば一定の速度で回転される。このモ
ータ2は、モータ制御回路18によって制御されている
上記光ディスク1は、たとえば5.25インチ(約13
.3 c m) 、あるいは12インチで、ガラスある
いはプラスチックスなどで円形に形成された基板の表面
にテルルあるいはビスマスなどの金属被膜層つまり記録
膜か1・−ナラ型にコーティングされており、その金属
被膜層の中心部近傍には切欠部つまり基準位置マークか
設けられている。
また、光ディスク装置には、案内溝(記録トラック)が
形成されているデータ記録エリアと、このデータ記録エ
リアよりも内周側に設けられた案内溝やサーボバイトの
無いエリアでコントロールトラックデータ(特願昭[1
2−225527号参照)が製造時にあらかじめ記録さ
れている特性データ記録エリアとから構成されている。
上記データ記録エリアにおいて、基準マークを基準とし
て複数のセクタに分割されている。上記光デイスク1上
には可変長の情報が複数のブロックにわたって記録され
るようになっており、光デイスク1上には36000 
トラックに30万のブロックが形成されるようになって
いる。上記プロツクの先頭には、アドレス等が記録され
ているブロックヘッダが予め設けられている。また、光
ディスク1には、セクタごとにセクタマークが付与され
ているものもある。
上記光ディスクlに対する情報の記録、再生は、光学ヘ
ッド3によって行イつれる。この光学ヘッド3は、リニ
アモータ3]の可動部を構成する駆動コイル13に固定
されており、この駆動コイル13はりニアモータ制御回
路17に接続されている。
このリニアモータ制御回路]7には、リニアモータ位置
検出器26か接続されており、このリニアモータ位置検
出器26は、光学ヘッド3に設けられた光学スケール2
5を検出することにより、位置信号を出力するようにな
っている。
また、リニアモータ31の固定部には、図示しない永久
磁石が設けられており、前記駆動コイル13がりニアモ
ータ制御回路17によって励磁されることにより、光学
ヘッド3は、光ディスク1の半径方向に移動されるよう
になっている。
前記光学ヘッド3には、対物レンズ6か図示しないワイ
ヤあるいは板ばねによって保持されており、この対物レ
ンズ6は、駆動コイル5によってフォーカシング方向(
レンズの光軸方向)に移動され、駆動コイル4によって
トラッキング方向(レンズの光軸と直交方向)に移動可
能とされている。
また、レーザ制御回路14によって駆動される半導体レ
ーザ9より発生されたレーザ光は、コリメータレンズ1
1a1ハーフプリズム11b1対物レンズ6を介して光
デイスク1上に照η・Jされ、この光ディスク1からの
反射光は、対物レンズ6、ハーフプリズム11b1集光
レンズ10a1およびンリンドリカルレンズ10bを介
して光検出器8に導かれる。
なお、上記ワイヤ4.5による対物レンズ駆動装置につ
いては、特願昭611−284591号に記載されてい
るので、ここではその説明を省略する。
上記光検出器8は、光ディスク1からの反射光を受光し
て電気信号に変換する4つのフォトダイオード8a、8
b、8c、8dによって構成されている。
上記光学ヘット′3のフ第1・ダイオード8a。
8b、8c、8dのカソード側は共通にビデオ信号用プ
リアンプ回路19bに接続され、アノード側はそれぞれ
フォーカス/トラッキング処理回路40に接続されてい
る。ここで、フォトダイオード8a、8b、8c、8d
は接合容量を持つため、アノードからカソードへ逆バイ
アス約5ボルトを印加し、この接合容量を小さくしてい
る。このため、ビデオ信号用プリアンプ回路19bに入
力される信号の動作中心は7,5ボルト、フォーカス/
トラッキング処理回路40に入力される信号の動作中心
は2.5ボルトとなっている。
これにより、光ディスク1からの反射光に応じて、フォ
トダイオード8a、8b、8c、8dにカソードからア
ノードへ向かって電流が流れ、これをカソード側から取
出した和電流を用いてビデオ信号処理を行い、アノード
側から取出したそれぞれの電流を用いてフォーカス(光
ディスク1と対物レンズ6の距離を一定に保つ)/トラ
ッキング(あらかじめ光ディスク1に記録されている案
内溝に従う)処理を行うようになっている。
上記フォーカス/トラッキング処理回路40は、増幅器
12a、12b、12c、12d、フォカンング制御回
路15、トラッキング制御回路]6、リニアモータ制御
回路17、加算器30a、30c1およびオペアンプ0
PISOP2によって構成されている。
すなわち、上記光検出器8のフォー・ダイオード8aの
出力信号は、増幅器12aを介して加算器30a、30
b、30c、30dの一端に供給され、フォトダイオー
ド8bの出力信号は、増幅器12bを介して加算器30
b、30dの一端に供給され、フォトダイオード8Cの
出力信号1は、増幅器1.2 cを介して加算器30b
、30cの他端に供給され、フォー・ダイオード8dの
出力信号は、増幅器12 dを介して加算器30a、3
0dの他端に供給されるようになっている。
上記加算器30aの出力信号は差動増幅器OP1の反転
入力端に供給され、この差動増幅器OPIの非反転入力
端には上記加算器30bの出力信号か供給される。これ
により、差動増幅器OP]は、上記加算器30a、30
bの差に応じてトラック差信号をドラッギング制御回路
16に供給するようになっている。このトラッキング制
御回路16は、OPlから供給されるi・ラック差信号
に応じてl・ラック駆動信号を作成するものである。
上記トラッキング制御回路]6から出力されるトラック
駆動信号は、前記トラッキング方向の駆動コイル4に供
給される。また、上記トラッキング制御回路16て用い
られた!・ラック差信号は、リニアモータ制御回路]7
に供給されるようになっている。
また、上記加算器30cの出力信号は差動増幅器OP2
の反転入力端に供給され、この差動増幅器OP2の非反
転入力端には上記加算器30dの出力信号か供給される
。これにより、差動増幅器] 0 OF2は、」二部加算器30c、30dの差に応じてフ
ォーカス点に関する信号をフォーカシング制御回路]5
に供給するようになっている。このフォーカシング制御
回路]5の出力信号は、フォカンング駆動コイル5に1
3(給され、レーザ光が光デイスク1上で常時ジャスト
フォーカスとなるように制御される。
上記のようにフォーカシング、トラッキングを行った状
態での光検出器8の各フォトダイオード8a、〜8dの
カソード側からの和電流は、トラック上に形成されたピ
ッ)・(記録情報)の凹凸が反映されている。この和電
流は、ビデオ信号用プリアンプ回路19bで電圧値に変
換されてビデオ処理回路19aに供給され、このビデオ
処理回路19aにおいて画像データ、アドレスデータ(
トラック番号、セクタ番号等)、コントロールトラック
データ(特性データ)、セクタマークデータが再生され
る。
このビデオ処理回路19aで処理されたビデオ信号は復
調処理、エラー訂正処理等を行うインタ1 −フェース回路70を介して外部装置としての光デイス
ク制御装置71に出力されるようになっている。
また、上記ビデオ処理回路1.9 aで得られる光量レ
ベル検知信号、記録異邦検知信号、データ有無検知13
号は、CPU23へ出力されるようになっている。
また、上記トラッキング制御回路]6は、上記CPO2
3からD/A変換器22を介して供給されるトラックジ
ャンプ信号に応じて対物レンズ6を移動させ、1トラッ
ク分、ビーム光を移動させるようになっている。
上記レーザ制御回路14、フォーカシング制御回路15
、トラッキング制御回路16、リニアモータ制御回路1
7、モータ制御回路18、ビデオ処理回路1.9 a等
は、パスライン20を介してCPO23によって制御さ
れるようになっており、このCPU23はメモリ24に
記憶されたプログラムによって所定の動作を行うように
なされている。
 2 上記ビデオ処理回路1.9 aは、高集積化されたLS
1部90とこのLSI部90に外付けされた抵抗、コン
デンサ、アナログスイッチ等とから構成されている。こ
のように、ビデオ処理回路19aの一部をアナログLS
I(高集積回路)化することにより、途中の信号線等が
なくなり、これによる影響がとり除けるので今までの帯
域に比べて広帯域化か実現できる。また、回路の一部を
LSI化することで今までのような多層板で配線する必
要もなくなり、外付部品も少ないので、例えば第3図に
示すように、フレキシブル基板にレイアウトすることも
可能となり、機構系の隙間にフレキシブル基板として入
れることが可能となる。
また、フレキシブル基板を機構等の筐体やフレム、ベー
ス等に貼り付けてしまうことも可能であり、このように
することで省スペース化が図れて装置として小型化がで
きる。LS1部90は、44ビンタイプであり、信号線
のピン配置は、第4図に示すように、アナログ信号の電
源系とディジタル信号の電源系とを分け、互いにクロス
ト−3 り等で問題のないように配置し、さらに微小な信号につ
いては必要であれば隣にアナログGNDを一本追加する
笠を行うことでクロストークに強い、ノイズに強い回路
とすることかできる。
また、電源から各回路に電流が供給されるため、微小信
号を使う回路は電源GNDから最も遠いところに配し、
電源GNDへのノイズかアナログ回路へのクロストーク
になることを避けている。
また、あきピンについては、LSI内部でGNDに接続
処理し、ノイズや静電気等の混入を防ぎ信頼性の向上を
図っている。
また、上記光学ヘット3のフォトダイオード8a、・・
・から出てくる出力信号はμへオーダで微小であり、か
つ10〜20MH7という高速信号であるため、ビデオ
処理回路19aのLSI化で実装面積が小さくなり、ビ
デオ処理回路19aとプリアンプ回路19bとか光学ヘ
ッド3に載るようにできる。また、小型の光学ヘッド3
の場合でもプリアンプ回路]、 9 bたけ(上記ビデ
オ処理回路19aのLS1部90は約40ピンに対しブ
リ4 アンプ回路19bたけなら8ピン程度)であれば載せる
ことができるので、どのような機種に対しても、必要最
少限の微小信号を扱う部分は配線長が短くできるように
なっている。この切り分は方で光学ヘッド3の形状等が
異なっても同じLSIを用いることが可能である。
」二部ビデオ処理回路1.9 aは、第1図および第5
図に示すように、減算回路41、反転増幅回路42、ビ
デオ信号処理回路43、比較回路44、選択回路45、
記録異常検知回路46、データ有無検知回路47、基準
電圧生成回路48、非反転増幅回路4つ、ピーク検波回
路50、比較回路51、比較回路52、および光量レベ
ル検知回路53によって構成されている。
減算回路41は、第6図(a)(b)に示すような、プ
リアンプ回路19bからのデータとしての電圧値(読取
信号、記録信号)と基準電圧REF (7,5ボルト)
とを比較し、6ボルト中心の信号に変換する回路であり
、外付けの入力抵抗R1、R1と、LSI部90の内部
に設けら5 れた差動増幅用のアンプ41a、帰還抵抗R2、R2に
よって構成されている。この場合、入力抵抗R1、Rコ
はLS1部90の外付けとし、機種により変更できるよ
うにし、次段との関係で、LSI部9部内0内る帰還抵
抗R2、R2が比となるように帰還抵抗R2、R2を固
定値としている。
したがって、プリアンプ回路19bから第7図(a)に
示すような信号が供給された場合、同図(b)に示すよ
うな信号を出力するようになっている。
ここで、プリアンプ回路19bからのデータと基準電圧
REFとの差を演算している理由は、光学ヘッド3のフ
ォトダイオード8a、・・・に逆lくイアスを加えてい
るためプリアンプ回路19bの動作の中心が供給電圧を
12Vとしたとき]2/2=6Vではなく7,5Vにと
っている。したがって、このLSI部90で処理すると
きこの電圧は機種により変わったりするため、入力をプ
リアンプ回路19bの動作中心との差を演算することで
 6 入力段以降はLS1部90の持つ動作中心で処理できる
ようになる。このため、前にくる回路の動作中心はLS
I部90の供給電圧の動作範囲内に入ってさえいれば接
続でき、しかも、その値によらずその後の信号処理性能
は全く変わらないという利点がある。
また、入力されるデータに対して入力抵抗R1に比べて
微小な抵抗RmをLS1部90の内部に入れて、これを
介して入力している。これにより、アンプ41aの加算
点(−)の入力が低インピダンスで外部につながる負荷
による不安定動作や、もし調整/組立時等にショートさ
れた場合でもLS1部90の保護となり破壊する恐れが
なくなる。
また、減算回路41の出力は信号チエツク用信号として
LS1部90外に出力され、抵抗RTを介してテストビ
ンンTPIへ供給されるようになっている。この場合も
、動作に対して無視てきる程度の抵抗値のLSI部9部
内0内けられた抵抗Rmを介して出力することによりン
ヨート等によ 7 るLS1部90内の破壊の保訛を行っている。
また、テストビンTPIは上記アンプ4]aの出力のよ
うな高インピーダンスのところから出すようにする。こ
れはチエツクのための端子つまりテストビンTP1に負
荷が繋がることで動作が不安定になったりということを
避けている。したがって、テストビンTPIは高インピ
ーダンスのところから出すようにしである。
上記減算回路41の出力は、記録異常検知信号を作成す
る際の原信号となる。この場合、減算回路41の出力は
LS1部90内の帰還抵抗R2の値で決定されるため、
ばらつきが大きくなるが、記録異常検知信号は多少ばら
ついても問題ないので、出力が帰還抵抗R2と入力抵抗
R1の比によって決定されることにより、精度を上げる
ことかできるようになっている。
反転増幅回路42は、減算回路41からの出力を反転増
幅する回路であり、外付けの帰還抵抗R4、R5、コン
デンサC]、C2と、LS1部90の内部に設けられた
アンプ42a1アナログ] 8 スィッチ42b1人力抵抗R3によって構成されている
。これにより、外付けの帰還抵抗R4、R5をCPU2
3からのセレクト信号によりアナログスイッチ42bを
用いて切換えることにより、ゲインを変更することによ
り、種種の特性の異る光ディスク1に対応させることが
できる。たとえば、第8図に示すような信号が出力され
るようになっている。また、上記反転増幅回路42の出
力は抵抗RTを介してテストピンTP2へ供給されるよ
うになっている。
ここで、ゲインは帰還抵抗R4、R5を外付にして決め
ており、コンデンサC1、C2も外付にしている。これ
により、多機種に対する汎用性ができ、さらにこれらを
外部でアナログスイッチ42bで切換えるようにしてい
る。こうすることで反転増幅のゲイン及び信号の周波数
制限を同時に加えることが可能となり、反射率が異なる
多種の光ディスク1を扱える光デイスク装置に対応する
ことが可能となる。回路の時定数CRゲイン比a(但し
a<1とし、最もゲイン比大きい場合を9 錦還抵抗R4にとる)としたいときは以下のように定数
を決めれば良い。
スイッチOFF時・ゲイン R4/R3、時定数C2・
R4よりC2=C,R4=R スイッチON時 ・・・ゲイン R4・R5/(R4+
 R5) R3= a−R4/ R3よりR5−fa/
 (1−a)]  ・R4時定数 (R4・R5/ (
R4+R5)1(CI+C2) −C2・R4より C1−t (1−a)/at ・C2 また、この出力信号はゲイン切換がされて、機種等によ
らず決まった出力とし、この後の処理を楽にしている。
そのためこの信号に対しては精度が高いことが必要とな
る。しかしLSI部9部内0内る抵抗は絶対値の精度は
±30%と悪いが抵抗の比は5%以内に入るという特性
を持つ。したがって、この信号のゲインは (R2/R1)x (R4/R3) −R2・R4/R1・R3となるが、 ここて、抵抗R2と抵抗R3はLSI部90の0 内部抵抗なので比で現われており、外付として抵抗R1
と抵抗R4がついているので、これも精度が良く、この
出力は精度を高くすることができる。
このようにLS1部90内で行う演算処理に対して内部
抵抗については比で表わせるようにすると精度が上げら
れる。また、このことと、回路の外付抵抗を切換えなけ
ればならないところを一致させているために、全ての抵
抗を出さずに半分の2本で精度をあげてゲインも決める
ようになっている。
また、アンプ42aの負側と出力ピン、出力側と出力ピ
ンとの間のLS181部90内、微小な抵抗Rmか設け
られている。
ビデオ信号処理回路43は、反転増幅回路42からの出
力のデータ信号部分を反転増幅し、出力の負(−)側を
クリップし、出力の正(+)側のレベルフィードバック
を行い、反転増幅回路42からの出力の(−)レベルの
振られを取り除く回路であり、またデータ有無検知用の
原信号を作成する回路である。このビデオ信号処理回路
43は、1 外付けの抵抗R12、R14、R15、コンデンサC3
、C6と、LSI部90の内部に設けられた高速のアン
プ43a1低速のアンプ43b1抵抗R6、R7、R8
、R9、RIOlRll、RlB、ダイオードD1、D
IOによって構成されている。
す体わち、反転増幅回路42からの信号を反転増幅、及
び入力信号(+)側に対するリミッタ、及び低域のフィ
ードバックにより出力信号は人力信号のバイアスによら
ず6V付近を中心に出るようにしている。ここでこのフ
ィードバック用信号は外付のコンデンサC6と抵抗R1
4、R15により時定数が決められている。これはこの
帯域は精度良くとる必要があるため外付で決めている。
特に時定数に関しては精度か必要なところは外付にでき
るように端子を設けている。
すなわち、低周波成分(フィードバック分)は、ダイオ
ードD1のオフ時(vO≧3、vi≦0.9)  2 v  O−1,/  (1+ R7/ R1,3+ R
7/ R13・ R14,/R]  5)I(R7/R
6+R7/R8+R7/ R]  B + 1 )  
v  a −(R7/ R8)  v b +(R1,
4/R15・ R7/R13)  vc −(R7/R
1:3)vil ここで、抵抗R6、R13、R7、R8はLSI部90
の内部、抵抗R14、R15は外付けであり、抵抗の比
で決まる。
また、第9図(b)に示すように、高周波成分は、フィ
ードバック分がないものであるから、上記vOに対して
(−)側に信号が表れ、ゲインはダイオードOFF時R
7/R6,ON時iR7・R10/ (R10+R7)
l /R6と内部の抵抗の火で表わせる。
また、低速のアンプ43bの出力は、「vw−1(R1
4+R15)/R15]  vO−(R14/R1,5
) VR[!P  (VREF−6ボルト)」となって
いる。
なお、上記反転増幅回路42からの信号は、第9図(a
)に示すようになり、高速のアンプ3 43aの出力は、同図(b)に示すようになり、低速の
アンプ43bの出力は、同図(C)に示すようになって
いる。
また、この場合も各出力端子のLSI部9部内0内、微
小な抵抗Rmが設けられている。
比較回路44は、ビデオ信号処理回路43からのデータ
を2値化することにより、画像データあるいはアドレス
データを得るものであり、外付けのコンデンサC5と、
LS1部90の内部に設けられたコンパレータとしての
アンプ44a1人力抵抗R16、ダイオードD2、D3
によって構成されている。
すなわち、第10図(a)に実線で示すビデオ信号処理
回路43のアンプ43aからの信号と、その信号による
ダイオードD7による順電圧と抵抗R15、コンデンサ
C5による一次フィルタにより作成される同図(a)に
破線で示す信号とをアンプ44aでコンパレートするこ
とにより、同図(b)に示すような、0〜5ボルトの2
値化データを作り、読取データとしての画像データある
4 いはアドレスデータとして出力するようになっている。
また、アンプ44aの(−)端子と出力端子との間のL
SI部9部内0内、入力抵抗R16に比べて微小な抵抗
Rmが設けられている。
選択回路45は、比較回路44からの画像データ、アド
レスデータ、比較回路51からのコントロールトラック
データ、あるいは比較回路52からのセクタマークデー
タを、上記CPU23からのセレクト信号に応じ(選択
的に、1本の信号線により上記インターフェース回路7
0へ出力するものであり、マルチプレクサ等のデータセ
レクタ45aによって構成されている。このデータセレ
クタ45aの出力には、外付けの抵抗RPを介してディ
ジタル電圧VDが印加される。
したがって、シリアルとしてしか使わないディジタル信
号をデータセレクタ45aにより選択し、1本の信号と
することで、アナログ信号とのクロストロークが生じ難
くなり、またLS1部90のピン数を減らすことができ
る。
5 これにより、同時に出力が不要なディジタル信号(アナ
ログ信号から作り出したディジタル信号)は、データセ
レクタ45aマルチプレクサを内部に設けて必要な線の
みをLS1部90外へ取出し、ディジタル線を減らし、
アナログ信号とのクロストロークを抑えることができる
記録異常検知回路46は、第11図(a)に示すような
、減算回路41からの出力により、記録時にすでにデー
タが記録されている部分への記録つまり同図(b)に示
すような記録異常の検知信号(異常検知用の信号)を出
力するものである。
すなわち、減算回路41からの出力をLS1部90内に
て定まった信号により決定されるスライスレベルで比較
することにより得られる信号を記録異常検知信号として
出力する。この出力には外付けの抵抗RPを介してディ
ジタル電圧VDが印加されている。
データ有無検知回路47は、第12図(a)に示すよう
な、反転増幅回路42からの出力が、ビデオ信号処理回
路43のアンプ43bにより、同6 図(b)に実線で示すような信号に変換され、この信号
か同図(b)に破線で示す予め定まっているスライスレ
ベルで比較することにより、データの有無に対応した同
図CC)に示すような信号を出力するものである。アン
プ43bからの出力を所定値で比較することにより得ら
れる信号をブタ有無検知信号として出力する。アンプ4
7aの出力は、データ有無検知信号としてCPO23へ
出力され、この出力には外付けの抵抗RPを介してディ
ジタル電圧VDが印加される。
基準電圧生成回路48は、外部電源から供給されるアナ
ログ電圧VA(12ボルト)から1/2のアナログ電圧
VA/2 (6ボルト)を作成するものであり、抵抗R
26、R27、アンプ48aにより構成されている。こ
のアンプ48aの出力は基!′lFX電圧REFとして
LSI部9部内0内部へ供給されるとともに、外部のフ
ォーカス/トラッキング処理回路40等へ出力されるよ
うになっている。
語学電圧REFはLSI部90に供給される電7 圧VAに対しVA/2となるように作られている。
これにより、供給電圧が異なってもその]/2となるの
で機種により供給電圧が異なっても対応することができ
る。したがって、基準電圧REFは供給電圧に比例して
変化し、供給電圧か広い範囲で動作可能となり、汎用性
か持てる。また、この出力をLS1部90より出力する
ことで他回路との接続か簡単となる。
また、アンプ48aの出力と出力端子との間のLS1部
90内には、微小な抵抗Rmが設けられている。
非反転増幅回路4つは、第13図(a)に示すような、
反転増幅回路42からの出力を、同図(b)に示すよう
に、非反転増幅するとともにバイアスを乗せているもの
であり、抵抗R17、R18、R1,9、R20、アン
プ49aにより構成されている。この非反転増幅回路4
9からの出力はLS1部90の外に出され、この信号は
フォーカス/トラック処理回路40へ送られる。この信
号はグループを切った時、つまり光学ヘッド38 をアクセスさせる際、グループにより明暗か出るのでそ
れを2値化し、光学ヘッド3がアクセス中、今グループ
にいるのかラントにいるのかを検知する信号として用い
られる。ここで、この信号と、この信号の動作中心であ
る基$電圧REFを出力しているため、受けとるフォー
カス/トラック回路40も差演算することで、接続が簡
単にてきる。
したがって、LSI部90から基準電圧REFも出し、
−緒に出力するようになっている。これにより、接続さ
れる回路との接続が簡単に行える。
また、アンプ49aの出力と出力端子との間のLSI部
9部内0内、微小な抵抗Rmが設けられている。
ピーク検波回路50は、第14図(a)に示すような、
非反転増幅回路4つからの出力の暗レベルを、同図(b
)に示すように、ピーク検波してバッファするものであ
り、外付けの抵抗R28、コンデンサC8と、LSI部
90の内部に設けられたアンプ50a1ダイオードD4
、抵抗R21によって構成されている。
9 また、アンプ50aの(+)端子には、LSI部90の
外部から同も入力がなくても所定の動作点となるように
、基準電圧REFか抵抗値の大きな抵抗Rm’ を介し
て供給されている。
比較回路51は、第14図(b)に示すような、ピーク
検波回路50からの出力を自らの信号により比較回路4
4と同様にして作られる信号で比較することにより得ら
れる、同図(C)に示すような信号をコントロールトラ
ックデータとして出力するものであり、外付けのコンデ
ンサC9と、LS1部90の内部に設けられたコンパレ
ータとしてのアンプ51a1抵抗R22、ダイオードD
6、D5によって構成されている。
すなわち、第14図(b)に実線で示す、ピーク検波回
路50のアンプ50Bからの信号と、その信号によるダ
イオードD5、D6による順電圧と抵抗R22、コンデ
ンサC9による一次フィルタにより作成される同図(b
)に破線で示す直流電圧とをアンプ51 aでコンパレ
ートすることにより、同図(C)に示すような、0〜5
ボルトの0 2値化データを作り、コントロールトラックデタとして
出力するようになっている。
比較回路52は、第15図(a)(b)に示すように、
非反転増幅回路49からの出力を自らの信号により比較
回路44と同様にして作られる信号で比較することによ
り得られる信号をセクタマクデータとして出力するもの
である。この比較回路52は、外付のコンデンサC7と
、LS1部90の内部に設けられたコンパレータとして
のアンプ49a1抵抗R23、ダイオードD8、D9に
よって構成されている。
ダイオードD7と出力端子との間のLS1部90内には
、微小な抵抗Rmか設けられている。
光量レベル検知回路53は、第16図(a)(b)に示
すように、非反転増幅回路49からの出力の明るい方を
ピーク検波して分圧し、バッファした後、光量レベル検
知信号を出力するものであり、外(Jけの抵抗R24、
R25、コンデンサC5と、LSI部9部下0部に設け
られた抵抗R24、ダイオードD7、アンプ53aによ
って1 構成されている。記録時は大信号が入り飽和するが発振
、ラッチ等が生じないようになっている。
すなわち、アンプ53aの出力は、rVo−R25/ 
(R24+R25)   (Vi−0,7)Jとなって
いる。
」二部光量レベル検知回路53つまりアンプ53aから
の光量レベル検知信号は図示しないA/Dコンバータに
人力されて、光ディスク1からの反射光量レベルをチエ
ツクする信号に用いられる。これにより、フォーカシン
グがかかつているか外れたかをチエツクしている。
ここで、この信号のように、次にA/Dコンノ(−夕が
繋がる場合は、装置により用いるA/Dコンバータが異
なるので、最終段は外付抵抗にてゲイン、バイアスが決
められるようになっており、次のA/Dコンバータに対
する制約がなくなり、A/Dコンバータの動作範囲に合
わせて信号か変えられ、汎用性を持たせることかできる
。また、時定数も外付の抵抗とコンデンサで決めること
により、精度が向上する。
2 また、アンプ53aの(+)端子には、LS1部90の
外部から何も入力がなくても所定の動作点となるように
、基準電圧REFが抵抗値の大きな抵抗Rm’を介して
供給されている。これにより、もし端子に何もつながら
なくても動作点が定まらずにLS1部90の全体か動作
不安定になったり、破壊したりということをなくしてい
る。さらに、アンプ53aの各端子と出力端子との間の
LSI部9部内0内、それぞれ微小な抵抗Rmか設けら
れている。
また、上記LSI部90には、図示しないアナログ電源
からのアナログ電圧が供給されるとともに、図示しない
ディジタル電源からのディジタル電圧が供給されるよう
になっている。このLSI部9部下0、アナログ処理、
及びコンパレート後のディジタル処理と両方存在するの
で、たとえ電圧値が同じで良くてもアナログ用電源とデ
ィジタル用電源を分離した構造になっている。これによ
り、ディジタルのノイズのアナログへの混入を避けてお
りノイズに強い回路となっている。
B また、さらにグランド系もアナログ系とディジタル系で
分離しており、このためディジタルGNDに入るノイズ
もアナログ側と切り離されノイズが入り難い回路になっ
ている。
次に、このような構成において、フォーカシング、トラ
ッキングを行われている状態で、コントロールトラック
を読取る動作について説明する。
たとえば今、光デイスク制御装置7コからコントロール
トラックのアクセスの指示がCPO23に供給される。
すると、CPU23はりニアモータ制御回路17を制御
することにより、光学へ・ソド3を光ディスク1の最内
周から外側に向けて移動する。
そして、CPU23は、光学ヘッド3のレーザ光かコン
トロールトラックの中心部近傍に対応したところで光学
ヘッド3つまりリニアモータ31を停止させる。
ついで、CPtJ23は″14導体レーザ9からレザ光
を発生させる。これにより、半導体レーザ9から発生さ
れたレーザ光は、コリメータレンズ 4 1]a1ハーフプリズム11b1対物レンズ6を介して
光デイスク1上に照射され、この光ディスク1からの反
射光は、対物レンズ6、ハーフプリズム1]b1集光レ
ンズ10a1およびンリンドリカルレンズ10bを介し
て光検出器8に導かれる。
したがって、上記光検出器8の各フォトダイオド8 a
 ’−〜8dのカソード側からの和電流、つまりトラッ
ク上に形成されたビットの凹凸が反映されている電流は
、プリアンプ回路19bで電圧値に変換されてビデオ処
理回路19a内の減算回路41に供給される。この減算
回路41により、プリアンプ回路19bからの電圧値と
基準電圧とが比較され、6ボルト中心の信号に変換され
、反転増幅回路42に出力される。この反転増幅回路4
2により減算回路41からの出力が反転増幅され、非反
転増幅回路49により非反転増幅されるとともにバイア
スが乗ぜられ、ピーク検波回路50へ供給される。この
ピーク検波回路50により、非反転増幅回路49からの
出力の暗レベルが5 ピーク検波され、バッファされて比較回路51へ出力さ
れる。この比較回路5]により、ピーク検波回路50か
らの出力をその出力信号により決定されるスライスレベ
ルで比較されることにより得られる信号がコントロール
トラックデータとして、選択回路45へ出力される。こ
れにより、選択回路45により、比較回路51から供給
されるコントロールトラックデータか」1記CPO23
からのセレクト信号に応じてインターフェース回路70
を介して光デイスク制御装置71に出力される。
これにより、光デイスク制御装置71は、供給されるコ
ントロールトラックデータつまり記録部分と未記録部分
の時間間隔を調べることにより、コントロールトラック
データつまり特性データの読取り(復調)を行い。この
読取った特性データに対応する制御を行う。すなわち、
種々の仕様(会社)の異なる光ディスク1に対応する制
御を行う。
たとえば、光ディスク1の膜の特性(反射率)、半導体
レーザの記録、再生時のパワー、フォーマット形式(1
周のセクタ数)等か対応した仕様で6 制御される。
次に、画像データ、アドレスデータを読取る動作につい
て説明する。たとえば今、光デイスク制御装置71から
所定のトラックのアクセスの指示かCPO23に供給さ
れる。すると、CPU23はりニアモータ制御回路17
を制御することにより、光学ヘッド3を所定のトラック
へ移動する。
ついで、CPU2Bは半導体レーザ9からレザ光を発生
させる。これにより、半導体レーザ9から発生されたレ
ーザ光は、コリメータレンズ11a、ハーフプリズムl
lb、対物レンズ6を介して光デイスク1上に照射され
、この光ディスク1からの反射光は、対物レンズ6、ハ
ーフプリズム11. b 、集光レンズ10a1および
ンリンドリカルレンズ10 bを介して光検出器8に導
かれる。
したがって、上記光検出器8の各フォトダイオード8a
、〜8dのカソード側からの和電流、つまりトラック上
に形成されたピットの凹凸が反映されている電流は、プ
リアンプ回路19bで電圧7 値に変換されてビデオ処理回路19a内の減算回路4]
に供給される。この減算回路4]により、プリアンプ回
路]、 9 bからの電圧値と基4電圧とが比較され、
6ボルト中心の信号に変換され、反転増幅回路42に出
力される。この反転増幅回路42により減算回路41か
らの出力が反転増幅されビデオ信号処理回路43に1j
(給される。このビデオ信号処理回路43により、反転
増幅回路42からの出力のデータ信号部分か反転増幅さ
れ、出力)負(−)側がクリップされ、出力の正(+)
側のレベルフィードバックが行われ、反転増幅回路42
からの出力の(−)レベルの振られか取り除かれて比較
回路44に供給される。この比較回路44により、ビデ
オ信号処理回路43からのデータが2値化され、レベル
シフトされることにより、画像データあるいはアドレス
データとして選択回路45へ出力される。これにより、
選択回路45により、比較回路44から供給される画像
データあるいはアドレスデータが上記CPU23からの
セレク!へ信号に応じてインターフェース回路8 70を介して光デイスク制御装置71に出力される。こ
れにより、光デイスク制御装置7]は、供給される画像
データあるいはアドレスデータを読取データとして処理
する。
次に、セクタマークか付与されている光ディスク]から
セクタマークを読取る際の処理について説明する。すな
わち、データを読み取っている際に、ブロックヘッダが
読み取れなかった場合に、光ディスク1のセクタ単位に
書がれているセクタマークを読取り、このセクタマーク
により上記ブロックヘッダに対応するデータを読出すこ
とができる。
すなわち、上記反転増幅回路42により減算回路41か
らの出力が反転増幅され、非反転増幅回路49により非
反転増幅されるとともにバイアスが乗せられ、比較回路
52へ供給される。この比較回路52により、非反転増
幅回路4つからの出力を自らのfC号により決定される
スライスレベルで比較することにより得られる信号がセ
クタマークデータとして選択回路45へ出方される。こ
れ9 により、選択回路45により、比較回路52がら供給さ
れるセクタマークデータが上記CPU23からのセレク
ト信号に応じてインターフェース回路70を介して光デ
イスク制御装置71に出力される。これにより、光デイ
スク制御装置71は、供給されるセクタマークデータを
用いて読み取れなかったブロックヘッダの位置を判断し
、この位置に続いて読取られたデータを再生データとし
て処理する。
また、上記記録異常検知回路46は、データの記録時、
減算回路41からの出力により、記録異常の検知信号を
異常検知用の信号としてCPU23へ出力する。
また、上記データ有無検知回路47は、ビデオ信号処理
回路4Bのアンプ43bからの信号を予め定まっている
スライスレベルで比較することにより、データの有無に
対応したデータ有無検知信号をCPO23へ出力する。
また、上記光量レベル検知回路53は、非反転増幅回路
4つからの出力の明るい方をピーク検波 0 して分圧し、バッファした後、光量レベル検知信号をC
PU23へ出力する。
上記したように、光ディスク、機種等の違いによる光学
ヘッドからの検出信号を処理する場合に、ビデオ処理回
路のLSI部に外付けて設けられた抵抗で増幅率(ゲイ
ン)を切換え、コンデンサと抵抗で周波数を切換えるこ
とにより、上記光ディスク、光デイスク装置に対応した
増幅率、周波数帯域に切換えるようにし、この条件化で
高集積化による広帯域を実現するようにしたものである
これにより、種種の光ディスク、光デイスク装置を扱う
ことができる。
[発明の効果] 以上詳述したようにこの発明によれば、種種のディスク
を扱うことができるディスク装置を提供できる。
【図面の簡単な説明】
図面はこの発明の一実施例を示すもので、第1図および
第5図はビデオ処理回路の概略構成を示す図、第2図は
ディスク装置の概略構成を示す1 図、第3図はビデオ処理回路のLSI部のピン配置を説
明するための図、第4図はビデオ処理回路の設置例を説
明するための図、第6図はプリアンプ回路における読取
信号、記録信号を示す信号波形図、第7図は減算回路の
各部の信号波形を示す図、第10図は比較回路の各部の
信号波形を示す図、第11図は記録異常検知回路の各部
の信号波形を示す図、第12図はデータ有無検知回路の
各部の信号波形を示す図、第13図は非反転増幅回路の
各部の信号波形を示す図、第14図はピーク検波回路の
各部の信号波形を示す図、第15図は比較回路の各部の
信号波形を示す図、第16図は光量レベル検知回路の各
部の信号波形を示す図である。 1・・・光ディスク、3・・・光学ヘッド、8・・光検
出器、8 a %〜・・フォトダイオード、19a・・
プリアンプ回路、19b・・ビデオ処理回路、23・C
PU、24・メモリ、402 フォーカス/トラッキング処理回路、41・減算回路、
42・反転増幅回路、43・・・ビデオ信号処理回路、
44・・比較回路、45・・選択回路、46・記録異常
検知回路、47・・データ有無検知回路、48・・・基
準電圧生成回路、49・・・非反転増幅回路、50・・
・ピーク検波回路、5] 比較回路、52・・比較回路
、53・・光量レベル検知回路、71・・・光デイスク
制御装置、90L31部、R]〜R36、R40〜R4
4、Rm、Rm’ ・・・抵抗、01〜C13・・・コ
ンデンサ、D1〜D15・・・ダイオード。

Claims (1)

  1. 【特許請求の範囲】 ディスクに光を照射することによって得られる光を検出
    して光電変換する光学ヘッドと、上記ディスクの増幅率
    、周波数帯域を指示する指示手段と、 少なくとも一部が高集積化回路により構成され、この高
    集積化回路の外側に、上記指示手段の指示に応じて増幅
    率、周波数帯域を切換える切換回路を設け、上記光学ヘ
    ッドからの信号を上記切換回路により切換えられた増幅
    率、周波数帯域の信号に変換する変換手段と、 を具備したことを特徴とするディスク装置。
JP31511089A 1989-12-04 1989-12-04 ディスク装置 Pending JPH03176859A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP31511089A JPH03176859A (ja) 1989-12-04 1989-12-04 ディスク装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP31511089A JPH03176859A (ja) 1989-12-04 1989-12-04 ディスク装置

Publications (1)

Publication Number Publication Date
JPH03176859A true JPH03176859A (ja) 1991-07-31

Family

ID=18061542

Family Applications (1)

Application Number Title Priority Date Filing Date
JP31511089A Pending JPH03176859A (ja) 1989-12-04 1989-12-04 ディスク装置

Country Status (1)

Country Link
JP (1) JPH03176859A (ja)

Similar Documents

Publication Publication Date Title
US7142485B2 (en) Information storage apparatus
CN1808583B (zh) 光盘再现和记录装置中用电荷泵执行写测试的方法和装置
JPH03176859A (ja) ディスク装置
US6577572B2 (en) Apparatus for reproduction or recording data or information with a photodetector and digital error signal and evaluation signal processing
JPH03175705A (ja) ディスク装置のデータ処理回路
US5010541A (en) Apparatus having a movable portion and a fixed portion for reproducing data from an optical disk by a light beam
JPH03176860A (ja) ディスク装置のデータ処理回路
KR100735780B1 (ko) 광 디스크용 오프셋 조정 회로, 집적 회로, 광 디스크장치 및 오프셋 조정 방법
US5402404A (en) Optical disc apparatus having automatic gain control circuit of open loop type
JPH03176858A (ja) ディスク装置のデータ処理回路
JP3879590B2 (ja) サーボ回路
JPH0512675A (ja) デイスク装置の信号処理回路
JP2695834B2 (ja) 情報再生装置
JP2661957B2 (ja) 光ディスク装置の光信号再生回路
JP2703269B2 (ja) 情報記録再生装置
KR940003665B1 (ko) 신호 조절 회로
KR0141123B1 (ko) 광디스크면 불량보상방법 및 장치
JPH0192972A (ja) ディフェクト検出回路
JPH05144033A (ja) 光学的情報記録再生装置及びトラツキングエラー信号補正方法
JPH0512678A (ja) デイスク装置
JPH11161995A (ja) 光記録再生方法及び光記録再生装置
JPH06282853A (ja) 光ディスク装置
JPS59152532A (ja) デイスクレコ−ド再生装置
JPH01173436A (ja) 情報記録再生装置
KR20080011214A (ko) 연산 처리 회로 장치 및 디스크 장치