JPH03171087A - Image processor - Google Patents

Image processor

Info

Publication number
JPH03171087A
JPH03171087A JP1311183A JP31118389A JPH03171087A JP H03171087 A JPH03171087 A JP H03171087A JP 1311183 A JP1311183 A JP 1311183A JP 31118389 A JP31118389 A JP 31118389A JP H03171087 A JPH03171087 A JP H03171087A
Authority
JP
Japan
Prior art keywords
resolution
low
display
line
frequency
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP1311183A
Other languages
Japanese (ja)
Inventor
Masafumi Yamaguchi
雅史 山口
Takahiro Yamada
高裕 山田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Holdings Corp
Original Assignee
Matsushita Electric Industrial Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Matsushita Electric Industrial Co Ltd filed Critical Matsushita Electric Industrial Co Ltd
Priority to JP1311183A priority Critical patent/JPH03171087A/en
Publication of JPH03171087A publication Critical patent/JPH03171087A/en
Pending legal-status Critical Current

Links

Landscapes

  • Image Processing (AREA)
  • Controls And Circuits For Display Device (AREA)

Abstract

PURPOSE:To allow the execution of the software of a personal computer without emulation by providing a control circuit which has two memories and executes the control of frequencies at the time of writing and reading out and the timing adjustment of input and output. CONSTITUTION:The control circuit 6 which has at least the two memories to store one line selects the memories 8, 9 to execute the reading out and writing and writes low-resolution data at the dot clock synchronized with the horizontal and vertical synchronizing frequencies outputted by the low-resolution data at the time of writing of the data. The circuit reads out the data synchronized with the horizontal synchronizing frequency with which a display 7 of a high resolution, i.e. the output destination of images at n-times (n is >=2 natural number) at the time of the writing and outputs the one line of the same image n-times, thereby adjusting the timing of the input and output at the time of the reading out. The software of the personal computer is executed in a native mode in this way.

Description

【発明の詳細な説明】 産業上の利用分野 本発明は 低解像度ディスプレイ用の画像信号を、高解
像度のディスプレイに表示する画像処理装置に関する。
DETAILED DESCRIPTION OF THE INVENTION Field of the Invention The present invention relates to an image processing device that displays an image signal for a low resolution display on a high resolution display.

従来の技術 今日、一般的なワークステーションのCRTディスプレ
イの解像度として1よ 水平1280ドット、垂直10
24ラインのものが標準的であんこのような高解像度デ
ィスプレイを用いるワークステーション(よ 開発用と
して用いられてきた力丈最近ビジネス分野にも用いられ
るようになってきた。
Conventional technology Today, typical workstation CRT displays have a resolution of 1.280 dots horizontally and 10 dots vertically.
24-line displays are standard, and workstations with high-resolution displays like Anko are used for development purposes, but recently they have also started to be used in the business field.

一方、 ビジネス用のパーソナルコンピュータの一般的
なCRTディスプレイの解像度(友 水平640ドット
、垂直400ラインあるいは480ラインであん この
パーソナルコンピュータ向けのアプリケーションソフト
ウエアの数は膨大であり、このソフトおよびソフト上の
データは大変有用である。
On the other hand, the resolution of a typical CRT display of a personal computer for business use (640 dots horizontally, 400 lines vertically or 480 lines). The data is very useful.

したがって、既存のパーソナルコンピュータ向けのアプ
リケーションソフトウエアをワークステーションで実行
しようという要求があも その暇問題となるの{よ デ
ィスプレイの解像度の違いである。従来(よ ワークス
テーション側で、パーソナルコンピュータ向けのソフト
ウエアをエミュレートし ワークステーションの1ウイ
ンドにパーソナルコンピュータの画面ソフトウエアを表
示していた また ある範囲内で任意の水ス 垂直周波
数に自動的に対応するオートトラッキングタイプのディ
スプレイが実用化されている力丈 そのオートトラッキ
ング範囲は水平周波数で10から13 kHz程度の範
囲であも ワークステーション等に用いられている水平
解像度1280ドットの高解像度CRTディスプレイで
は水平周波数が標準6 4 kHzであり、一方パーソ
ナルコンピュータ等に用いられている水平解像度640
ドットの低解像度CRTディスプレイでは水平周波数が
高いものでも26kHz程度であるので、高解像度のオ
ートトラッキングディスプレイを用いても26 kHz
から6 4 kHzまでを表示することはできなl,% 発明が解決しようとする課題 上に述べた通り、ワークステーションの高解像度CRT
ディスプレイに 低解像度用のパーソナルコンピュータ
向けのソフトウエアを表示する場合、低解像度用向けの
ソフトウエアをワークステーションがエミュレートしl
ウィンドウとして表ホするシステムが実用化されている
力t エミュレーション処理にかなりの時間を要すも 
また 対話形のグラッフィツクソフトで(よ 応答速度
が遅くなり実用的でなt,Xo さらにまた 低解像度用のアプリケーションソフトウェ
ア爪 処理の高速化のためにパーソナルコンピュータの
ビデオRAMに直接アクセスしている場合はこの方法で
は表示できな(1本発明は上記課題を解決するものl 
低解像度ディスプレイ用の画像信号を高解像度ディスプ
レイに表示する画像処理装置を提供することを目的とし
ていも 課題を解決するための手段 上記目的を達或するために 本発明の画像処理装置ζよ
 少なくとも2つのメモリと、すくなくとも書き込み時
および読み出し時の周波数の制御と人出力のタイミング
調整を行なう制御回路とを具備したものであも また他の発明の画像処理装置は低解像度ビデオ信号と高
解像度ビデオ信号とを切り替える切り替え手段を具備し
ている。
Therefore, the desire to run existing personal computer application software on workstations becomes increasingly problematic due to differences in display resolution. Previously, the workstation side emulated the software for personal computers and displayed the personal computer screen software in one window on the workstation. The power of compatible auto-tracking type displays that have been put into practical use.The auto-tracking range is approximately 10 to 13 kHz in horizontal frequency.High-resolution CRT displays with a horizontal resolution of 1280 dots are used in workstations, etc. The standard horizontal frequency is 64 kHz, while the horizontal resolution used in personal computers is 640 kHz.
Even if the horizontal frequency is high on a dot low-resolution CRT display, the horizontal frequency is around 26 kHz, so even if a high-resolution auto-tracking display is used, the horizontal frequency will be around 26 kHz.
Problems to be Solved by the Invention As stated above, high-resolution CRTs for workstations cannot display
When displaying software for low-resolution personal computers on the display, the workstation emulates the low-resolution software.
A system that displays windows as a window has been put into practical use, and emulation processing takes a considerable amount of time.
In addition, when using interactive graphics software (response speed becomes slow and impractical), low-resolution application software directly accesses the personal computer's video RAM to speed up processing. cannot be displayed using this method (1) The present invention solves the above problems.
Means for Solving the Problems Although the object is to provide an image processing device that displays an image signal for a low resolution display on a high resolution display, in order to achieve the above object, the image processing device ζ of the present invention has at least two An image processing apparatus according to another invention includes a memory, a control circuit for controlling at least the frequency during writing and reading, and adjusting the timing of human output. It is equipped with a switching means for switching between.

また他の発明の画像処理装置は上記の切り替え手段を切
り替えるレジスタを具備したものであも作用 本発明は以上のような構戊により、高解像度のディスプ
レイに低解像度のディスプレイ用のデータを表示する際
阪 データの書き込みは低解像度の画像データが出力さ
れる水平同期周波数およびドットクロックの周波数ある
いは高解像度ディスプレイの周波数の1/n(nは2以
上の自然数)の周波数に同期して書き込み、 読み出し
時C−t  書き込み時のn倍の水平同期周波数で読み
出し ドットクロックの周波数は高解像度のディスプレ
イが同期できる周波数で、かつ前記低解像度データの水
平画素ドット数が出力時の水平同期周波数の一周期に含
まれる周波数に変換して読み出し 少なくとも2つのメ
モリを用も\ あるメモリで書き込みを行ないなか転 
すでに書き込みが終了している別のメモリからn倍の周
波数でn@ データの゜読み出しを行1.X.入出力の
タイミングを制御して、低解像度ディ゛スプレイ用のビ
デオデータを高解像度ディスプレイに表示することが出
来も また 高解像度のディスプレイ用のデータを表示
する場合に(よ 切り換え手段により回路を切り換える
ことで、表示することが出来も 実施例 第2図はパーソナルコンピュータで用いられている水平
画素640ドット、垂直表示ライン数400ライン、ノ
ンインターレスCRTディスプレイの水平表示タイミン
グであり、水平同期周波数は26.4kHz、 1水平
期間に640ドット表示する。
Further, an image processing device according to another invention is equipped with a register for switching the above-mentioned switching means.According to the present invention, with the above structure, data for a low resolution display is displayed on a high resolution display. Tokisaka Data is written and read in synchronization with the horizontal synchronization frequency and dot clock frequency at which low-resolution image data is output, or with a frequency that is 1/n (n is a natural number of 2 or more) of the high-resolution display frequency. Time C-t Read with horizontal synchronization frequency n times the time of writing The frequency of the dot clock is a frequency that can synchronize a high-resolution display, and the number of horizontal pixel dots of the low-resolution data is one period of the horizontal synchronization frequency when output Convert to the frequency included in the data and read it.Use at least two memories.
Read n@ data from another memory that has already been written at n times the frequency in row 1. X. It is possible to display video data for a low resolution display on a high resolution display by controlling the input/output timing. Embodiment Figure 2 shows the horizontal display timing of a non-interlaced CRT display with 640 horizontal pixels and 400 vertical display lines used in a personal computer, and the horizontal synchronization frequency is 26.4kHz, 640 dots are displayed in one horizontal period.

第3図はワークステーションで用いられている水平表示
画素1280ドット、垂直表示ライン数1024ライン
、ノンインターレスCRTディスプレイの水平表示タイ
ミングであり、水平同期周波数は63.7kHz、 1
水平期間にl280ドット表示する。
Figure 3 shows the horizontal display timing of a non-interlaced CRT display with 1280 dots of horizontal display pixels, 1024 vertical display lines, and a horizontal synchronization frequency of 63.7kHz.
1280 dots are displayed in the horizontal period.

水平同期周波数が26.4kHzの低解像度画像を水平
同期周波数63.7kHzの高解像度ディスプレイの表
示するために 第4図のように低解像度画像1ライン分
640ドットのビデオデータを水平周波数26.4kH
zの2倍の周波数である52.8kHzで表示する。こ
の時、読み出し周波数が2倍であるので、ディスプレイ
上には同一データが2ドットづつ表示される。したがっ
て、低解像度ネーティプモード時に(友 水平周波数5
2.8kHzで1水平期間に1280ドット表示する。
In order to display a low-resolution image with a horizontal synchronization frequency of 26.4kHz on a high-resolution display with a horizontal synchronization frequency of 63.7kHz, as shown in Figure 4, video data of 640 dots for one line of the low-resolution image is displayed at a horizontal frequency of 26.4kHz.
It is displayed at 52.8kHz, which is twice the frequency of z. At this time, since the readout frequency is doubled, the same data is displayed two dots at a time on the display. Therefore, when in low resolution native mode (friend horizontal frequency 5
1280 dots are displayed in one horizontal period at 2.8 kHz.

lライン分1280ドットを640のデータで2ドット
づつ表示し終わると、再度同一ラインデータを前回と同
様に2ドットづつ表示する。同一ラインを2ライン分表
示すると次の1ライン分640のドットデータを2ドッ
トづス 先ほど表示したラインの次のラインに表示する
。したがって、低解像度ネーティブモード時に(よ 垂
直周波数60Hzで1垂直期間に800ライン表示する
After displaying 1280 dots for 1 line with 640 data 2 dots at a time, the same line data is displayed again 2 dots at a time in the same way as before. When two lines of the same line are displayed, the next line's worth of 640 dot data is displayed two dots at a time on the line next to the line just displayed. Therefore, in low resolution native mode, 800 lines are displayed in one vertical period at a vertical frequency of 60 Hz.

垂直表示ラインが480ラインの低解像度画像の場合(
よ 1垂直期間に960ライン表示する。
In the case of a low resolution image with 480 vertical display lines (
960 lines are displayed in one vertical period.

1280ドットX1024ラインの高解像度モ一ド時の
水平同期周波数は63.7kHzであり、低解像度ネー
ティブモード時の水平同期周波数は52.8kHzであ
るので、その周波数の差は10.9kHzであり、この
周波数範囲でオートトラッキング可能なCRTディスプ
レイはすでに実用化されている。
The horizontal synchronization frequency in the high resolution mode of 1280 dots x 1024 lines is 63.7kHz, and the horizontal synchronization frequency in the low resolution native mode is 52.8kHz, so the difference in frequency is 10.9kHz, CRT displays capable of auto-tracking in this frequency range have already been put into practical use.

垂直周波数について{よ 高解像度モード隊 低解像度
ネーティブモード時ともに6 0Hzであるので問題は
なL℃ したがって、この2種類の水平同期周波数に対応できる
ディスプレイを接続すれば 640ドッ}X400ライ
ンの低解像度画像をワークステーションの高解像度ディ
スプレイに表示することが可能となる。
Regarding the vertical frequency, it is 60 Hz in both low resolution native modes, so there is no problem. Therefore, if you connect a display that can support these two types of horizontal synchronization frequencies, you will get a low resolution of 640 dots x 400 lines. Images can be displayed on a high-resolution display on a workstation.

第1図においてlはワークステーション本来の1280
ドットX1024ラインの高解像度画像の表示を制御す
る高解像度画像制御回路部であも派緑  青のビデオ信
号(以下RED,GREEN,BLUEのビデオ信号と
称す)が水平同期周波数63.7kHzで出力されも 
その出力はビデオ信号切り替えスイッチ11の1人力と
なもGREENのビデオ信号には同期信号が重ね合わさ
れている。
In Figure 1, l is the original 1280 of the workstation.
In the high-resolution image control circuit section that controls the display of a high-resolution image of 1024 lines of dots, video signals of green and blue (hereinafter referred to as RED, GREEN, and BLUE video signals) are output at a horizontal synchronization frequency of 63.7 kHz. too
The output is a single operation of the video signal changeover switch 11, and a synchronizing signal is superimposed on the video signal of Namo GREEN.

3、 4、 5はそれぞれREDX GREEN,BL
UEに対応した回路ブロックで、低解像度lライン分6
40ドットを記憶するFIF○からなる第一及び第二の
ラインメモリ8、 9と、D/A変換部10、 ビデオ
信号の切り替えスイッチ11からなる。低解像度ブロッ
クからのビデオ信号は4ビット16階調としているバ 
モノクロの場合1ビット、 256階調の場合8ビット
となる。
3, 4, 5 are REDX GREEN, BL respectively
Circuit block compatible with UE, low resolution l line 6
It consists of first and second line memories 8, 9 consisting of FIF◯ that stores 40 dots, a D/A converter 10, and a video signal changeover switch 11. The video signal from the low-resolution block is a 4-bit, 16-gradation buffer.
For monochrome, it is 1 bit, and for 256 gradations, it is 8 bits.

2は640ドット×400ラインの低解像度画像を表示
する低解像度画像制御回路部であ4RED,GREEN
,BLUEのD/A変換前のビデオ信号が各回路ブロッ
クに入力されている。
2 is a low-resolution image control circuit unit that displays a low-resolution image of 640 dots x 400 lines; 4RED, GREEN;
, BLUE video signals before D/A conversion are input to each circuit block.

6は第一及び第二のラインメモリを選択し 低解像度画
像制御回路部2からのビデオデータを第−及び第二のラ
インメモリ8、 9に書き込ム また読み出すタイミン
グを制御するタイミング制御部である。 22.  8
MHzのドットクロックはこのタイミング制御部6から
供給されも 7はRED回路ブロック3、GREEN回路ブロック4
、BLUE回路ブロック5の各回路ブロックからの水平
同期周波数63.7kHz、垂直同期周波数6 0Hz
ノンインクレースの1 280ドットX1024ライン
の高解像度ビデオデータあるいζよ 水平同期周波数5
2.8kHz、垂直同期周波数6 0Hzノンインタレ
ースの1280×800ラインのビデオデータに自動応
答するデュアルオートトラッキングディスプレイである
6 is a timing control section that selects the first and second line memories, writes the video data from the low-resolution image control circuit section 2 into the first and second line memories 8 and 9, and controls the read timing. be. 22. 8
The MHz dot clock is supplied from this timing control section 6, and 7 is supplied to the RED circuit block 3 and the GREEN circuit block 4.
, the horizontal synchronization frequency from each circuit block of the BLUE circuit block 5 is 63.7kHz, and the vertical synchronization frequency is 60Hz.
Non-inklace 1 280 dots x 1024 lines high resolution video data or ζ Horizontal synchronization frequency 5
It is a dual auto-tracking display that automatically responds to 1280 x 800 lines of non-interlaced video data with a vertical synchronization frequency of 60 Hz and a frequency of 2.8 kHz.

このデュアルオートトラッキングディスプレイ7はマニ
ュアル設定によって、 2つの周波数を切り替えてもよ
し1 つぎにタイミング制御部6の働きを説明する。
This dual auto-tracking display 7 can switch between two frequencies by manual setting. Next, the function of the timing control section 6 will be explained.

タイミング制御部6(よ 低解像度画像制御回路部2か
らの垂直同期信号VSVNのネゲートとプランキング期
間を示すBLNK信号のネゲートとによりビデオ信号の
lライン目のスタートを知ることができる。
The start of the l-th line of the video signal can be known by the negation of the vertical synchronization signal VSVN from the timing control unit 6 (low-resolution image control circuit unit 2) and the negation of the BLNK signal indicating the blanking period.

lライン目が第一のFIF○ラインメモリ8に書き込ま
れる場合、タイミング制御部6は第一のFIF○ライン
メモリ8の書き込みアドレスをリセットする端子RSW
を有効にし 第一のFIF○ラインメモリ8の書き込み
許可端子WEを有効にする。
When the lth line is written to the first FIF○ line memory 8, the timing control unit 6 resets the write address of the first FIF○ line memory 8 using the terminal RSW.
and enable the write enable terminal WE of the first FIF○ line memory 8.

低解像度画像制御回路部2からのビデオデータは タイ
ミング制御部6から供給されるドットクロックDTCL
K22.  8MHzに同期して出力されるので、この
クロックを第一のFIFOラインメモリ8の書き込みク
ロックWCKに用いる。
The video data from the low resolution image control circuit section 2 is connected to the dot clock DTCL supplied from the timing control section 6.
K22. Since it is output in synchronization with 8 MHz, this clock is used as the write clock WCK of the first FIFO line memory 8.

低解像度画像制御回路部2からのBLNK信号がアサー
卜されれば タイミング制御部6は第一のFIF○ライ
ンメモリ8の書き込み許可端子WEを無効にする。
When the BLNK signal from the low resolution image control circuit section 2 is asserted, the timing control section 6 disables the write enable terminal WE of the first FIF○ line memory 8.

このようにして1ラインの最初のドットデータから64
0ドット分が第一のFIF○ラインメモリ8に記憶され
る。
In this way, from the first dot data of one line, 64
0 dots are stored in the first FIF○ line memory 8.

同様に2ライン目に関して仮 タイミング制御部6(戴
 低解像度画像制御回路部2からの水平同期信号HSY
NCのネゲートとプランキング期間を示すBLNK信号
のネゲートとにより2ライン目のスタートを知ることが
できも 2ライン目は第二のFIF○ラインメモリ9に書き込ま
れる。タイミング制御部6は第二のFIF○ラインメモ
リ9の書き込みアドレスをリセットする端子RSWを有
効にL  第二のFIFOラインメモリ9の書き込み許
可端子WEを有効にする。以下第一のFIFOラインメ
モリ8の書き込みの場合と同様であも 3ライン目以降も同様に 低解像度画像の1ライン64
0ドットづつ交互に第一のFIF○ラインメモリ8と第
二のFIF○ラインメモリ9とに記憶される。
Similarly, for the second line, the horizontal synchronization signal HSY from the low-resolution image control circuit section 2 is
The start of the second line can be known by the negation of NC and the negation of the BLNK signal indicating the blanking period, and the second line is written into the second FIF◯ line memory 9. The timing control unit 6 enables the terminal RSW for resetting the write address of the second FIFO line memory 9, and enables the write enable terminal WE of the second FIFO line memory 9. The following is the same as writing to the first FIFO line memory 8, and the same applies to the third and subsequent lines.One line 64 of the low resolution image
0 dots are alternately stored in the first FIF○ line memory 8 and the second FIF○ line memory 9.

タイミング制御部6は第5図に示すように 低解像度画
像制御回路部2のHSYNCのアサートに同期してGR
EEN回路ブロック4にHSYNCをアサー卜する。あ
らかじめ定められた時間後、GREEN回路ブロック4
へのHSYNCをネゲートシ  あらかじめ定められた
バックポーチ後、FIF○の読み出しアドレスのリセッ
ト端子RSRをを有効にし 第一のFIF○ラインメモ
リ8の読み出し許可端子REを有効にLlライン目を読
み出す。
As shown in FIG.
Assert HSYNC to EEN circuit block 4. After a predetermined time, GREEN circuit block 4
After a predetermined back porch, enable the reset terminal RSR of the read address of the FIF○, enable the read enable terminal RE of the first FIF○ line memory 8, and read the Llth line.

読み出しクロックRCKは書き込みクロックWCKの2
倍の45.6MHzで読み出さh  D/A変換部10
ビデオ信号切り替えスイッチ1lを通ってデュアルオー
トトラッキングディスプレイ7に表示される。 640
ドット表示し終えてからあらかじめ定められたフロント
ポーチ後、第一のFIFOラインメモリ8の読み出し許
可端子REを無効にする。
The read clock RCK is 2 times the write clock WCK.
Read out at 45.6MHz, which is twice as high as 45.6MHz h D/A converter 10
The signal passes through the video signal changeover switch 1l and is displayed on the dual auto-tracking display 7. 640
After a predetermined front porch after dot display is completed, the read permission terminal RE of the first FIFO line memory 8 is disabled.

GREEN回路ブロック4へのHSYNCの時間幅およ
びバックボーチ、フロントポーチの時間の合計(戴 水
平同期期間が52.8kHzになるようにあらかじめ定
められ タイミング制御部6のカウンターでカウントさ
れも その後、同様にバックポーチ、水平同期期阻フロントポ
ーチ後再度同様のプロトコールで2−のFIFOライン
メモリ8から同一ラインが読み出される。
The time width of HSYNC to GREEN circuit block 4 and the total time of back porch and front porch (horizontal synchronization period is predetermined to be 52.8 kHz, and counted by the counter of timing control section 6, after that, the back porch is calculated in the same way. Pouch, horizontal synchronization period After the front porch, the same line is read out from the FIFO line memory 8 of 2- again using the same protocol.

第一のFIF○ラインメモリ8からの1ライン目の読み
出しと、第二のFIFOラインメモリ9の2ライン目の
記憶は同時に行なわれる。
The reading of the first line from the first FIFO line memory 8 and the storage of the second line from the second FIFO line memory 9 are performed simultaneously.

第一のFIF○ラインメモリ8からの読み出しサイクル
が52.8kHzで第二のFIF○ラインメモリ9への
書き込みサイクルの2倍であるので、 2サイクル終了
した時点で、第二のFIFOラインメモリ9への書き込
みサイクルは完了している。
Since the read cycle from the first FIF○ line memory 8 is 52.8 kHz, which is twice the write cycle to the second FIF○ line memory 9, when two cycles are completed, the second FIFO line memory 9 The write cycle to has completed.

次に低解像度画像制御回路部2からの3ラインめのビデ
オデータを第一のFIF○ラインメモリ8に憶ずる。以
下ラインについても同様のプロトコールで1つのライン
メモリに記憶しなか板 もう1つのラインメモリから2
倍の周波数で読み出し表示していく。
Next, the third line of video data from the low resolution image control circuit unit 2 is stored in the first FIF○ line memory 8. The following lines are stored in one line memory using the same protocol, while the other lines are stored in another line memory.
Read and display at twice the frequency.

このように本発明の実施例の画像処理装置を使用するこ
とで、パーソナルコンピュータ用のソフトをエミュレー
トせずに使用することができ、実行速度を落とさずにワ
ークステーション上で実行できる。また 低解像度のビ
デオデータの1ドットを縦に2恣 横に2@.すなわち
4ドットにして高解像度のディスプレイに表示するので
縦横比が同じ画面が再生できる。さらに従来のように一
定の区画にウィンドウを設けて表示する方式に比べ 画
面が見やすしも また 表示のためにワークステーション用の高解像度C
RTディスプレイとパーソナルコンピュータ用の低解像
度CRTディスプレイの2種類を持つ必要がなくなり、
このことは作業台の省スペース化にもつながる。
As described above, by using the image processing apparatus according to the embodiment of the present invention, it is possible to use software for a personal computer without emulating it, and it can be executed on a workstation without reducing the execution speed. In addition, one dot of low-resolution video data is divided into two dots vertically and two dots horizontally. In other words, since it is displayed on a high-resolution display using 4 dots, a screen with the same aspect ratio can be reproduced. Furthermore, the screen is easier to see than the conventional method of displaying windows in fixed sections, and it also uses high-resolution C for workstations.
Eliminates the need to have two types of RT displays and low-resolution CRT displays for personal computers,
This also leads to space saving on the workbench.

な抵 本実施例では 低解像度の画像データが出力され
る周波数でデータを読み込ム 読み込み時の2倍の周波
数で高解像度のディスプレイに出力しているバ 読み込
み時の周波数を高解像度ディスプレイに出力する時の周
波数の1/2の周波数にして読み込んで、高解像度ディ
スプレイへ出力の際(よ 読み込み時の2倍の周波数で
出力することも可能である。本実施例では出力先の高解
像度ディスプレイに オートトラッキング機能を有する
ものを使用している力文 このようにすることで、出力
先の高解像度ディスプレイはオートトラッキング機能を
有していなくてもよt,%また 本実施例では2倍の周
波数で、同一データを2ライン出力している力t さら
に高解像度のディススプレイに対して(′!,周波数を
n倍(nは自然数)とLnライン出力する事で対応すれ
ばよ(1 発明の効果 以上の実施例から明らかなように 本発明によって、デ
ィスプレイの水平表示解像度がパーソナルコンピュータ
のn倍(nは自然数)の解像度をもつワークステーショ
ンにおいて、パーソナルコンピュータのソフトウェアを
ネーティブモードで実行することが可能となる。
In this example, the data is read at the frequency at which low-resolution image data is output, and the data is output to the high-resolution display at twice the frequency at which it is read. When outputting to a high-resolution display by reading the data at half the frequency when reading the data (it is also possible to output at twice the frequency at the time of reading. In this example, the high-resolution display that is the output destination) By doing this, the output destination high-resolution display does not need to have an auto-tracking function. The power of outputting two lines of the same data at the frequency t Furthermore, for high-resolution displays ('!, it is possible to cope with this by multiplying the frequency by n (n is a natural number) and outputting Ln lines (1 Invention) As is clear from the above embodiments, the present invention allows software of a personal computer to be executed in a native mode in a workstation whose horizontal display resolution is n times that of a personal computer (n is a natural number). becomes possible.

またパーソナルコンピュータのソフトウェアをエミュレ
ートせずに実行できるので、エミュレートに要する手間
が省1ナ、時間が節約できる。
Furthermore, since the software of the personal computer can be executed without emulating it, the effort required for emulation can be reduced and time can be saved.

【図面の簡単な説明】[Brief explanation of the drawing]

第1図は本発明の一実施例における画像処理装置のブロ
ック@ 第2図はパーソナルコンビュ−夕の低解像度C
RTディスプレイの水平タイミングの一例を示すタイミ
ングチャート、第3図はワークステーションの高解像度
CRTディスプレイの水平タイミングの一例を示すタイ
ミングチャート、第4図は第1図の低解像度画像をワー
クステーションの高解像度オートトラッキングディスプ
レイに表示する時の水平タイミングを示すタイミングチ
ャート、第5図は低解像度ネーティブモード時の水平表
示タイミングを示すタイミングチャートである。 1・・・高解像度画像制御回跋 2・・・低解像度画像制御回息 3・・・RED回路ブロッ久 4・・・GREEN回路ブロッ久 5・・・BLUE回路ブロッ久 6・・・タイミング制′a餓 7・・・デュアルオートトラッキングディスプレイ、8
・・・第一のFIF○ラインメモリ、9・・・第二のF
IF○ラインメモリ、10・・・D/A変換訊 1 1 ・・・ビデオ信号切り替えスイッチ。
Figure 1 is a block diagram of an image processing device according to an embodiment of the present invention; Figure 2 is a low resolution C
A timing chart showing an example of the horizontal timing of an RT display. Fig. 3 is a timing chart showing an example of the horizontal timing of a high-resolution CRT display of a workstation. Fig. 4 shows a timing chart showing an example of the horizontal timing of a high-resolution CRT display of a workstation. Fig. 4 shows a low-resolution image of Fig. A timing chart showing the horizontal timing when displaying on the auto-tracking display. FIG. 5 is a timing chart showing the horizontal display timing in the low resolution native mode. 1... High resolution image control cycle 2... Low resolution image control cycle 3... RED circuit block 4... GREEN circuit block 5... BLUE circuit block 6... Timing system 'a Hunger 7...Dual auto tracking display, 8
...First FIF○ line memory, 9...Second F
IF○ line memory, 10...D/A conversion switch 1 1...Video signal changeover switch.

Claims (3)

【特許請求の範囲】[Claims] (1)1ラインを記憶する少なくとも2つのメモリと、
読み出しおよび書き込みをするメモリを選択し、低解像
度データを前記メモリに書き込む際は、前記低解像度デ
ータが出力される水平垂直同期周波数に同期したドット
クロックで書き込み、読み出し時は、書き込み時のn倍
(nは2以上の自然数)でかつ画像の出力先である高解
像度のディスプレイが同期できる水平同期周波数に同期
したドットクロックで読み出して、同じ画像1ラインを
n回出力し、入出力のタイミング調整をする制御回路と
を具備した画像処理装置
(1) at least two memories storing one line;
Select a memory for reading and writing, and when writing low-resolution data to the memory, write with a dot clock synchronized with the horizontal and vertical synchronization frequency at which the low-resolution data is output, and when reading, the dot clock is n times that of writing. (n is a natural number greater than or equal to 2) and is read out using a dot clock that is synchronized with the horizontal synchronization frequency that can be synchronized with the high-resolution display that is the image output destination, outputs one line of the same image n times, and adjusts the input/output timing. An image processing device equipped with a control circuit that performs
(2)1ラインを記憶する少なくとも2つのメモリと、
読み出しおよび書き込みをするメモリを選択し、低解像
度データをメモリに書き込む際は、画像の出力先である
高解像度ディスプレイの水平同期周波数の1/n(nは
2以上の自然数)の水平同期周波数に同期したドットク
ロックで書き込み、読み出し時は、前記高解像度のディ
スプレイの水平同期周波数に同期したドットクロックで
読み出して、同じ画像1ラインをn回出力し、入出力の
タイミング調整する制御回路とを具備した画像処理装置
(2) at least two memories storing one line;
When selecting a memory to read from and write to, and writing low-resolution data to the memory, set the horizontal sync frequency to 1/n (n is a natural number of 2 or more) of the horizontal sync frequency of the high-resolution display that is the image output destination. It is equipped with a control circuit that writes with a synchronized dot clock, reads out with a dot clock synchronized with the horizontal synchronization frequency of the high-resolution display, outputs one line of the same image n times, and adjusts the timing of input and output. image processing device
(3)信号の出力端に低解像度用ビデオ信号と高解像度
用ビデオ信号とを切り換える切り替え手段を具備した請
求項1または2記載の画像処理装置(4)低解像度画像
モードと高解像度画像モードとの選択を設定し、この設
定値を記憶するレジスタを具備した請求項3記載の画像
処理装置
(3) The image processing device according to claim 1 or 2, further comprising switching means for switching between a low resolution video signal and a high resolution video signal at the signal output end. (4) A low resolution image mode and a high resolution image mode. 4. The image processing apparatus according to claim 3, further comprising a register for setting the selection of and storing the set value.
JP1311183A 1989-11-30 1989-11-30 Image processor Pending JPH03171087A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP1311183A JPH03171087A (en) 1989-11-30 1989-11-30 Image processor

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP1311183A JPH03171087A (en) 1989-11-30 1989-11-30 Image processor

Publications (1)

Publication Number Publication Date
JPH03171087A true JPH03171087A (en) 1991-07-24

Family

ID=18014090

Family Applications (1)

Application Number Title Priority Date Filing Date
JP1311183A Pending JPH03171087A (en) 1989-11-30 1989-11-30 Image processor

Country Status (1)

Country Link
JP (1) JPH03171087A (en)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0659652A (en) * 1992-06-09 1994-03-04 Toshiba Corp Display control device
US5610630A (en) * 1991-11-28 1997-03-11 Fujitsu Limited Graphic display control system

Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6112184A (en) * 1984-06-27 1986-01-20 Hitachi Ltd Scanning speed converting circuit
JPS6253078A (en) * 1985-09-02 1987-03-07 Hitachi Ltd Video memory
JPS62198287A (en) * 1986-02-26 1987-09-01 Sharp Corp Converting circuit for video signal
JPS6317487A (en) * 1986-07-09 1988-01-25 加賀電子株式会社 Multi-display system with natural frequency
JPS63257785A (en) * 1987-04-15 1988-10-25 富士通株式会社 Scan frequency conversion system
JPH01159692A (en) * 1987-12-16 1989-06-22 Fujitsu Ltd Control system of bit map display
JPH01167886A (en) * 1987-12-24 1989-07-03 Matsushita Electric Ind Co Ltd Double speed converter

Patent Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6112184A (en) * 1984-06-27 1986-01-20 Hitachi Ltd Scanning speed converting circuit
JPS6253078A (en) * 1985-09-02 1987-03-07 Hitachi Ltd Video memory
JPS62198287A (en) * 1986-02-26 1987-09-01 Sharp Corp Converting circuit for video signal
JPS6317487A (en) * 1986-07-09 1988-01-25 加賀電子株式会社 Multi-display system with natural frequency
JPS63257785A (en) * 1987-04-15 1988-10-25 富士通株式会社 Scan frequency conversion system
JPH01159692A (en) * 1987-12-16 1989-06-22 Fujitsu Ltd Control system of bit map display
JPH01167886A (en) * 1987-12-24 1989-07-03 Matsushita Electric Ind Co Ltd Double speed converter

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5610630A (en) * 1991-11-28 1997-03-11 Fujitsu Limited Graphic display control system
JPH0659652A (en) * 1992-06-09 1994-03-04 Toshiba Corp Display control device

Similar Documents

Publication Publication Date Title
US5537128A (en) Shared memory for split-panel LCD display systems
KR19980071592A (en) Image upscale method and device
US20070164968A1 (en) Liquid crystal display control device
JPS63282790A (en) Display controller
JP2004280125A (en) Video/graphic memory system
US5880741A (en) Method and apparatus for transferring video data using mask data
GB2137857A (en) Computer Graphics System
JP2577926B2 (en) Writing and reading method of image data
JP3020528B2 (en) Image processing device
WO1987005428A1 (en) Image display device
JP4006482B2 (en) Multi-sync circuit of monitor device
JPS6333711B2 (en)
JPH03171087A (en) Image processor
JP2000122030A (en) Method for driving matrix type liquid crystal display panel and device for executing this method
JPH08248925A (en) Electronic equipment
JP3122996B2 (en) Video / still image display device
JPH08328519A (en) Image output device for multidisplay
JP3265791B2 (en) OHP display device
JPS63285591A (en) Image display device
JP2924351B2 (en) Image synthesis display method and apparatus
JPS61121677A (en) High quality television receiver
JP2994928B2 (en) Video printer
JPH11136643A (en) Video signal scanning correction circuit
JPH0443594B2 (en)
JPH01276331A (en) Video synthesizing device