JPH03130616U - - Google Patents

Info

Publication number
JPH03130616U
JPH03130616U JP4079290U JP4079290U JPH03130616U JP H03130616 U JPH03130616 U JP H03130616U JP 4079290 U JP4079290 U JP 4079290U JP 4079290 U JP4079290 U JP 4079290U JP H03130616 U JPH03130616 U JP H03130616U
Authority
JP
Japan
Prior art keywords
voltage
automatic level
output
hold circuit
level setting
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP4079290U
Other languages
English (en)
Other versions
JP2530033Y2 (ja
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed filed Critical
Priority to JP1990040792U priority Critical patent/JP2530033Y2/ja
Publication of JPH03130616U publication Critical patent/JPH03130616U/ja
Application granted granted Critical
Publication of JP2530033Y2 publication Critical patent/JP2530033Y2/ja
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Landscapes

  • Signal Processing Not Specific To The Method Of Recording And Reproducing (AREA)
  • Control Of Amplification And Gain Control (AREA)

Description

【図面の簡単な説明】
第1図はこの考案の実施例である自動レベル設
定装置を示すブロツク図、第2図は同実施例にお
けるピークホールド回路を示す回路図、第3図は
同実施例におけるデジタル制御部の動作を示すフ
ローチヤート、第4図は基準電圧設定手段の操作
入力と出力ピークとの対応関係を示すグラフ、第
5図は従来の自動レベル設定装置の例を示すブロ
ツク図である。 1……入力端子、2……電子ボリユーム、3…
…出力端子、4……デジタル制御部、5……ピー
クホールド回路、6……基準電圧設定手段、7…
…コンパレータ、8……アジヤストキー、9……
演算増幅器、10……ダイオード逆並列回路、1
1……コンデンサ、12……ダイオード、13…
…ダイオード、14……コンデンサ、15……ト
ランジスタ、16……アナログスイツチ。

Claims (1)

  1. 【実用新案登録請求の範囲】 1 入力電圧を分圧して出力電圧とする電子ボリ
    ユームと、出力電圧のピークを保持するピークホ
    ールド回路と、前記ピークホールド回路によりホ
    ールドされた電圧と基準電圧設定手段により設定
    された電圧を比較するコンパレータと、そのコン
    パレータ出力を検知し、前記ピークホールド回路
    の出力電圧にその設定電圧が略等しくなるように
    基準電圧設定手段を操作し、また、前記電子ボリ
    ユームを操作するデジタル制御部とを有し、自動
    レベル設定スイツチが押されてから所定期間にお
    いて発生した入力の最大レベルを一定の出力レベ
    ルに減衰するように前記電子ボリユームを設定す
    るように構成した自動レベル設定装置。 2 前記自動レベル設定スイツチが録音操作スイ
    ツチとは別に設けられている請求項1の自動レベ
    ル設定装置。
JP1990040792U 1990-04-17 1990-04-17 音響機器の自動レベル設定装置 Expired - Lifetime JP2530033Y2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP1990040792U JP2530033Y2 (ja) 1990-04-17 1990-04-17 音響機器の自動レベル設定装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP1990040792U JP2530033Y2 (ja) 1990-04-17 1990-04-17 音響機器の自動レベル設定装置

Publications (2)

Publication Number Publication Date
JPH03130616U true JPH03130616U (ja) 1991-12-27
JP2530033Y2 JP2530033Y2 (ja) 1997-03-26

Family

ID=31550889

Family Applications (1)

Application Number Title Priority Date Filing Date
JP1990040792U Expired - Lifetime JP2530033Y2 (ja) 1990-04-17 1990-04-17 音響機器の自動レベル設定装置

Country Status (1)

Country Link
JP (1) JP2530033Y2 (ja)

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS54137947A (en) * 1978-04-18 1979-10-26 Matsushita Graphic Communic Agc circuit
JPS5935524A (ja) * 1982-08-23 1984-02-27 株式会社東芝 変圧器の保護継電装置
JPS6195112U (ja) * 1984-11-29 1986-06-19
JPS63173913U (ja) * 1987-04-30 1988-11-11
JPS6447111A (en) * 1987-08-18 1989-02-21 Nec Corp Agc circuit
JPH0242258U (ja) * 1988-09-17 1990-03-23

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS54137947A (en) * 1978-04-18 1979-10-26 Matsushita Graphic Communic Agc circuit
JPS5935524A (ja) * 1982-08-23 1984-02-27 株式会社東芝 変圧器の保護継電装置
JPS6195112U (ja) * 1984-11-29 1986-06-19
JPS63173913U (ja) * 1987-04-30 1988-11-11
JPS6447111A (en) * 1987-08-18 1989-02-21 Nec Corp Agc circuit
JPH0242258U (ja) * 1988-09-17 1990-03-23

Also Published As

Publication number Publication date
JP2530033Y2 (ja) 1997-03-26

Similar Documents

Publication Publication Date Title
US4434779A (en) Circuit for controlling the primary dwell time of ignition transformer
JPS622783A (ja) Agc回路
US4234867A (en) Threshold device for distinguishing the white level from the black level in an input signal delivered by a reading head for analyzing a document
JPH03130616U (ja)
US5424666A (en) Control circuit for slowly turning off a power transistor
EP0951146B1 (en) A digital-to-analog converter
JPH0421129Y2 (ja)
JPH0346837U (ja)
JPS5837143Y2 (ja) 量子化回路
JPH0648979Y2 (ja) 音量制御回路
JPS61133816U (ja)
JPS6016983Y2 (ja) リセツト回路
CA1216639A (en) Voltage controlled pulse width modulation circuit
JPS55161975A (en) Effective value circuit of glow plug
JPS5823430U (ja) 発振器
JPS5823429U (ja) 発振器
JPS6312434Y2 (ja)
JPH024500Y2 (ja)
JPS6325810Y2 (ja)
JPH0370619U (ja)
JPS62155580U (ja)
JPH03115427U (ja)
JPS62172300U (ja)
JPH03107701U (ja)
JPH0221877U (ja)