JPH03119240U - - Google Patents

Info

Publication number
JPH03119240U
JPH03119240U JP2698190U JP2698190U JPH03119240U JP H03119240 U JPH03119240 U JP H03119240U JP 2698190 U JP2698190 U JP 2698190U JP 2698190 U JP2698190 U JP 2698190U JP H03119240 U JPH03119240 U JP H03119240U
Authority
JP
Japan
Prior art keywords
microcomputer
test signal
optional circuit
customer
specified
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2698190U
Other languages
English (en)
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed filed Critical
Priority to JP2698190U priority Critical patent/JPH03119240U/ja
Publication of JPH03119240U publication Critical patent/JPH03119240U/ja
Pending legal-status Critical Current

Links

Landscapes

  • Test And Diagnosis Of Digital Computers (AREA)
  • Microcomputers (AREA)

Description

【図面の簡単な説明】
第1図は本考案の第一の実施例を示すマイクロ
コンピユータの部分構成図、第2図は第1図に示
すラツチ回路の具体的な回路図、第3図は本考案
の第二の実施例を示すマイクロコンピユータの部
分構成図、第4図は従来の一例を示すマイクロコ
ンピユータの部分構成図である。 1……マイクロコンピユータ、2……入力端子
、3,3A〜3C……Pチヤンネル・エンハンス
メント型トランジスタ、4,4A〜4C……Nチ
ヤンネル・デプレツシヨン型トランジスタ、5…
…入力バツフア、6……ラツチ回路、13……セ
グメント端子、14……VLCD端子、15……
トランスフア、16……出力バツフア。

Claims (1)

    【実用新案登録請求の範囲】
  1. 顧客の指定可能なオプシヨン回路の設定をLS
    I製造の際に作り込むマイクロコンピユータにお
    いて、テスト時にテスト信号を発生する手段と、
    前記テスト信号により前記オプシヨン回路を電気
    的にCPU部より切り離す手段とを設けたことを
    特徴とするマイクロコンピユータ。
JP2698190U 1990-03-16 1990-03-16 Pending JPH03119240U (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2698190U JPH03119240U (ja) 1990-03-16 1990-03-16

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2698190U JPH03119240U (ja) 1990-03-16 1990-03-16

Publications (1)

Publication Number Publication Date
JPH03119240U true JPH03119240U (ja) 1991-12-09

Family

ID=31529856

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2698190U Pending JPH03119240U (ja) 1990-03-16 1990-03-16

Country Status (1)

Country Link
JP (1) JPH03119240U (ja)

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS63276135A (ja) * 1987-05-06 1988-11-14 Nec Corp 半導体集積回路

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS63276135A (ja) * 1987-05-06 1988-11-14 Nec Corp 半導体集積回路

Similar Documents

Publication Publication Date Title
JPS5948142U (ja) ヒステリシス特性を有するモス入力バツフア回路
JPH03119240U (ja)
JPS63170778U (ja)
JPH0463087U (ja)
JPS5988922U (ja) 差動アンプ
JPS59194251U (ja) メ−タリレ−
JPH0343735U (ja)
JPS62197080U (ja)
JPS63147035U (ja)
JPS6079754U (ja) 半導体集積回路装置
JPS6389114U (ja)
JPS60109133U (ja) 半導体集積回路
JPS62201532U (ja)
JPS6452342U (ja)
JPH01106940U (ja)
JPS5992868U (ja) デジタル集積回路
JPS6062124U (ja) 定電圧回路
JPS6129524U (ja) ベ−ス接地増幅器
JPS611931U (ja) Ecl回路
JPS62199683U (ja)
JPS59127323U (ja) 差動増幅器
JPS5866642U (ja) 集積回路
JPH02147935U (ja)
JPS6374856U (ja)
JPH01158984U (ja)