JPS63147035U - - Google Patents
Info
- Publication number
- JPS63147035U JPS63147035U JP3935387U JP3935387U JPS63147035U JP S63147035 U JPS63147035 U JP S63147035U JP 3935387 U JP3935387 U JP 3935387U JP 3935387 U JP3935387 U JP 3935387U JP S63147035 U JPS63147035 U JP S63147035U
- Authority
- JP
- Japan
- Prior art keywords
- input
- integrated circuit
- circuit device
- output
- inverting element
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 238000010586 diagram Methods 0.000 description 3
Landscapes
- Logic Circuits (AREA)
Description
第1図はこの考案の一実施例を示す要部構成図
、第2図は他の実施例を示す要部構成図、第3図
は従来の集積回路装置の要部構成図である。 1は内部論理ゲート、3は出力端子、4は非反
転出力バツフア(非反転素子)、5は反転出力バ
ツフア(論理反転素子)、6は出力バツフア、7
は外部入力端子、8は非反転入力バツフア(非反
転素子)、9は反転入力バツフア(論理反転素子
)、10は入力バツフア、11は入力端子、71
〜73はフリツプフロツプである。なお、図中、
同一符号は同一又は相当部分を示す。
、第2図は他の実施例を示す要部構成図、第3図
は従来の集積回路装置の要部構成図である。 1は内部論理ゲート、3は出力端子、4は非反
転出力バツフア(非反転素子)、5は反転出力バ
ツフア(論理反転素子)、6は出力バツフア、7
は外部入力端子、8は非反転入力バツフア(非反
転素子)、9は反転入力バツフア(論理反転素子
)、10は入力バツフア、11は入力端子、71
〜73はフリツプフロツプである。なお、図中、
同一符号は同一又は相当部分を示す。
Claims (1)
- 論理回路と入出力端子間に入出力バツフアを備
えて成る集積回路装置において、上記入出力バツ
フアを、出力制御可能な論理反転素子と非反転素
子を並列に接続するとともに出力制御信号により
いずれか一方の素子が選択されるように接続して
構成したことを特徴とする集積回路装置。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP3935387U JPS63147035U (ja) | 1987-03-18 | 1987-03-18 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP3935387U JPS63147035U (ja) | 1987-03-18 | 1987-03-18 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPS63147035U true JPS63147035U (ja) | 1988-09-28 |
Family
ID=30852435
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP3935387U Pending JPS63147035U (ja) | 1987-03-18 | 1987-03-18 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS63147035U (ja) |
-
1987
- 1987-03-18 JP JP3935387U patent/JPS63147035U/ja active Pending
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPS63147035U (ja) | ||
JPS61334U (ja) | トライステ−トゲ−ト素子チツプ | |
JPS643220U (ja) | ||
JPS59118036U (ja) | デ−タ入力回路 | |
JPS6013591U (ja) | 表示制御回路 | |
JPS6218751U (ja) | ||
JPS61103969U (ja) | ||
JPH0482752U (ja) | ||
JPS5897800U (ja) | メモリ装置 | |
JPH0343735U (ja) | ||
JPS59119644U (ja) | ゲ−トアレ−ic | |
JPS62201532U (ja) | ||
JPS5992868U (ja) | デジタル集積回路 | |
JPS6087047U (ja) | 制御装置 | |
JPH0463087U (ja) | ||
JPS59189336U (ja) | 入力回路 | |
JPS59118007U (ja) | 出力回路 | |
JPS6076448U (ja) | 割込み入力回路 | |
JPS5952753U (ja) | 信号伝達回路 | |
JPS63146772U (ja) | ||
JPS60936U (ja) | 半導体集積回路 | |
JPS58164046U (ja) | マイクロプロセツサの制御装置 | |
JPS60109133U (ja) | 半導体集積回路 | |
JPS6085847U (ja) | 半導体集積回路 | |
JPS6454661U (ja) |