JPH0290195A - カラーディスプレイ装置 - Google Patents

カラーディスプレイ装置

Info

Publication number
JPH0290195A
JPH0290195A JP63241782A JP24178288A JPH0290195A JP H0290195 A JPH0290195 A JP H0290195A JP 63241782 A JP63241782 A JP 63241782A JP 24178288 A JP24178288 A JP 24178288A JP H0290195 A JPH0290195 A JP H0290195A
Authority
JP
Japan
Prior art keywords
data
color
output
circuit
green
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP63241782A
Other languages
English (en)
Other versions
JP2572431B2 (ja
Inventor
Takatoshi Ishii
石井 孝寿
Kazuya Kishioka
岸岡 和也
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
ASCII Corp
Original Assignee
ASCII Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by ASCII Corp filed Critical ASCII Corp
Priority to JP63241782A priority Critical patent/JP2572431B2/ja
Publication of JPH0290195A publication Critical patent/JPH0290195A/ja
Application granted granted Critical
Publication of JP2572431B2 publication Critical patent/JP2572431B2/ja
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Landscapes

  • Digital Computer Display Output (AREA)
  • Color Television Systems (AREA)
  • Controls And Circuits For Display Device (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 「産業上の利用分野」 この発明は、カラー画像情報を輝度データおよび色差デ
ータによってV RAM(ビデオRAM)に記憶させ、
この記憶させたデータを読み出して表示を行うカラーデ
ィスプレイ装置に関する。
「従来の技術」 CRT表示装置によってカラードノド表示を行うデイス
プレィ装置として、輝度データおよび色差データからな
るドツトデータをVRA M内に記憶させるようにした
ちのが開発されている。
このデイスプレィ装置は、カラーデータr< 、 cB
を例えば、 Y = (1/4)R+ (1/8)G  モ(+/2
)B= (1/8)(2R+ G + 4 B )  
   ・・・・・・(1)J=R−Y   ・・・・・
・(2) K=G−Y   ・・・・・・(3) なる式に基づいて輝度データYおよび色差データJ、K
に変換する。次に、例えば連続する41−7ト毎に色差
データJ、にの平均値J’、に″を算出し、この平均値
J’、に’および輝度データYをV RAM内に記憶さ
せる。すなわち、輝度データについては各ドツト対応で
Vl≧ΔM内に記憶させるか、色差データについては4
ドツト毎に1データを記憶させる。このようにしている
理由は、VRAMの4墳を制約するためであり、人間の
目は色差の変化には感度かにふいので、このようにして
も元の色と大幅に違って見えることがない。
次に、表示時においては、〜TRAMから上記の8−r
゛−夕Y、J’、に’を読み出し、これらのデータY、
J’、に’を、 R= Y + J   ・・・・・(4〉G = Y 
+ K   ・・・・(5)B = (5/4)Y −
(1/2) J−(1/4)K= (1/4) 15Y
−(2J + K )l    ・・・・・・(6)な
る式のY、J、Kに代入してカラーデータR,G。
11を求め、このカラーデータR,G、Bをアナログ信
号に変換してCRT表示装置へ出力する。
[発明が解決しようとする課題] ところで、上記(1)〜(3)式による変換、上記(4
)〜(6)式による逆変換は、通常、ディジタル回路に
よって行なわれるが、この場合、変換誤差の発生か避け
られない。そし5て、上記の式によって変換、逆変換を
行った場合は変換誤差が青(B)に集中する。この理由
は、(1)〜(3)式において、RGはそのままの形で
式に含まれているが+(2)、 (3)式参照1、Bは
l/2された1「3でのみ含まれている((1)式参照
)。すなわち、BについてはL S B (最下位ビッ
ト)がカットされた形で式に含まれることになり、その
分変換誤差が大きくなる。
また、上記の式によって変換、逆変換を行った場合、緑
(G)の高周波成分の再現性が悪くなる。
この理由は次の通りである。すなわち、(1)式におい
ては、Gの係数が最も小さく、l/8となっている。と
ころで、輝度データについては、各表示ドツト対応でデ
ータを記憶させているが、色差データについては、4ド
ツトに1つのデータを記憶させている。したがって、輝
度データYに大きく影響を与えるデータが最も高周波成
分の再現性がよく、逆に、輝度データYに与える影響が
最も小さいデータ、すなわち色差データGが最も高周波
成分の再現性が悪くなる。
他方、カラーデータR,G、Bを輝度データYおよび色
差データJ、Kに変換、逆変換する式として、次の(7
)〜(9)式および(10)〜(12)式がある。なお
、これらの式は上記(1)〜(6)式においてGとBを
入れ換えた式である。
Y = (1/4)Rト(1/8)B + (l/2)
G= (1/8)(2R+ B + 4G )    
 ・・・・・(7)J=R−Y   ・・・(8) K=B−Y   ・・・・・・(9) R= Y + J    ・・・・・ (10)13 
= ”l’÷−K  ・・・・・(N)c、 = (5
/4)Y −(1/2) J −(1/4)K= (1
/4’)15Y −(2J + K )l     ・
・・・・・(12)しかし、これらの式によって変換、
逆変換を行った場合は、前述した場合と同様の理由で、
変換誤差が緑(G)に集中し、また、青(B)の高周波
成分の再現性が悪くなる。
この発明は」二記の事情に鑑みてなされたもので、特定
の色の高周波成分の再現性が悪くなる問題を解決した輝
度/色差データ記憶方式のカラーディスプレイ装置を提
供することを目的としている。
「課題を解決するための手段」 この発明は、赤、緑、青カラーデータを、複数の変換式
の中の変換式指定データが指定する変換式に基づいて輝
度データおよび色差データに変換する変換手段と、前記
変換手段によって変換された輝度データおよび色差デー
タまたはこれらのデータを圧縮したデータか書き込まれ
るメモリと、前記メモリ内のデータを読み出し、前記赤
、緑、青カラーデータに戻す逆変換手段と、前記逆変換
手段によって戻された赤、緑、青カラーデータに基づい
て表示を行う表示手段とを具備してなるものである。
「作用」 この発明によれば、複数の変換式に基づいて赤。
緑、青カラーデークリ輝度1色井データの変換を行うこ
とができる。したがって、緑の高周波成分の再現性が要
求されるような画像(例えば、多数の木の画像)を表示
する場合は、緑の高周波成分の再現性のよい変換式を用
いて変換を行い、また、青の高周波成分の再現性が要求
されるような画像を表示する場合は、青の高周波成分の
再現性のよい変換式を用いることが可能となり、従来の
ものより画質の向上を計ることができる。
「実施例」 以下、図面を参照し、てこの発明の一実施例について説
明する。第1図は同実施例の構成を示すブロック図であ
り、この図において、lはCI) U <中央処理装置
)、2はCPUIにおいて用いられるプログラムが記憶
されたROMおよびデータ記憶用のRAMからなるメモ
リである。CPUIは、メモリ2内の制御プログラムに
基づいて各種の制御命令を表示コントローラ3へ出力す
ると共に、メモリ2内の表示プログラムに基づいて、表
示ド。
トタ、1応のカラーコードを順次表示コントローラ3へ
出力し、また、このカラーコードと共に、lビットの変
換式指定データMを出力する。表示コントローラ3は、
cputからの制御命令に基づいて装置凸部へコントロ
ール信号を出力すると共に、CP[Jlから供給される
カラーコードを赤、緑、青カラーデータR,G、Bに変
換してデータMと共に出力し、さらに、VRAM7へ書
込/読出アドレスADを出力する。
4は切替回路であり、表示コントローラ3から出力され
るデータMか“O゛の場合は、入力されるカラーデータ
R,G、Bをそのまま出力し、また、データMが“1”
の場合は、入力されるカラーデータR,G、Bの内のデ
ータGとBを入れ換えて出力する。5はカラーデータR
、G 、 Bを岬度データY色差データJ、Kに変換す
るデータ変換回路であり、データMが“Oパの場合、す
なわち、入力端子11〜I3へ各々カラーデータR、G
 、 F3が(1(給される場合は、前述した第(1)
〜第(3)式に基づいてデータ変換を行い、一方、デー
タMが“1″の場合、すなわち、入力端子11〜■3へ
各々カラーデータR,B、Gが供給される場合は、前記
第(7)〜(9)式に基づいてデータ変換を行う。すな
わち、このカラーディスプレイ装置においては、(1)
〜(3)式、(7)〜(9)式の2通りの演算式に基づ
いてカラーデータR,G、Bを輝度デー271色差デー
タJ、Kに変換することができるようになっている。そ
して、いずれの変換式を使用するかが変換式指定データ
Mによって決定される。すなわち、メモリ2内の表示プ
ログラムによって決定される。なお、勿論、変換式に応
じてデータ変換回路5の内部が変更されるわけではない
。また、輝度データYはサインビットなしの8ビツトの
データ、色差データJKは共にMSBがサインビットの
8ビツトのデータ(数値は7ビノトで表されるデータ)
である。
次に、1F込デ一タ作成回路6は、VRAM7に書き込
む書込データを形成する回路である。この実施例におい
ては、データ変換回路5が出力した輝度データYおよび
色差データJ、KをそのままVRAM7に書き込むので
はなく、書込データ形成回路6においてデータ圧縮し、
かつ、上述1.たデータMおよび以下に説明する1ビツ
トのデータDを付加して書き込むようになっている。す
なわち、この書込データ作成回路6は、データ変換回路
5から輝度データYおよび色差データJ、Kからなる表
示データを4データ受は取る毎に、次の過程によって書
込データを作成し、V RA M 7に書き込む。
■色差データJ、にの各々について谷4データの平均値
J’、に’を求める。
■上記の過程で求めた平均値J゛と前回求めた平均値j
°との差分△JおよびL記の過程で求めた平均値K”と
前回求めた平均値に°との差分△Kを求める。
■求めた差分△Jの絶対値が“0,0.l 、0,0,
0゜0”以上の場合は、 D=“0” を内部のメモリに書き込み、”0,0.0.l、l、+
1”以下の場合は、 D−“1″ を同メモリに書き込む。
■D−“1”の場合に、△J 、/ 4 、Δに/4を
各々算出する。
■第2図に示すフォーマントによって、4バイト構成の
書込データを作成する。ここで、y、〜Y4は各輝度デ
ータYの上位5ビツト、J、には各々デ−夕りに応じて
決まる次のデータである。
D−“0”→J’、に’の上位5ビットD−“)”→△
J/4、△に/4 ■第2図に示すパイ)BQがら順次VRAM7へ出力す
る。
次に、VRAM7は、表示コントローラ3がら出力され
るアドレスADに基づいて、上述した書込データが順次
書き込まれ、また、表示時においては、表示コントロー
ラ3がらドツトクロ、りDC1,Kのタイミングで供給
されるアドレスADに基づいて古データ(バイト)が順
次読み出される。
このVRAM7から読み出されたデータはRGBデータ
再生回路10へ出力される。
RGBデー1再生回路10は、VRAM7がらドツトク
ロックDCLKのタイミングで読み出されるデータy、
j、に、D、M(第2図参照)を、カラーデー9R,G
、+3に戻す回路である。
第3図はこのRGBデータ再生回路10の詳細を示す回
路図である。この図において、T IハVRAM7から
読み出されたデータが供給される端子、T2は表示コン
トローラ3からドツトクロックDCLKのf/4の周波
数のタロツクパルスDCL K/4が供給される端子、
T3は表示コントローラ3からドツトクロックD CL
 Kが供給される端子である。また、T・1はデータM
が出力される端子、T5〜T7は各々、カラーデータR
,G。
B(またはR,B、G)が出力される端子である。
次に、11〜17はドツトクロックDCLKに基づいて
入力データを読み込むパラレルイン/パラレルアウトレ
ジスタ、18はクロックパルスDCL K/4に基づい
て入力データを読み込むパラレルイン/パラレルアウト
レジスタ、+9はレジスタ18から出力されるデータD
が“0”の時は入力端〈0〉のデータを、“l“の時は
入力端< I >のデータを各々出力するセレクタ、2
0はデータDが“O”の時閉状態、“1”の時間状態と
なるゲート回路、21は加算器である。この加算621
の入力端Aは、その上位5ビノトヘセレクタ19の出力
データが供給され、下位3ビツトが接地されている。ま
た、加算器210入力端Bの下025ピントへはゲート
回路20の出力データが供給され、同入力端Bの上位3
ピツトへは、ゲート回路2oのMS B (最上位ビッ
ト)が供給されている。そして、このす1]算2に21
の出力かレジスタ17へ供給される。以上説明した構成
要素17〜21によって色差データ1■生回路Glが構
成され、また、同一の色差データ再生回路G2が設けら
れている。そして、これらの色差データ再生回路Gl、
G2がら各々色差データJ、Kが出力される。
22はクロックパルスDCI、K/4に基づいてし/メ
タ11から出力されるデータMを読み込むフリップフロ
ップ、23はフリノプフロツ’7’22の出力を、ドツ
トクロックD e l−Kの1周期を単位とする一定時
間遅延させて出力するシフトレジスタである。なお、一
定時間については後に説明する。24は輝度データY2
色差データJKをカラーデータR、G 、 B f:変
換する演算回路である。
次に、上記構成によるRGBデータ再生回路10の動作
を説明する。
まず、V RA M 7から読み出されたデータは、ド
ツトクロックDCLKに基づいてレジスタ11〜14に
順次読み込まれる。ここで、VRAM7の読み出しデー
タのフォーマットは第2図の通りであり、このフォーマ
ットのデータがバイトBO→B3の順で読み出される。
したがって、VRAM7から最初の4データが読み出さ
れ、レジスタ11−14に読み込まれた時点で、レジス
タ11〜I 4の各下位5ビツトからR度データy4〜
y、が各々出力され、レジスタ14の」三位3ビットお
よびレジスタI3の第5.第6ビツトからデータ」が出
力され、レジスタ13の第7ビ、トからデータDが出力
され、レジスタ12の上(1’Z 3ビツトおよびレジ
スタ11の第5.第6ビツトからデータkが出力され、
また、レジスタ11の第7ビツトからデータMが出力さ
れる。
次に、ドツトクロックD C+−Kが発生するが、この
時、同タイミングでクロックパルスDCI、K/4が発
生する。そして、ドツトクロックD CLKによって、
レジスタ11−14内の輝度データy、〜Y1がレジス
タ12〜15内にシフトされ、また、レジスタ11内に
VRAM7からの次のデータが書き込まれる。また、ク
ロックパルスDCLK/4によって、レジスタ14.1
3から出力されていたデータjおよびデータDが回路G
l内のレジスタ18に読み込まれ、同様に、レジスタ1
2.11から出力されていたデータにおよび上記データ
Dが回路G2内のレジスタ18に読み込まれ、また、レ
ジスタ11から出力されていたデータMがフリップフロ
ップ22に読み込まれる。
回路G1のレジスタ18に読み込まれたデータjはセレ
クタ19へ供給される。そして、同レジスタ18に読み
込まれたデータDが“0”であった場合、すなわち、デ
ータjが平均値J゛であった場合は、データjがセレク
タ19を介して加算器21の入力端へへ供給される。一
方、データDが“0”の場合は、ゲート回路20が開状
態となり、加算器21の入力端Bヘデータ「0」が供給
される。
この結果、加算器21からデータjが出力され、レジス
タ17へ供給される。
次に、ドツトクロックDCLKが発生すると、レジスタ
12〜15内の輝度データy4〜yIが古々レジスタ1
3〜16ヘシフトされ、レジスタ16から演算回路24
へ輝度データY (−y、)が供給される。また、回路
Glのレジスタ17に加算器21から出力されているデ
ータjが読み込まれ、この読み込まれたデータjが色差
データJとして演算回路24へ供給される。同様に、回
路G2内のレジスタ17からデータkが色差データにと
して演算回路24へ出力される。演算回路24はレジス
タ16から出力される輝度データY、回路Gl。
G2から各々出力される色差データJ、Kから前述した
(4)〜(6)式に基づいてカラーデータR,G。
Bを算出し、端子T5〜T7から切替回路30(第1図
)へ出力する。
次に、ドツトクロックDCLKが発生すると、レジスタ
I6に輝度データY””/xが読み込まれ、演算回路2
4へ出力される。また、回路G1のレジスタI7に、加
算器21の出力データが再び読み込まれ、演算回路24
へ出力される。1旦し、レジスタI8には、ドットクo
 yりDCLKの4パルスに1回データが読み込まれる
ので、この時点において加算器21の出力データは前回
(1ドツトクロツクDCLK前)と同じであり、したが
ってレジスタ17の出力データも前回と同じである。
同様に、回路G2から出力されるデータにも前回と同じ
である。そして、演算回路24は上述した輝度データY
”Ytおよび色差データJ、KからカラーデータR,G
、Bを算出し出力する。以下同様の処理が2度繰り返さ
れ、これにより、演算回路24から4組のカラーデータ
R,G、Bが出力される。
一方、フリップフロップ22に読み込まれたデータMは
シフトレジスタ23によって一定時間遅延され、端子T
4へ出力される。ここで、シフトレジスタ23による遅
延時間は、レジスタ17による遅延時間および演算回路
24内の処理による遅延時間である。したがって、デー
タMは、レジスタ18に読み込まれたデータjおよびD
に基づくカラーデータR、G 、 Bが端子T5〜T7
から出力されるタイミングと同じタイミングにおいて端
子T4から出力される。
さて、V RA M 7から読み出された4データが、
上述した過程でカラーデータR、G 、 Bに変換され
ている間に、次の4データがVRAM7から順次読み出
される。そして、この4データがレジスタ11〜14に
読み込まれると、次のドツトクロックDCLKのタイミ
ングで回路Gl、G2の各レジスタ18に新たなデータ
j、におよびデータDか読み込まれる。そして、データ
Dが“0”の場合は、以後、上記と全く同様にして、カ
ラーデータR8G、Bの算出が行なわれる。
一方、データDが“I”の場合、すなわち、データj、
kが差分△j(−△J/4)、△k(−△に/4)であ
る場合は次の動作となる。すなわち、クロ、クバルスD
CLK/4によって、回路Glのレジスタ18に上述し
たデータ△jおよびデータD(“I”)が読み込まれる
と、ゲート回路20が開状態となり、データ△jが同ゲ
ート回路20を介して加算器21の入力端Bへ供給され
る。また、データI)=“1”がセレクタ19へ供給さ
れると、レジスタl7内のデータ、すなわち、1ドツト
クロツクDC1、K前に演算回路24へ出力された色差
データJがセレクタ19を介して加算器21の入力端A
へ供給される。加算器21は、その入力端Aへ供給され
た色差データJと入力端Bへ供給されたデータlへjと
を加算し、加算結果(J+△j)を【7ジスタ17の入
力端へ出力する。
次に、ドツトクロックD CL、 Kが発生すると、上
述したデータ(J+△j)がレジスタ17に読み込まれ
、演算回路24へ出力されると共に、セレクタ19を介
して加算器21へ供給される。同様に、回路G2内のレ
ジスタ17からデータ(K+△k)が出力され、演算回
路24へ供給される。演算回路2・1は、レジスタ16
から出力される輝度データYおよび上記のデータ(J+
△j)、(K+Δk)に基づいて、カラーデータR,G
、Bを算出し出力する。一方、回路Gl内の加算器21
は、その入力端Aのデータ(J+△j)と、入力端Bの
データ△」とを加算し、この加算結果(J+2△j)を
レジスタ17へ出力する。次に、ドツトクロックDCI
、Kが発生すると、回路Gl内のレジスタ17からデー
タ(J+2△j)が、また、回路G2内のレジスタI7
からデータ(K+2Δk)が各々出力され、レジスタ1
6内の輝度データYと共に演算回路24へ供給される。
演算回路24はこれらのデータに基づいてカラーデータ
R、G 、 13を算出し出力する。以下、ドツトクロ
ツタDCLKが発生すると、回路Gl、G2からデータ
(J+3△j)、(K+3Δk)、データ(J+4△j
)、(K+4Δk)が順次出力されて演算回路24へ供
給され、演算回路24からこれらのデータに基づいたカ
ラーデータR,G、Bが順次出力される。
このように、データDが°゛1″の場合は、レジスタ1
8に読み込まれたデータ△jが、ドツトクロックDCL
K毎に前回の色差データJに加算されて演算回路24へ
出力される。したがって、従来のデイスプレィ装置にお
いては、例えば第4図(イ)に示すように、4ドツト毎
に色差データJが変化するのに対し、このデイスプレィ
装置においては、第4図(ロ)に示すように、色差デー
タJをlド。
ト毎に階段状に変化させることが可能となる。なお、D
−“1nを連続してVRAM7に書き込んでもよいこと
は勿論である。
さて、」二連したRGBデータ再生回路10の端子T5
〜1゛7から出力されるカラーデータR,CBおよび端
子T 4から出力されるデータMは第1図の切替回路3
00Å力端11〜I3へ供給される。切替回路30は、
データMが“0”の場合にRGr3データ再生回路10
から出力されるカラーデータR、G 、 Bをそのまま
出力し、一方、データMが“l”の場合は入力端I2の
データと入力端I3のデータを入れ換えて出力する。
すなわち、前述したように、データMが′0パの場&は
データ変換回路5が前記(1)〜(3)式に基づいてデ
ータR,G、BをデータY、J、Kに変換して出力し、
したがって、(1)〜(3)式に基づくデータy、 j
、 kがVRAM7に記憶される。そして、このデータ
y、 j、 kがVRAM7から読み出され、RGBデ
ータ再生回路10へ供給されると、前記(4)〜(6)
式に基づいてデータ変換が行なわれ、端子T 5.T 
6.T 7から各々カラーデータR,”G’、”B”が
出力される。そして、この時、データM=O″であるこ
とから、カラーデータR、G 、 +3がそのまま切替
回路30から出力され、DAC(ディジタル/アナログ
コンバータ)31,32.33へ供給される。
一方、データMが“l”の場合はデータ変換回路5が前
記(7)〜(9)式に基づいてデータR,G、Bをデー
タY、J、Kに変換して出力し、したがって、(7)〜
(9)式に基づくデータy、 j、 kがVRAM7に
記憶される。そして、このデータy、 j、 kがVR
AM7から読み出され、RG Bデータ再生回路10へ
供給されると、前記(lO)〜(12)式に基づいてデ
ータ変換が行なわれる。この結果、端子T5.T6、T
7から各々カラーデータR,”B”、“G″が出力され
る。そして、この時、データM−″l”であることから
、カラーデータR,B、Gの内のデータBとGが入れ換
わって、R,G、Bの順で切替回路30から出力され、
DAC(ディジタル/アナログコンバータ)31,32
.33へ供給される。
DAC31〜33は、切替回路30から供給されるカラ
ーデータR,G、Bを各々アナログカラー信号に変換し
てCR7表示装置35へ出力する。
CRT表示装置35はこれらのカラー信号に基づいてカ
ラートッド表示を行う。
「発明の効果」 以上説明したように、この発明によれば、複数の変換式
に基づいて赤、緑、青カラーデータ0輝度。
色差データの変換を行うことができるので、表示すべき
画像に最も適した変換式を選ぶことが可能となり、従来
のものより画質を向上させることが可能となる。例えば
、同一画面内に緑の直流分精度を向上させたい部分と、
緑の高周波成分の再現性を向上させたい部分がある場合
において、それぞれの要求を同時に満足させることが可
能となる。
【図面の簡単な説明】
第1図はこの発明の一実施例によるカラーディスプレイ
装置の構成を示すブロック図、第2図は同実施例におけ
るVRAM7に記憶されるデータのフォーマットを示す
図、第3図は同実施例におけるRGBデータ再生回路1
0の構成を示すブロック図、第4図は同RGBデータ再
生回路10における色差データ再生回路G1の動作を説
明するための図である。 3・・・・・・表示コントローラ、4・・・・・・切t
J回路、5・・・・・・データ変換回路、7・・・・・
・VRAM、24・・・演算回路、35・・・・・・C
RT表示装置。

Claims (1)

  1. 【特許請求の範囲】 (a)赤、緑、青カラーデータを、複数の変換式の中の
    変換式指定データが指定する変換式に基づいて輝度デー
    タおよび色差データに変換する変換手段と、 (b)前記変換手段によって変換された輝度データおよ
    び色差データまたはこれらのデータを圧縮したデータが
    書き込まれるメモリと、 (c)前記メモリ内のデータを読み出し、前記赤、緑、
    青カラーデータに戻す逆変換手段と、 (d)前記逆変換手段によって戻された赤、緑、青カラ
    ーデータに基づいて表示を行う表示手段と、を具備して
    なるカラーディスプレイ装置。
JP63241782A 1988-09-27 1988-09-27 カラーディスプレイ装置 Expired - Lifetime JP2572431B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP63241782A JP2572431B2 (ja) 1988-09-27 1988-09-27 カラーディスプレイ装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP63241782A JP2572431B2 (ja) 1988-09-27 1988-09-27 カラーディスプレイ装置

Publications (2)

Publication Number Publication Date
JPH0290195A true JPH0290195A (ja) 1990-03-29
JP2572431B2 JP2572431B2 (ja) 1997-01-16

Family

ID=17079439

Family Applications (1)

Application Number Title Priority Date Filing Date
JP63241782A Expired - Lifetime JP2572431B2 (ja) 1988-09-27 1988-09-27 カラーディスプレイ装置

Country Status (1)

Country Link
JP (1) JP2572431B2 (ja)

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5716487A (en) * 1980-04-11 1982-01-27 Ampex Computer graphic system

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5716487A (en) * 1980-04-11 1982-01-27 Ampex Computer graphic system

Also Published As

Publication number Publication date
JP2572431B2 (ja) 1997-01-16

Similar Documents

Publication Publication Date Title
US4737772A (en) Video display controller
US6724435B2 (en) Method for independently controlling hue or saturation of individual colors in a real time digital video image
US4789854A (en) Color video display apparatus
JPH0290195A (ja) カラーディスプレイ装置
JPH06118920A (ja) 画像情報処理方法及び画像情報処理装置
KR100695798B1 (ko) 컬러 영상의 색역폭 변환 장치
EP0526989A2 (en) Display control device
JP2832962B2 (ja) 中間調表示回路
JPH0290196A (ja) カラーディスプレイ装置
JPH05204351A (ja) カラー画像表示方法
JP3721895B2 (ja) 画像変換方法
JPH03168797A (ja) 階調変換回路
JP4826022B2 (ja) 画像処理回路および画像処理システム
JP2650988B2 (ja) 画像表示装置
JP3270029B2 (ja) 画像再生装置及びそれを用いた携帯電子機器
JPH07117822B2 (ja) 表示装置
JPH03168795A (ja) カラー変換回路
JPH01177587A (ja) カラーディスプレイ装置
JPH03137694A (ja) 表示装置
JPH04328688A (ja) 画像処理装置
JPS63286891A (ja) 画像表示制御装置
JPH02284197A (ja) 中間調表示回路
JPH04298196A (ja) カラー画像情報圧縮表示方法
JPH0253096A (ja) 単色階調表示体制御装置
JPS6240582A (ja) 画像表示制御方式