JPH0278385A - 静止画処理回路 - Google Patents
静止画処理回路Info
- Publication number
- JPH0278385A JPH0278385A JP63228421A JP22842188A JPH0278385A JP H0278385 A JPH0278385 A JP H0278385A JP 63228421 A JP63228421 A JP 63228421A JP 22842188 A JP22842188 A JP 22842188A JP H0278385 A JPH0278385 A JP H0278385A
- Authority
- JP
- Japan
- Prior art keywords
- frame memory
- still image
- time
- circuit
- still
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 230000015654 memory Effects 0.000 claims abstract description 40
- 238000006243 chemical reaction Methods 0.000 abstract description 10
- 238000010586 diagram Methods 0.000 description 5
Landscapes
- Storing Facsimile Image Data (AREA)
- Compression Or Coding Systems Of Tv Signals (AREA)
- Processing Or Creating Images (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
〔産業上の利用分野〕
本発明は静止画処理回路に関し、特に静止画データの記
憶と再生に関するものである。
憶と再生に関するものである。
従来、静止画処理回路の記憶静止画は、一画面のみの静
止画か、または内容が著しく異なり且つ時間的に不連続
な複数の静止画であった。
止画か、または内容が著しく異なり且つ時間的に不連続
な複数の静止画であった。
従来の静止画処理回路を第3図に示す、同図において、
1はフレームメモリ、2は入力/出力制御回路、3はD
/A変換回路、4はA/D変換回路、5は画像信号切換
え回路、6は画像回路、7はシステム制御回路である。
1はフレームメモリ、2は入力/出力制御回路、3はD
/A変換回路、4はA/D変換回路、5は画像信号切換
え回路、6は画像回路、7はシステム制御回路である。
次に動作について説明する0画像回路6に入力された画
像信号aはシステム制御回路7の制御によりA/D変換
回路4でA/D変換されてデジタル画像信号となり、人
力/出力制御回路2を介してフレームメモリlに記憶さ
れる。フレームメモリ1に記憶されたデジタル画像信号
はシステム制御回路7の指令によりフレームメモリ1か
ら読み出され、入力/出力制御回路2を介してD/A変
換回路3でD/A変換されてアナログの画像信号となり
、この信号は画像信号切換え回路5を介して再生の画像
信号すとして出力される。
像信号aはシステム制御回路7の制御によりA/D変換
回路4でA/D変換されてデジタル画像信号となり、人
力/出力制御回路2を介してフレームメモリlに記憶さ
れる。フレームメモリ1に記憶されたデジタル画像信号
はシステム制御回路7の指令によりフレームメモリ1か
ら読み出され、入力/出力制御回路2を介してD/A変
換回路3でD/A変換されてアナログの画像信号となり
、この信号は画像信号切換え回路5を介して再生の画像
信号すとして出力される。
上述したように、従来の静止画処理回路の記憶静止画は
、一画面のみの静止画か、または内容が著しく異なり且
つ時間的に不連続な複数の静止画となっているので、必
要とする静止画の取り込みを時間的な遅延等により失敗
した場合などは、再度取り込みを行なうか、場合によっ
ては二度と取り込めない等の欠点があった。
、一画面のみの静止画か、または内容が著しく異なり且
つ時間的に不連続な複数の静止画となっているので、必
要とする静止画の取り込みを時間的な遅延等により失敗
した場合などは、再度取り込みを行なうか、場合によっ
ては二度と取り込めない等の欠点があった。
このような欠点を除去するために本発明は、画像信号を
A/D変換して記憶し、記憶した画像信号をD/A変換
して再生する静止画処理回路において、デジタル画像信
号を所定の間隔をおいて繰り返し静止画データとして記
憶する複数のフレームメモリと、このフレームメモリの
静止画データの書込み制御を行ない、かつ所望の時点で
複数のフレームメモリ内に記憶された静止画データの中
から所望の静止画データの読出し制御を行なうフレーム
メモリ制御回路とを設けるようにしたものである。
A/D変換して記憶し、記憶した画像信号をD/A変換
して再生する静止画処理回路において、デジタル画像信
号を所定の間隔をおいて繰り返し静止画データとして記
憶する複数のフレームメモリと、このフレームメモリの
静止画データの書込み制御を行ない、かつ所望の時点で
複数のフレームメモリ内に記憶された静止画データの中
から所望の静止画データの読出し制御を行なうフレーム
メモリ制御回路とを設けるようにしたものである。
〔作用〕
本発明による静止画処理回路においては、静止画取り込
みを時間的な遅れ等で失敗した場合でも、遅れ時間が記
憶静止画数×取り込み間隔の範囲内であれば、複数の静
止画の中から希望の静止画を選択できる。
みを時間的な遅れ等で失敗した場合でも、遅れ時間が記
憶静止画数×取り込み間隔の範囲内であれば、複数の静
止画の中から希望の静止画を選択できる。
第1図は、本発明による静止画処理回路の一実施例を示
す系統図である。同図において、AO〜Anはフレーム
メモリ、10は入力/出力制御回路、11はD/A変換
回路、12はA/D変換回路、13は画像信号切換え回
路、14は画像回路、15はシステム制御回路、16は
フレームメモリ制御回路、17は制御パネルである。
す系統図である。同図において、AO〜Anはフレーム
メモリ、10は入力/出力制御回路、11はD/A変換
回路、12はA/D変換回路、13は画像信号切換え回
路、14は画像回路、15はシステム制御回路、16は
フレームメモリ制御回路、17は制御パネルである。
次に動作について説明する。まず記憶動作について説明
する。画像回路14からの画像信号aをシステム制御回
路15の制御によりA/D変換回路12にてデジタルデ
ータ(デジタル画像信号)に変換し、フレームメモリ制
御回路16にて成る周期をおいてそのデジタルデータを
一画面ずつ各フレームメモリへ書き込む。成る時点で制
御パネル17により静止画を決定した場合は、各フレー
ムメモリへの書込み動作は停止し、その時点以前の複数
静止画データを記憶した状態となる。
する。画像回路14からの画像信号aをシステム制御回
路15の制御によりA/D変換回路12にてデジタルデ
ータ(デジタル画像信号)に変換し、フレームメモリ制
御回路16にて成る周期をおいてそのデジタルデータを
一画面ずつ各フレームメモリへ書き込む。成る時点で制
御パネル17により静止画を決定した場合は、各フレー
ムメモリへの書込み動作は停止し、その時点以前の複数
静止画データを記憶した状態となる。
次に、再生動作について説明する。制御パネル17によ
りフレームメモリ制御回路16へ制御信号を送り、フレ
ームメモリ制御回路16よりフレームメモリの制御を行
ない、各静止画データを読み出す。システム制御回路1
5からの制御によりD/A変換回路11にてデジタルデ
ータをアナログ画像信号に変換し、これにより静止画が
表示可能となる。その後、制御パネル17により順次他
の静止画画像信号が出力可能となる。
りフレームメモリ制御回路16へ制御信号を送り、フレ
ームメモリ制御回路16よりフレームメモリの制御を行
ない、各静止画データを読み出す。システム制御回路1
5からの制御によりD/A変換回路11にてデジタルデ
ータをアナログ画像信号に変換し、これにより静止画が
表示可能となる。その後、制御パネル17により順次他
の静止画画像信号が出力可能となる。
第2図は、画像信号aから静止画を選択した現時点より
過去の画像を静止画として選択したい場合の使用例を示
す説明図である。同図において、Toは静止画選択の現
時点を示す時刻であり、To−nΔtはそれより過去の
時刻である。nが多いほど過去に遡る。太線の静止画の
時刻7o−(n−1)Δtは選択したい静止画を一例と
して示したものである0時刻To nΔtの静止画B
nはフレームメモリAnに記憶された静止画であり、時
刻To (n 1)Δtの静止画B(n−1)はフ
レームメモリA(n−1)に記憶された静止画、時刻T
0−Δtの静止画はフレームメモリAIに記憶された静
止画B1、時刻T0の静止画はフレームメモリAOに記
憶された静止画BOである。点線の静止画は時刻T0か
ら見て未来の静止画であり、時刻T0+Δtの静止画は
T、−nΔtの静止画Bnと同様にフレームメモリAn
に記憶され、時刻To” (n+ 1)Δtの静止画は
Toの静止画BOと同様にフレームメモリAOに記憶さ
れる0時刻T0+ (n+2)Δを以降も同様である。
過去の画像を静止画として選択したい場合の使用例を示
す説明図である。同図において、Toは静止画選択の現
時点を示す時刻であり、To−nΔtはそれより過去の
時刻である。nが多いほど過去に遡る。太線の静止画の
時刻7o−(n−1)Δtは選択したい静止画を一例と
して示したものである0時刻To nΔtの静止画B
nはフレームメモリAnに記憶された静止画であり、時
刻To (n 1)Δtの静止画B(n−1)はフ
レームメモリA(n−1)に記憶された静止画、時刻T
0−Δtの静止画はフレームメモリAIに記憶された静
止画B1、時刻T0の静止画はフレームメモリAOに記
憶された静止画BOである。点線の静止画は時刻T0か
ら見て未来の静止画であり、時刻T0+Δtの静止画は
T、−nΔtの静止画Bnと同様にフレームメモリAn
に記憶され、時刻To” (n+ 1)Δtの静止画は
Toの静止画BOと同様にフレームメモリAOに記憶さ
れる0時刻T0+ (n+2)Δを以降も同様である。
このようにフレームメモリは順次書き替えられ、常時、
過去のn+1個分の静止画データを記憶する。
過去のn+1個分の静止画データを記憶する。
以上説明したように本発明による静止画処理回路は、複
数のフレームメモリとこれらを制御するフレームメモリ
制御回路とを設け、所望の時点以前の画像を複数の静止
画として記憶し、その静止画を選択し再生することによ
り、静止画取り込みを時間的な遅れ等で失敗した場合で
も、遅れ時間が記憶静止画数×取り込み間隔の範囲内で
あれば、複数の静止画の中から希望の静止画を選択する
ことができ、再度静止画を取り込み直す等の操作時間を
削減でき、また従来においては二度と取り込めないよう
な静止画の再生ができる効果がある。
数のフレームメモリとこれらを制御するフレームメモリ
制御回路とを設け、所望の時点以前の画像を複数の静止
画として記憶し、その静止画を選択し再生することによ
り、静止画取り込みを時間的な遅れ等で失敗した場合で
も、遅れ時間が記憶静止画数×取り込み間隔の範囲内で
あれば、複数の静止画の中から希望の静止画を選択する
ことができ、再度静止画を取り込み直す等の操作時間を
削減でき、また従来においては二度と取り込めないよう
な静止画の再生ができる効果がある。
第1図は本発明による静止画処理回路の一実施例を示す
系統図、第2図はその動作例を説明するための説明図、
第3図は従来の静止画処理回路を示す系統図である。 AO〜An・・・フレームメモリ、10・・・入力/出
力制御回路、11・・・D/A変換回路、12・・・A
/D変換回路、13・・・画像信号切換え回路、14・
・・画像回路、15・・・システム制御回路、16・・
・フレームメモリ制御回路、17・・・制御パネル。 特許出願人 日本電気株式会社 静岡日本電気株式会社
系統図、第2図はその動作例を説明するための説明図、
第3図は従来の静止画処理回路を示す系統図である。 AO〜An・・・フレームメモリ、10・・・入力/出
力制御回路、11・・・D/A変換回路、12・・・A
/D変換回路、13・・・画像信号切換え回路、14・
・・画像回路、15・・・システム制御回路、16・・
・フレームメモリ制御回路、17・・・制御パネル。 特許出願人 日本電気株式会社 静岡日本電気株式会社
Claims (1)
- 画像信号をA/D変換して記憶し、記憶した画像信号を
D/A変換して再生する静止画処理回路において、デジ
タル画像信号を所定の間隔をおいて繰り返し静止画デー
タとして記憶する複数のフレームメモリと、このフレー
ムメモリの静止画データの書込み制御を行ない、かつ所
望の時点で前記複数のフレームメモリ内に記憶された静
止画データの中から所望の静止画データの読出し制御を
行なうフレームメモリ制御回路とを備えたことを特徴と
する静止画処理回路。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP63228421A JPH0278385A (ja) | 1988-09-14 | 1988-09-14 | 静止画処理回路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP63228421A JPH0278385A (ja) | 1988-09-14 | 1988-09-14 | 静止画処理回路 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPH0278385A true JPH0278385A (ja) | 1990-03-19 |
Family
ID=16876211
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP63228421A Pending JPH0278385A (ja) | 1988-09-14 | 1988-09-14 | 静止画処理回路 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPH0278385A (ja) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2008511807A (ja) * | 2004-09-14 | 2008-04-17 | ヒョン ヨン,ジュン | 電子式バルブ開閉装置 |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS6242685A (ja) * | 1985-08-20 | 1987-02-24 | Teac Co | 映像信号再生装置 |
JPS62139484A (ja) * | 1985-12-12 | 1987-06-23 | Nec Corp | 静止画像伝送装置 |
-
1988
- 1988-09-14 JP JP63228421A patent/JPH0278385A/ja active Pending
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS6242685A (ja) * | 1985-08-20 | 1987-02-24 | Teac Co | 映像信号再生装置 |
JPS62139484A (ja) * | 1985-12-12 | 1987-06-23 | Nec Corp | 静止画像伝送装置 |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2008511807A (ja) * | 2004-09-14 | 2008-04-17 | ヒョン ヨン,ジュン | 電子式バルブ開閉装置 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4763208A (en) | Playback apparatus in electronic still camera system | |
JPH0681304B2 (ja) | 方式変換装置 | |
EP0510968B1 (en) | An image memorizing device | |
US5452022A (en) | Image signal storage device for a still video apparatus | |
US5438376A (en) | Image processing apparatus and image reception apparatus using the same | |
US6490407B2 (en) | Recording and reproduction of mixed moving and still images | |
JPH0278385A (ja) | 静止画処理回路 | |
JPS6255758B2 (ja) | ||
JPH10322665A (ja) | Gopデータの反復読出し制御方法および装置 | |
JPS6028389A (ja) | 静止画像再生装置 | |
US5491560A (en) | Apparatus for and method of recording high resolution image, and apparatus for and method of reproducing the same | |
JP3038852B2 (ja) | 静止画像復号装置 | |
JPH07248749A (ja) | 画像表示装置 | |
JPS63175583A (ja) | 複数入力画像編集記録方式 | |
JP2753010B2 (ja) | 動画像表示方式 | |
JP3141421B2 (ja) | 画像記憶装置 | |
JP3303979B2 (ja) | 画像再生装置 | |
JP3146772B2 (ja) | デジタル信号処理回路 | |
KR960011736B1 (ko) | 영상신호 저장 및 기록장치 | |
JPS63245079A (ja) | 画像取り込み再生装置 | |
JPH09224221A (ja) | スロー再生装置 | |
JP3165500B2 (ja) | 画像情報検索装置 | |
JP2527020B2 (ja) | デジタル式テレビ信号記録装置 | |
JP2693848B2 (ja) | ディジタルオーディオテープレコーダの再生信号モニタ方法 | |
JPH06225263A (ja) | 静止画再生装置 |