JPH0256129A - 多重化方式 - Google Patents

多重化方式

Info

Publication number
JPH0256129A
JPH0256129A JP20785288A JP20785288A JPH0256129A JP H0256129 A JPH0256129 A JP H0256129A JP 20785288 A JP20785288 A JP 20785288A JP 20785288 A JP20785288 A JP 20785288A JP H0256129 A JPH0256129 A JP H0256129A
Authority
JP
Japan
Prior art keywords
speed
low
signal
synchronization signal
speed device
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP20785288A
Other languages
English (en)
Inventor
Yoshihiro Naka
中 義弘
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP20785288A priority Critical patent/JPH0256129A/ja
Publication of JPH0256129A publication Critical patent/JPH0256129A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Time-Division Multiplex Systems (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明は、複数の低速のディジタル信号を高速のディジ
タル信号に多重化する多重化装置の位相調整に利用する
〔概要〕
本発明は、複数の低速のディジタル信号を高速のディジ
タル信号に多重化する多重化方式において、 高速装置から低速装置に同期信号を送り、高速装置は各
低速装置から返送される同期信号から各低速装置ごとに
位相調整を行って多重化回路へ入力するディジタル信号
の位相を同期信号に同期させて多重化することにより、 多重化装置と低速装置とを共通の同期信号で動作させな
がら多重化装置と低速装置間を任意の線長とすることが
できるようにするものである。
〔従来の技術〕
従来、複数のディジタル信号を多重化する場合、スタッ
フピットを挿入するスタッフ回路を用いる非同期方式や
、低速装置と高速装置間の信号線の線長を調整して位相
を調整する方式がとられていた。
第4図にスタッフ回路を用いる従来の非同期多重化方式
を示す。
ここで、高速装置1は、この高速装置1に接続された低
速ディジタル信号を生成する低速装置21.22.23
で生成したディジタル信号を多重化して高速ディジタル
信号10を出力するものである。
各低速装置21.22.23は、それぞれ各低速装置ご
との同期信号発生回路41.42.43と低速信号生成
手段61.62.63とを備え、同期信号発生回路41
.42.43で発生した同期信号により、低速のディジ
タル信号を低速ディジタル信号線71.72.73を介
して高速装置1に送る。また、同時に各低速ディジタル
信号の同期タイミングをとるための低速同期信号を上記
低速ディジタル信号と位相が同じになるようにして同期
信号線81.82.83を介して高速装置1に送る。
高速装置1は、多重化回路3と、高速装置Tの同期信号
発生器4と、接続される低速装置にそれぞれ対応して設
けられるスタッフ回路91.92.93を備える。
各低速装置21.22.23から低速ディジタル信号を
伝送する低速ディジタル信号線71.72.73と、同
期信号線81.82.83とは、その低速同期信号と低
速ディジタル信号との位相が同じになるように、その信
号線の線長を同長となるようにし、それぞれの各低速装
置21.22.23に対応して設けられた高速装置のス
タッフ回路91.92.93に接続され、低速ディジタ
ル信号の書き込みが行われる。
高速装置1の各スタッフ回路91.92.93に書き込
まれた低速ディジタル信号は、高速装置1の内の同期信
号発生器4からの同期信号に同期して読み出される。こ
のとき、同期信号線81.82.83で送られてくる各
低速装置21.22.23の同期信号より高速装置1の
同期信号発生器4の同期信号の方をやや速めにして、低
速ディジタル信号にずれが生じたときこのスタッフ回路
91.92.93でスタッフビットを挿入して多重化回
路3で多重化する。
このため、高速装置1から出力される高速ディジタル信
号は、低速ディジタル信号線71.72.73で伝送さ
れる低速ディジタル信号を加算した信号速度より速くな
る。
この高速ディジタル信号を多重分離する場合には、相手
側装置の多重分離装置にデススタッフ回路を設け、スタ
ッフビットを抜き取って、もとのディジタル信号に戻す
次に第5図に高速装置からの同期信号を用い、信号線長
を同じにして位相調整を行う方式を示す。
この方式では、各低速装置21.22.23と、高速装
置1とはともに高速装置1内の同期信号発生器4の同期
信号によって同期をとる。この場合、各低速ディジタル
信号線71と同期信号線81、同じく低速ディジタル信
号線72と同期信号線82、低速ディジタル信号線73
と同期信号線83とのそれぞれについて、高速装置1内
の多重化回路3との接続点でディジタル信号と同期信号
の位相が一致するように各信号線の線長を調整する。
〔発明が解決しようとする問題点〕
この従来の多重化方式のうち、スタッフ回路を用いて多
重化する方式では、送信側高速装置にスタッフ回路を、
受信側高速装置にはデスタッフ回路を設ける必要があり
、この回路の構成はエラスチックメモリやスタッフピッ
ト発生回路等を必要としてその回路構成が複雑であるう
えに高速で動作させなければならない問題があった。ま
た、必ず、高速装置内の同期信号のほうが低速装置内の
同期信号より速い必要があるため、両装置ともに同一の
同期信号で動作させることができない欠点があった。
さらに、信号線長を調整して位相調整を行う方式では、
信号線の線長が一定の範囲で決められ、その選択範囲が
限られるので、低速装置と高速装置の配置に制約が生ず
る欠点があり、また、同期信号に対応する線長の割り出
しが難しい欠点があった。
本発明は、上述した従来の多重化方式の欠点を解決する
もので、低速装置と高速装置とを共通の同期信号で動作
させ、任意の信号線長によって、低速装置からのディジ
タル信号を高速装置で多重化することができる多重化方
式を提供することを目的とする。
〔問題点を解決するための手段〕
本発明は、ディジタル信号を生成する複数の低速装置と
、この複数の低速装置に接続され、複数の低速装置から
人力されるディジタル信号を一つのディジタル信号に多
重化する高速装置とを備えた多重化方式において、 上記各低速装置には、上記高速装置から送られてきた同
期信号に同期して生成した低速ディジタル信号を送出す
る手段と、上記高速装置から送られてきた同期信号を参
照信号として上記高速装置に返送する手段とを備え、上
記高速装置には、複数のディジタル信号を多重化する手
段と、同期信号生成手段と、各低速装置対応に設けられ
、接続された上記各低速装置から返送される参照信号に
応じて上記同期信号生成手段で生成された同期信号の位
相を調整して上記各低速装置に送出する手段とを備えた
ことを特徴とする。
〔作用〕
高速装置から低速装置へ送られる同期信号は、位相調整
回路で位相調整を行って低速装置に送られ、低速装置は
、高速装置から送られた同期信号に同期して低速ディジ
タル信号を高速装置に送り、合わせて同期信号を参照信
号として高速装置に返送する。
高速装置は、各低速装置から返送された参照信号をもと
に各低速装置からの低速ディジタル信号の位相の遅延を
求め、多重化回路に人力する同期信号とディジタル信号
の位相が一致するように、位相調整回路でそれぞれの低
速装置に送る同期信号の位相を調整する。
〔実施例〕
以下図面を参照して本発明実施例を説明する。
第1図は、本発明一実施例の多重化方式を説明する図で
、低速のディジタル信号を生成する低速装置21.22
.23と、この低速装置21.22.23から伝送され
てディジタル信号を高速のディジタル信号10に多重化
する多重化回路3を備えた高速装置を備える。そして、
各低速装置21.22.23と高速装置1は共に高速装
置1内の同期信号発生器4の同期信号によって同期をと
り、各低速装置21.22.23の同期信号の位相調整
を高速装置1に各低速装置21.22.23に対応して
それぞれ設けられた位相調整回路51.52.53によ
り行う構成である。
この高速装置1内の一つの低速装置21に対応する位相
調整回路51の構成を第2図に示す。
この第2図に示す位相調整回路51に入力する同期信号
201、出力される位相調整された同期信号201、低
速装置21から返送された同期参照信号203のタイム
チャートを第3図に示す。
次に本実施例多重化方式におけるディジタル信号の多重
化動作を第3図のタイムチャートを参照して説明する。
高速装置1の同期信号発生器4からの同期信号は、高速
装置1内で低速装置21に対応する位相調整回路51、
低速装置22に対応する位相調整回路52、低速装置2
3に対応する位相調整回路53とによりそれぞれ位相調
整が行われて各低速装置21.22.23に送られる。
各低速装置21.22.23は受信した同期信号をディ
ジタル信号を送信することに用いるとともに、高速装置
l内の各低速信号に対応した位相調整回路51.52.
53に参照信号として参照信号線111.112.11
3によって返送する。
各位相調整回路51.52.53はそれぞれ各低速装置
21.22.23から受信した参照信号をもとに各低速
装置へ送る同期信号の遅延時間を決定する。
この結果、低速ディジタル信号線71と同期信号線81
と参照信号線111、同様に低速ディジタル信号線72
と同期信号線82と参照信号線112、低速ディジタル
信号線73と同期信号線83と参照信号線113とがそ
れぞれ同じ線長であれば、高速装置1内の多重化回路3
の接続点における同期信号と低速ディジタル信号の位相
とを合わせることができる。
この動作をさらに、第2図とこれに対応した第3図のタ
イムチャートで説明する。
低速信号生成手段61は、同期信号線81を通して高速
装置1から受信した同期信号に同期して低速ディジタル
信号線71にディジタル信号を送出する。
このため、低速ディジタル信号は、同期信号線81の遅
延時間と低速ディジタル信号線71による装置間遅延時
間の和、すなわち2τ分だけ遅れて多重化回路3に届く
この装置間遅延時間τは、信号線の線長に依存するが、
この遅延時間は同期信号線81での遅延時間と参照信号
線111での遅延時間の和、2τで知ることができる。
このため、位相調整回路51は、低速装置21からの低
速ディジタル信号の遅延時間を補い、多重化回路3の人
力点で入力ディジタル信号と同期信号に位相が一致する
ように高速装置から低速装置へ転送する同期信号の位相
を2τ進むように設定する。
すなわち、第3図のタイムチャートに示すように、同期
信号発生器4より人力された同期信号201をもとに同
期信号出力202を出力し、低速装置21より返送され
てきた参照信号203 と同期信号入力201との位相
が一致するように、同期信号線81に出力する同期信号
出力202を遅延時間Tだけ遅らせて送信する。
このようにすることにより、高速装置1の多重化回路3
における低速ディジタル信号と同期信号の入力位相を一
致させることができる。
〔発明の効果〕
上述のように本発明を構成することにより、本発明は、
低速装置、高速装置ともに共通の同期信号で動作させる
ことが可能である。
また、低速装置および高速装置との接続は、低速ディジ
タル信号、同期信号、参照信号の各信号線長を同一にす
るだけで任意の線長にすることができる。
さらに、同期信号の位相調整回路は、比較的簡単な位相
遅延回路を用いることで実現できるので、低速装置と高
速装置との同期信号の位相調整も安価な構成で行うこと
が可能である。
【図面の簡単な説明】
第1図は本発明一実施例の多重化方式を説明するブロッ
ク図。 第2図は実施例の部分構成を示す図。 第3図は第2図の構成における動作タイムチャート。 第4図および第5図は従来例の構成を示すブロック図。 1・・・高速装置、3・・・多重化回路、4・・・同期
信号発生器、21.22.23・・・低速装置、51.
52.53・・・位相調整回路、61.62.63・・
・低速信号生成手段、91.92.93・・・スタッフ
回路。 特許出願人日本電気株式会社、7 、JL−1 代理人 弁理士 井 出 直 孝−9 芙詣例構久図 に 1 図 夷交例部分翫明圓 烹 2 口 従来例 菖 4 口 実鞄例友形図 肩 3 M 従来例 菖 5 口

Claims (1)

  1. 【特許請求の範囲】 1、ディジタル信号を生成する複数の低速装置と、この
    複数の低速装置に接続され、複数の低速装置から入力さ
    れるディジタル信号を一つのディジタル信号に多重化す
    る高速装置と を備えた多重化方式において、 上記各低速装置には、 上記高速装置から送られてきた同期信号に同期して生成
    した低速ディジタル信号を送出する手段と、 上記高速装置から送られてきた同期信号を参照信号とし
    て上記高速装置に返送する手段とを備え、 上記高速装置には、 複数のディジタル信号を多重化する手段と、同期信号生
    成手段と、 各低速装置対応に設けられ、接続された上記各低速装置
    から返送される参照信号に応じて上記同期信号生成手段
    で生成された同期信号の位相を調整して上記各低速装置
    に送出する手段と を備えたことを特徴とする多重化方式。
JP20785288A 1988-08-22 1988-08-22 多重化方式 Pending JPH0256129A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP20785288A JPH0256129A (ja) 1988-08-22 1988-08-22 多重化方式

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP20785288A JPH0256129A (ja) 1988-08-22 1988-08-22 多重化方式

Publications (1)

Publication Number Publication Date
JPH0256129A true JPH0256129A (ja) 1990-02-26

Family

ID=16546592

Family Applications (1)

Application Number Title Priority Date Filing Date
JP20785288A Pending JPH0256129A (ja) 1988-08-22 1988-08-22 多重化方式

Country Status (1)

Country Link
JP (1) JPH0256129A (ja)

Similar Documents

Publication Publication Date Title
US6628679B1 (en) SERDES (serializer/deserializer) time domain multiplexing/demultiplexing technique
US5666351A (en) Method for disassembling and assembling frame structures containing pointers
JPH0693667B2 (ja) 同期多重方式
GB2216366A (en) Timing generator
KR950019570A (ko) 프레임 위상 정렬기
JPH0256129A (ja) 多重化方式
US4736372A (en) Method and apparatus of transmission for a digital signal
US5517493A (en) Line setting and phase adjusting apparatus for synchronous multiplex communications
KR100460514B1 (ko) 에스디에이취 전송장치
JPH02306734A (ja) 多重化装置
JPH08265286A (ja) 同期信号源選択方式
KR100298316B1 (ko) 전송시스템을구성하는응용주문형집적회로의클럭생성장치
JP3119956B2 (ja) 多重クロック伝送方法および装置
KR100313141B1 (ko) 다중화전송회로
JP3165117B2 (ja) サブレートの非同期信号の多重化方法と送信装置及び 受信装置
JP2655487B2 (ja) 多重化システム
JPH0834461B2 (ja) フレ−ムアライナ回路
KR0152724B1 (ko) E1-ds3 다중/역다중 장치
KR970004490A (ko) 디지탈 전송시스템의 다중화/역다중화 장치
KR19990042556A (ko) 동기 클럭 발생 장치
KR100201332B1 (ko) 동기식 다중화장치에서 vc1 자국 루프백회로
KR100315891B1 (ko) 광전송장치의 데이터 처리회로
JPH05218996A (ja) 多重化装置
JP3005997B2 (ja) 同期多重方式
JPS6172443A (ja) デイジタル多重化伝送システムの同期方式