JPH02306401A - 2端子薄膜磁気ヘッド用記録回路 - Google Patents

2端子薄膜磁気ヘッド用記録回路

Info

Publication number
JPH02306401A
JPH02306401A JP12740789A JP12740789A JPH02306401A JP H02306401 A JPH02306401 A JP H02306401A JP 12740789 A JP12740789 A JP 12740789A JP 12740789 A JP12740789 A JP 12740789A JP H02306401 A JPH02306401 A JP H02306401A
Authority
JP
Japan
Prior art keywords
recording current
recording
circuit
overshoot
terminal thin
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP12740789A
Other languages
English (en)
Inventor
Hiroaki Ueno
博秋 上野
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujitsu Ltd
Original Assignee
Fujitsu Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu Ltd filed Critical Fujitsu Ltd
Priority to JP12740789A priority Critical patent/JPH02306401A/ja
Publication of JPH02306401A publication Critical patent/JPH02306401A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Digital Magnetic Recording (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 [概要] 磁気記録再生に使用する2端子薄膜磁気ヘッドに記録電
流を与える記録回路に関し、 記録電流値が変化してもオーバーシュート率を一定にす
ること、すなわちヘッド位置に依存することなくオーバ
ーシュート率の最適化を行なうことで、記録再生特性の
向上を図る2端子薄膜磁気ヘッド用記録回路を提供する
ことを目的とし、2端子薄膜ヘッドに記録電流を流す記
録電流増幅部と、該記録電流増幅部に記録電流を供給す
る記録電流供給回路と、記録電流を切り換える記録電流
切換回路と、入力信号のレベル変換を行ない前記記録電
流増幅部を制御するレベル変換部と、を備えた2端子薄
膜磁気ヘッド用記録回路において、前記記録電流切換回
路により所定の抵抗値に切り換えるオーバーシュート制
御回路を前記2端子薄膜ヘッドに並列に設けるように構
成した。
[産業上の利用分野] 本発明は、磁気記録再生に使用する2端子薄膜磁気ヘッ
ドに記録電流を与える記録回路に関する。
近年、磁気記録装置の高速転送化に伴い、2端子薄膜ヘ
ッドが使用されてきている。この磁気記録装置では、ヘ
ッド位置による記録再生特性の違いから記録電流値をヘ
ッド位置によって多段階に切り換えている。すなわち、
ヘッドの浮上量かへ・ラド位置によって異なるので、同
じ特性とするために、記録電流値を変えている。しかし
、2端子薄膜磁気ヘッドを用いた磁気記録では一般に記
録電流を変化させた場合、電流波形にオーバーシュート
が発生し、そのオーバーシュート率は記録電流値によっ
て大きく異なる。このため、ある電流値で最適オーバー
シュニド率に設定すると、その他の電流値に変化させる
と、オーバーシュート率も変動してしまい最適オーバー
シュート率ではなくなってしまう。そのため、どの記録
電流値においても最適オーバーシュート率とするために
は記録電流値に応じてオーバーシュートを制御する必要
がある。
[従来の技術] 従来の2端子薄膜磁気ヘッド用記録回路としては、例え
ば第5図に示すようなものがある。
第5図において、フリップフロップ1からの2種の相対
するデジタル信号は、第ルベル変換部2によってレベル
変換される。この第ルベル変換部2からの2種の出力信
号は第2レベル変換部3によってレベル変換され、記録
電流増幅部4の4つのトランジスタTri 〜T+4を
0N−OFFさせる信号を出力する。この4種の出力信
号によって記録電流増幅部4の4個のトランジスタT+
1〜Tt4は0N−OFFされ、2端子薄膜磁気ヘッド
9を流れる記録電流の方向は切り換わる。また、記録電
流は記録電流供給回路6より供給され、その記録電流値
は記録電流切換回路8によって多段階に切り換えられる
。なお、定電流源5は第2レベル変換部3に電流を供給
する。
2端子薄膜磁気ヘッド9を流れる記録電流の波形は、例
えば記録電流値が50mAのときは第3図のAで示され
、また記録電流値が30mAのときは、第3図のBで示
される。
[発明が解決しようとする課題] しかしながら、このような従来の2端子薄膜磁気ヘッド
用記録回路にあっては、ヘッド位置による記録再生特性
の違いから記録電流値をヘッドの位置によって多段階に
切り換えているため、ヘッド位置によって記録電流値が
変化し、第4図の曲線Eに示すように、オーバーシュー
ト率も大幅に変化していた。その結果、ヘッド位置によ
ってオーバーシュート率が最適な場合とそうではない場
合が起こり、記録再生特性が悪化するという問題点があ
った。
本発明は、このような従来の問題点に鑑みてなされたも
のであって、記録電流値が変化してもオーバーシュート
率を一定にすること、すなわちヘッド位置に依存するこ
となくオーバーシュート率の最適化を行なうことで、記
録再生特性の向上を図る2端子薄膜磁気ヘッド用記録回
路を提供することを目的としている。
[課題を解決するための手段] 第1図は本発明の基本構成図である。
第1図において、4は2端子薄膜ヘッド9に記録電流を
流す記録電流増幅部、6は該記録電流増幅部4に記録電
流を供給する記録電流供給回路、8は記録電流を切り換
える記録電流切換回路、3Aは入力信号のレベル変換を
行ない前記記録電流増幅部4を制御するレベル変換部、
7は前記2端子薄膜ヘッドに並列に設けられ、前記記録
電流切換回路8により所定の抵抗値に切り換えるオーバ
ーシュート制御回路である。
[作用] 本発明においては、2端子薄膜磁気ヘッドに流す記録電
流値を記録電流切換回路により切り換えるときは、2端
子薄膜磁気ヘッドに並列に接続されているオーバーシュ
ート制御回路の抵抗値を所定値、すなわちオーバーシュ
ート率が最適となる抵抗値に切り換える。
したがって、どの記録電流値においても最適オ−バーシ
ュート率とすることができ、ヘッド位置によりオーバー
シュート率が変化しない。その結果、記録再生特性の向
上を図′ることができる。
[実施例コ 以下、本発明の実施例を図面に基づいて説明する。
第2図〜第4図は本発明の一実施例を示す図である。
まず、構成を説明すると、第2図において、1はフリッ
プフロップであり、フリップフロップ1には上位制御装
置からの制御信号が入力する。2は第2レベル変換部で
あり、第ルベル変換部2はフリップフロップ1からの2
種の相対するデジタル信号のレベル変換を行なう。
第ルベル変換部2からの2種の出力信号は、第2レベル
変換部3によりレベル変換が行なわれる。第2レベル変
換部3はトランジスタTr5. Tr6およびバイアス
設定用の抵抗R1〜R4により構成されており、記録電
流増幅部4の4つのトランジスタT+1〜Tr4をオン
、オフさせる信号を出力する。5は定電流源であり、定
電流源5は第2レベル変換部3に電流を供給する。第ル
ベル変換部2および第2レベル変換部3が全体としてレ
ベル変換部3Aを構成している。
記録電流増幅部4は4つのトランジスタTtl〜Tτ4
およびオーバーシュート抑制用抵抗R5,R6を有し、
トランジスタTrl”T+4のオン、オフにより2端子
薄膜磁気ヘッド9を流れる記録電流の方向を切り換える
。2端子薄膜磁気ヘッド9は2端子を有し、ICにより
薄膜に形成されるコイルで、記録電流の流れの切り換え
により図外の媒体にデータを書き込む。
6は記録電流供給回路であり、記録電流供給回路6は記
録電流を記録電流増幅部4に供給する。
記録電流供給回路6が供給する記録電流値11〜I3は
記録電流切換回路8によって多段階に切り換えられる。
記録電流値11〜I3を切り換えるのは、ヘッド位置に
より記録再生特性の違いがあるからであり、切り換えに
より記録再生特性を同一にしている。
7は2端子薄膜磁気ヘッド9に並列に接続されたオーバ
ーシュート制御回路であり、オーバーシュート制御回路
9は、3つのスイッチ7A〜7Cと抵抗R7〜R9によ
り構成されている。スイッチ7A〜7Cは、記録電流切
換回路8にそれぞれ接続されており、記録電流切換回路
8が記録電流値■1に切り換えるとき、スイッチ7Aを
閉じ、記録電流値I2に切り換えるとき、スイッチ7B
を閉じ、記録電流値I3に切り換えるとき、スイッチ7
Cを閉じる。スイッチ7A〜7Cを閉じることにより記
録電流は抵抗R7〜R9に流れる。
抵抗R7〜R9の抵抗値はその設定記録電流値11〜■
3のオーバーシュート率が最適となるような値となって
いる。なお、オーバーシュート率%は記録電流値をa1
オーバーシュート率をbとすると、b/a×100で表
わすことができる。
次に動作を説明すると。
フリップフロップ1からの2種の相対するデジタル信号
は、第ルベル変換部2によりレベル変換され、2種の出
力信号が第2レベル変換部3に入力する。これにより、
第2レベル変換部3のトランジスタTr6がオン、トラ
ンジスタTr5がオフとなる。同時に記録電流増幅部4
のトランジスタTriおよびトランジスタT+4がとも
にオン、トランジスタTr2およびトランジスタTr3
がともにオフとなり、端子薄膜磁気ヘッド9には矢印G
で示すような記録電流が流れる。次に、第ルベル変換部
2より出力される2種の出力信号が反転すると、トラン
ジスタTr5.  Tr3.  Tr2がオン、トラン
ジスタTr6. Tri、  Tr4がオフとなり、前
記とは逆方向に矢印Hで示す記録電流が2端子薄膜磁気
ヘッド9に流れる。
記録電流値11〜I3は記録電流切換回路8により切り
換えられ、記録電流供給回路6から記録電流増幅部4に
供給される。ここで、記録電流値が60mAのとき、2
端子薄膜磁気ヘッド9を流れる記録電流の波形を第3図
のCに、記録電流値が30mAのとき、2端子薄膜磁気
ヘッド9を流れる記録電流の波形を第3図のDに、それ
ぞれ示す。
記録電流値11〜I3の切り換えにより、スイッチ7A
〜7Cが閉じられ、記録電流値が11のときは、抵抗R
7に、記録電流値が12のときは、抵抗R8に、記録電
流値が13のときは、抵抗R9に、記録電流がそれぞれ
流れる。
抵抗R7〜R9の抵抗値は設定記録電流値11〜I3に
よりオーバーシュート率が最適となるように設定されて
おり、第4図のFに示すように、オーバーシュート率は
記録電流値に対して常に最適な値(10%)となる。
[発明の効果] 以上説明してきたように、本発明によれば、記録電流値
を切り換えたとき、所定の抵抗値とするオーバーシュー
ト制御回路を2端子薄膜磁気ヘッドに並列に設けたため
、オーバーシュート率を記録電流値に依存しないように
することができるので、記録電流値によるオーバーシュ
ート率の最適化を行なうことができ、記録再生特性の向
上を図ることできる。
【図面の簡単な説明】
第1図は本発明の基本構成図、 第2図は本発明の一実施例を示す図、 第3図は記録電流波形を示す図、 第4図は記録電流値に対するオーバーシュート率を示す
グラフ、 第5図は従来例を示す図である。 図中、 1・・・フリップフロップ、 2・・・第2レベル変換部、 3・・・第2レベル変換部、 3A・・・レベル変換部、 4・・・記録電流増幅部、 5・・・定電流源、 6・・・記録電流供給回路、 7・・・オーバーシュート回路、 7A〜7C・・・スイッチ、 8・・・記録電流切換回路、 9・・・2端子薄膜磁気ヘッド、 Tri〜T+6・・・トランジスタ、 R1−R9・・・抵抗、 ■1〜■3・・・記録電流値。

Claims (1)

    【特許請求の範囲】
  1. 2端子薄膜ヘッド(9)に記録電流を流す記録電流増幅
    部(4)と、該記録電流増幅部(4)に記録電流を供給
    する記録電流供給回路(6)と、記録電流を切り換える
    記録電流切換回路(8)と、入力信号のレベル変換を行
    ない前記記録電流増幅部(4)を制御するレベル変換部
    (3A)と、を備えた2端子薄膜磁気ヘッド用記録回路
    において、前記記録電流切換回路(8)により所定の抵
    抗値に切り換えるオーバーシュート制御回路(7)を前
    記2端子薄膜ヘッド(9)に並列に設けたことを特徴と
    する2端子薄膜磁気ヘッド用記録回路。
JP12740789A 1989-05-19 1989-05-19 2端子薄膜磁気ヘッド用記録回路 Pending JPH02306401A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP12740789A JPH02306401A (ja) 1989-05-19 1989-05-19 2端子薄膜磁気ヘッド用記録回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP12740789A JPH02306401A (ja) 1989-05-19 1989-05-19 2端子薄膜磁気ヘッド用記録回路

Publications (1)

Publication Number Publication Date
JPH02306401A true JPH02306401A (ja) 1990-12-19

Family

ID=14959219

Family Applications (1)

Application Number Title Priority Date Filing Date
JP12740789A Pending JPH02306401A (ja) 1989-05-19 1989-05-19 2端子薄膜磁気ヘッド用記録回路

Country Status (1)

Country Link
JP (1) JPH02306401A (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0944807A (ja) * 1995-07-27 1997-02-14 Nec Corp 磁気記録装置及び磁気記録方法
WO2006049635A1 (en) * 2004-10-28 2006-05-11 Agere Systems Inc. Methods and apparatus for controlling write driver current

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5720905A (en) * 1980-07-15 1982-02-03 Nec Corp Recording amplifier for two-terminal thin-film magnetic head
JPS5750311A (en) * 1980-09-11 1982-03-24 Nec Corp Recording amplifier for two-terminal thin-film magnetic head
JPS63220402A (ja) * 1987-03-06 1988-09-13 Rohm Co Ltd 磁気ヘツドの書き込み時ダンピング回路

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5720905A (en) * 1980-07-15 1982-02-03 Nec Corp Recording amplifier for two-terminal thin-film magnetic head
JPS5750311A (en) * 1980-09-11 1982-03-24 Nec Corp Recording amplifier for two-terminal thin-film magnetic head
JPS63220402A (ja) * 1987-03-06 1988-09-13 Rohm Co Ltd 磁気ヘツドの書き込み時ダンピング回路

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0944807A (ja) * 1995-07-27 1997-02-14 Nec Corp 磁気記録装置及び磁気記録方法
WO2006049635A1 (en) * 2004-10-28 2006-05-11 Agere Systems Inc. Methods and apparatus for controlling write driver current

Similar Documents

Publication Publication Date Title
EP0600706B1 (en) Voice coil driver with variable gain in seek and track-follow modes
US5550502A (en) Control circuit and method for thin film head writed river
JP3257886B2 (ja) 磁気抵抗効果型ヘッド用信号再生回路
EP0344958A1 (en) Head driving circuit
JPS6325803A (ja) 磁気記録回路
EP0834871B1 (en) Circuitry and method for current sensing in a voice coil driver
JPH02306401A (ja) 2端子薄膜磁気ヘッド用記録回路
US5834952A (en) Open-loop current mode biasing scheme for MR head
US7038870B2 (en) Data storage device, data write method, and program
US5995311A (en) Head switch sequence to protect magneto-resistive (MR) head
JPH02132304U (ja)
JPS59139120A (ja) 磁気記録装置
JPS59154614A (ja) 電流駆動回路
JPH0660337A (ja) 磁気抵抗素子駆動回路
JP2806669B2 (ja) 磁気記録駆動回路
JPS6363961B2 (ja)
JPH07244804A (ja) 磁気記録再生装置
JPH07169003A (ja) 磁気抵抗効果型ヘッド用信号再生回路
JPS6052904A (ja) 書込増幅回路
JP3731988B2 (ja) ディスクドライブのヘッドを位置決めするボイスコイルへ駆動電流を供給する方法および回路
JP3344001B2 (ja) ディジタル記録再生装置
JP2543942Y2 (ja) 磁気記録再生回路
JPS6326445B2 (ja)
JPH03185605A (ja) 記録電流駆動回路のヘッド端子電位制御方法およびその回路
JPH0887706A (ja) 磁気記録用書込回路および磁気記録装置