JPH02281975A - 半導体レーザ光量制御信号生成装置 - Google Patents
半導体レーザ光量制御信号生成装置Info
- Publication number
- JPH02281975A JPH02281975A JP10409289A JP10409289A JPH02281975A JP H02281975 A JPH02281975 A JP H02281975A JP 10409289 A JP10409289 A JP 10409289A JP 10409289 A JP10409289 A JP 10409289A JP H02281975 A JPH02281975 A JP H02281975A
- Authority
- JP
- Japan
- Prior art keywords
- semiconductor laser
- laser light
- control signal
- converter
- analog
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 239000004065 semiconductor Substances 0.000 title claims abstract description 43
- 230000007274 generation of a signal involved in cell-cell signaling Effects 0.000 claims description 3
- 230000000630 rising effect Effects 0.000 abstract description 6
- 238000000034 method Methods 0.000 abstract description 5
- 238000006243 chemical reaction Methods 0.000 abstract description 4
- 230000004304 visual acuity Effects 0.000 abstract 1
- 238000010586 diagram Methods 0.000 description 2
- 230000001052 transient effect Effects 0.000 description 2
- 230000000694 effects Effects 0.000 description 1
Landscapes
- Semiconductor Lasers (AREA)
- Dot-Matrix Printers And Others (AREA)
- Laser Beam Printer (AREA)
- Exposure Or Original Feeding In Electrophotography (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
〔産業上の利用分野〕
本発明は半導体レーザの光量を制御するためのアナログ
信号を生成する半導体レーザ光量制御信号生成装置に関
する。
信号を生成する半導体レーザ光量制御信号生成装置に関
する。
半導体レーザはその順方向電流を変化させることによっ
てそのレーザ光出力強度を高速に変調することができる
ので、レーザプリンタ等の光源として多用されている。
てそのレーザ光出力強度を高速に変調することができる
ので、レーザプリンタ等の光源として多用されている。
その反面、半導体レーザは過大な入力電流等により簡単
に劣化し又は破損するので、半導体レーザの順方向電流
波形はオーバーシュート、リンギング等が生じないよう
にする必要がある。また、半導体レーザを用いたレーザ
プリンタ等において階調性を向上させるために半導体レ
ーザの書き込みレーザ光強度を変化させる方式が考えら
れている。この方式は階調性を上げるために、アナログ
的に変化する発光指令信号により半導体レーザの順方向
電流を制御するものであり、その発光指令信号からなる
半導体レーザ光量制御信号の分解能を容易に上げるため
にディジタル/アナログ(D/A)変換器にてディジタ
ルデータをアナログ信号に変換して半導体レーザ光量制
御信号としている。ところが、一般に知られているよう
にD/A変換器は切り換え時にグリッジと呼ばれる過渡
状態になって出力信号にオーバーシュート、リンギング
等が発生するので、その出力信号をそのまま半導体レー
ザ光量#御信号とすることはできない。そこで、D/A
変換器からの半導体レーザ光量制御信号を低域通過フィ
ルタ等に通すことによって動作速度を落とすもの■や、
D/A変換器のD/A変換時に半導体レーザの順方向電
流を流さないようにするもの■(特願昭63−5115
8号参照)が提案されている。
に劣化し又は破損するので、半導体レーザの順方向電流
波形はオーバーシュート、リンギング等が生じないよう
にする必要がある。また、半導体レーザを用いたレーザ
プリンタ等において階調性を向上させるために半導体レ
ーザの書き込みレーザ光強度を変化させる方式が考えら
れている。この方式は階調性を上げるために、アナログ
的に変化する発光指令信号により半導体レーザの順方向
電流を制御するものであり、その発光指令信号からなる
半導体レーザ光量制御信号の分解能を容易に上げるため
にディジタル/アナログ(D/A)変換器にてディジタ
ルデータをアナログ信号に変換して半導体レーザ光量制
御信号としている。ところが、一般に知られているよう
にD/A変換器は切り換え時にグリッジと呼ばれる過渡
状態になって出力信号にオーバーシュート、リンギング
等が発生するので、その出力信号をそのまま半導体レー
ザ光量#御信号とすることはできない。そこで、D/A
変換器からの半導体レーザ光量制御信号を低域通過フィ
ルタ等に通すことによって動作速度を落とすもの■や、
D/A変換器のD/A変換時に半導体レーザの順方向電
流を流さないようにするもの■(特願昭63−5115
8号参照)が提案されている。
上記方式はアナログ的に変化する半導体レーザ光量制御
信号の生成が次の理由により困難であったので、有効性
は認められても実施には至っていない。
信号の生成が次の理由により困難であったので、有効性
は認められても実施には至っていない。
アナログ的に変化する半導体レーザ光量制御信号を生成
するためにD/A変換器を使用することが有効であるが
、D/A変換器のグリッチにより半導体レーザが破損し
てしまう。そこで、上記■や■のものが提案されている
が、■のちのは動作速度を落とさなければならない。ま
た■のものは半導体レーザを用いたレーザプリンタ等で
は半導体レーザの1ドツト分の全光量値により階調を表
現するので、D/A変換器のセトリング時間に半導体レ
ーザから出力される光量が階調再現性を困難なものとし
てしまう。
するためにD/A変換器を使用することが有効であるが
、D/A変換器のグリッチにより半導体レーザが破損し
てしまう。そこで、上記■や■のものが提案されている
が、■のちのは動作速度を落とさなければならない。ま
た■のものは半導体レーザを用いたレーザプリンタ等で
は半導体レーザの1ドツト分の全光量値により階調を表
現するので、D/A変換器のセトリング時間に半導体レ
ーザから出力される光量が階調再現性を困難なものとし
てしまう。
本発明は上記事情に鑑み、D/A変換器のグリッチ、セ
トリング時間の影響を受けない半導体レーザ光量制御信
号生成装置を提供することを目的とする。
トリング時間の影響を受けない半導体レーザ光量制御信
号生成装置を提供することを目的とする。
上記目的を達成するため、本発明は順次にセットアツプ
されてディジタルデータを順次にアナログ信号に変換す
る複数個のD/A変換器と、この複数個のD/A変換器
からの各アナログ信号をその確定後に順次に取り出して
このアナログ信号を半導体レーザ光量制御信号として出
力する複数個のスイッチング回路とを備えるようにした
ものである。
されてディジタルデータを順次にアナログ信号に変換す
る複数個のD/A変換器と、この複数個のD/A変換器
からの各アナログ信号をその確定後に順次に取り出して
このアナログ信号を半導体レーザ光量制御信号として出
力する複数個のスイッチング回路とを備えるようにした
ものである。
複数個のD/A変換器が順次にセットアツプされてディ
ジタルデータを順次にアナログ信号に変換し、この複数
個のD/A変換器からの各アナログ信号がその確定後に
複数個のスイッチング回路により順次に取り出されてこ
のアナログ信号が半導体レーザ光量制御信号として出力
される。
ジタルデータを順次にアナログ信号に変換し、この複数
個のD/A変換器からの各アナログ信号がその確定後に
複数個のスイッチング回路により順次に取り出されてこ
のアナログ信号が半導体レーザ光量制御信号として出力
される。
C実施例〕
第1図は本発明の一実施例を示し、第2図はその動作タ
イミングを示す。
イミングを示す。
アナログ信号に変換して半導体レーザ光量制御信号とす
べきディジタルデータDataが必要な分解能に応じた
ビット数で電流出力型のD/A変換器11.12に入力
される。
べきディジタルデータDataが必要な分解能に応じた
ビット数で電流出力型のD/A変換器11.12に入力
される。
D/A変換器11はタロツク信号CIJの立上りのタイ
ミングで入力データDataのアナログ信号電流工、へ
の変換を開始し、D/A変換器により決まるセトリング
時間かかって出力電流がクロック信号CLKの立上りの
タイミングに確定していた入力データDataに対応し
たアナログ信号電流工、となり1次にクロック信号CL
Kが立ち上がるまでそのアナログ信号電流工、を保持す
る。
ミングで入力データDataのアナログ信号電流工、へ
の変換を開始し、D/A変換器により決まるセトリング
時間かかって出力電流がクロック信号CLKの立上りの
タイミングに確定していた入力データDataに対応し
たアナログ信号電流工、となり1次にクロック信号CL
Kが立ち上がるまでそのアナログ信号電流工、を保持す
る。
D/A変換器12はクロック信号CLKと位相が180
°異なっているクロック信号CLKの立上り(クロック
信号CLKの立ち下がり)のタイミングで入力データD
ataのアナログ信号電流■2への変換を開始し、D/
A変換器により決まるセトリング時間ががって出力電流
がクロック信号CLKの立上りのタイミングに確定して
いた入力データDataに対応したアナログ信号電流工
2となり、次にクロック信号CLKが立ち上がるまでそ
のアナログ信号電流工2を保持する。
°異なっているクロック信号CLKの立上り(クロック
信号CLKの立ち下がり)のタイミングで入力データD
ataのアナログ信号電流■2への変換を開始し、D/
A変換器により決まるセトリング時間ががって出力電流
がクロック信号CLKの立上りのタイミングに確定して
いた入力データDataに対応したアナログ信号電流工
2となり、次にクロック信号CLKが立ち上がるまでそ
のアナログ信号電流工2を保持する。
D/A変換器11の出力電流工、は1ヘランジスタ13
.14により構成されている高速の差動スイッチング回
路15へ供給され、トランジスタ13.14のベースに
はクロック信号CLK、 CLKがそれぞれ印加される
。クロック信号CLKが高レベルIIIの時にはトラン
ジスタ13がオンしてトランジスタ14がオフとなり、
D/A変換器11の出力電流11はトランジスタ13を
通して抵抗16に流れる。クロック信号CLKが低レベ
ルLOの時にはトランジスタ14がオンしてトランジス
タ13がオフとなり、D/A変換器11の出力電流Ii
はトランジスタ14を通して抵抗I7に流れる。 D/
A変換器12の出力電流工8はトランジスタ18.19
により構成されている高速の差動スイッチング回路20
へ供給され、1〜ランジスタ18゜19のベースにはク
ロック信号CLK、 CLKがそれぞれ印加される。ク
ロック信号CLにが高レベルIIの時にはトランジスタ
19がオンしてトランジスタ18がオフとなり、D/A
変換器12の出力電流工2はトランジスタ19を通して
抵抗17に流れる。クロック信号CLKが低レベルLO
の時にはトランジスタ18がオンしてトランジスタ19
がオフとなり、D/A変換器12の出力電流工2はトラ
ンジスタ18を通して抵抗16に流れる。
.14により構成されている高速の差動スイッチング回
路15へ供給され、トランジスタ13.14のベースに
はクロック信号CLK、 CLKがそれぞれ印加される
。クロック信号CLKが高レベルIIIの時にはトラン
ジスタ13がオンしてトランジスタ14がオフとなり、
D/A変換器11の出力電流11はトランジスタ13を
通して抵抗16に流れる。クロック信号CLKが低レベ
ルLOの時にはトランジスタ14がオンしてトランジス
タ13がオフとなり、D/A変換器11の出力電流Ii
はトランジスタ14を通して抵抗I7に流れる。 D/
A変換器12の出力電流工8はトランジスタ18.19
により構成されている高速の差動スイッチング回路20
へ供給され、1〜ランジスタ18゜19のベースにはク
ロック信号CLK、 CLKがそれぞれ印加される。ク
ロック信号CLにが高レベルIIの時にはトランジスタ
19がオンしてトランジスタ18がオフとなり、D/A
変換器12の出力電流工2はトランジスタ19を通して
抵抗17に流れる。クロック信号CLKが低レベルLO
の時にはトランジスタ18がオンしてトランジスタ19
がオフとなり、D/A変換器12の出力電流工2はトラ
ンジスタ18を通して抵抗16に流れる。
トランジスタ21及び抵抗22はバッファ増幅器23を
構成し、抵抗17とトランジスタ14.19との接続点
の電圧が入力される。
構成し、抵抗17とトランジスタ14.19との接続点
の電圧が入力される。
したがって、第2図に示すようにクロック信号CLにが
高レベルIIIの期間n、IV、VI・・・の時には抵
抗16に電流工2が流れ、バッファ増幅器23の出力電
圧はVcc−R,・I2となる。なおVccは電源電圧
。
高レベルIIIの期間n、IV、VI・・・の時には抵
抗16に電流工2が流れ、バッファ増幅器23の出力電
圧はVcc−R,・I2となる。なおVccは電源電圧
。
R2は抵抗17の抵抗値である。クロック信号CLKが
低レベルLOの期間m、v、■・・・の時には抵抗16
に電流I、が流れ、バッファ増幅器23の出力電圧はV
cc−R2・工、となる。このバッファ増幅器23の出
力電圧は半導体レーザ光量制御信号として出力される。
低レベルLOの期間m、v、■・・・の時には抵抗16
に電流I、が流れ、バッファ増幅器23の出力電圧はV
cc−R2・工、となる。このバッファ増幅器23の出
力電圧は半導体レーザ光量制御信号として出力される。
ここに、D/A変換器11.12の出力電流I、、I2
が入力データDataに対応するアナログ信号電流値に
確定した後に差動スイッチング回路15.20が動作す
るようにD/A変換器11.12のセトリング時間とク
ロック信号CLKの周波数が選ばれている。
が入力データDataに対応するアナログ信号電流値に
確定した後に差動スイッチング回路15.20が動作す
るようにD/A変換器11.12のセトリング時間とク
ロック信号CLKの周波数が選ばれている。
また、差動スイッチング回路15.20は高速に動作す
るトランジスタ13,14.18.19により構成され
ている。
るトランジスタ13,14.18.19により構成され
ている。
よって、入力データDataはD/A変換器11.12
の過渡特性の影響を受けないで高速に半導体レーザ光量
制御信号に変換される。
の過渡特性の影響を受けないで高速に半導体レーザ光量
制御信号に変換される。
バッファ増幅器23からの半導体レーザ光ffi制御信
号は加減算器24にてバイアス電源25のバイアス電圧
が減算され、この加減算器24の出力電流により電流源
26の電流が制御される。半導体レーザ27は電流源2
6からスイッチング回路28を介して順方向電流が供給
され、この順方向電流がスイッチング回路28で情報信
号V工によりオン/オフされる。
号は加減算器24にてバイアス電源25のバイアス電圧
が減算され、この加減算器24の出力電流により電流源
26の電流が制御される。半導体レーザ27は電流源2
6からスイッチング回路28を介して順方向電流が供給
され、この順方向電流がスイッチング回路28で情報信
号V工によりオン/オフされる。
したがって、半導体レーザ27は上記半導体レーザ光量
制御信号により順方向電流が制御されて光出力強度が制
御される。
制御信号により順方向電流が制御されて光出力強度が制
御される。
第4図は本発明の他の実施例を示す。
この実施例では上記実施例において電流出力型のD/A
変換器11.12に代えて電圧出力型のD/A変換器2
9,30が用いら九、トランジスタ31,32及び抵抗
33,34からなる定電流回路35.36が追加されて
抵抗16が省略される。D/A変換器29.30はD/
A変換器11. 、12と同様にD/A変換を行ってア
ナログ電流ではなくてアナログ電圧を出力し、このD/
A変換器29,30の出力電圧が定電流回路35゜36
により電流に変換されて差動スイッチング回路15.2
0に供給される。
変換器11.12に代えて電圧出力型のD/A変換器2
9,30が用いら九、トランジスタ31,32及び抵抗
33,34からなる定電流回路35.36が追加されて
抵抗16が省略される。D/A変換器29.30はD/
A変換器11. 、12と同様にD/A変換を行ってア
ナログ電流ではなくてアナログ電圧を出力し、このD/
A変換器29,30の出力電圧が定電流回路35゜36
により電流に変換されて差動スイッチング回路15.2
0に供給される。
第3図は本発明の別の実施例を示す。
この実施例で5は上記第1図の実施例において抵抗17
の代りに半導体レーザ27が接続され、抵抗16及びバ
ッファ増幅器23以下の回路が省略されている。またD
/A変換器11.12には別々のデータDatal、
Data2が入力され、半導体レーザ27は差動スイッ
チング回路15.20から半導体レーザ光量制御信号が
直接に順方向電流として供給されて光出力強度が制御さ
れる。
の代りに半導体レーザ27が接続され、抵抗16及びバ
ッファ増幅器23以下の回路が省略されている。またD
/A変換器11.12には別々のデータDatal、
Data2が入力され、半導体レーザ27は差動スイッ
チング回路15.20から半導体レーザ光量制御信号が
直接に順方向電流として供給されて光出力強度が制御さ
れる。
以上のように本発明によれば順次にセットアツプされて
ディジタルデータを順次にアナログ信号に変換する複数
個のD/A変換器と、この複数個のD/A変換器からの
各アナログ信号をその確定後に順次に取り出してこのア
ナログ信号を半導体レーザ光量制御信号として出力する
複数個のスイッチング回路とを備えたので、D/A変換
器のグリッチ、セトリング時間の影響を受けない半導体
レーザ光量制御信号を高速で生成することができ
ディジタルデータを順次にアナログ信号に変換する複数
個のD/A変換器と、この複数個のD/A変換器からの
各アナログ信号をその確定後に順次に取り出してこのア
ナログ信号を半導体レーザ光量制御信号として出力する
複数個のスイッチング回路とを備えたので、D/A変換
器のグリッチ、セトリング時間の影響を受けない半導体
レーザ光量制御信号を高速で生成することができ
第1・図は本発明の一実施例を示す回路図、第2図は同
実施例の動作タイミングを示すタイミングチャート、第
3図及び第4図は本発明の他の各実施例を示す回路図で
ある。 11.12,29,30・・・D/A変換器、1.5,
20・・・差動スイツチング回路。 ん 閏 謄2 図
実施例の動作タイミングを示すタイミングチャート、第
3図及び第4図は本発明の他の各実施例を示す回路図で
ある。 11.12,29,30・・・D/A変換器、1.5,
20・・・差動スイツチング回路。 ん 閏 謄2 図
Claims (1)
- 順次にセットアップされてディジタルデータを順次にア
ナログ信号に変換する複数個のディジタル/アナログ変
換器と、この複数個のディジタル/アナログ変換器から
の各アナログ信号をその確定後に順次に取り出してこの
アナログ信号を半導体レーザ光量制御信号として出力す
る複数個のスイッチング回路とを備えた半導体レーザ光
量制御信号生成装置。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP10409289A JPH02281975A (ja) | 1989-04-24 | 1989-04-24 | 半導体レーザ光量制御信号生成装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP10409289A JPH02281975A (ja) | 1989-04-24 | 1989-04-24 | 半導体レーザ光量制御信号生成装置 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPH02281975A true JPH02281975A (ja) | 1990-11-19 |
Family
ID=14371478
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP10409289A Pending JPH02281975A (ja) | 1989-04-24 | 1989-04-24 | 半導体レーザ光量制御信号生成装置 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPH02281975A (ja) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP1030417A2 (en) * | 1999-02-19 | 2000-08-23 | Fujitsu Limited | Light output control circuit |
-
1989
- 1989-04-24 JP JP10409289A patent/JPH02281975A/ja active Pending
Cited By (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP1030417A2 (en) * | 1999-02-19 | 2000-08-23 | Fujitsu Limited | Light output control circuit |
EP1030417A3 (en) * | 1999-02-19 | 2002-03-13 | Fujitsu Limited | Light output control circuit |
EP1286437A1 (en) * | 1999-02-19 | 2003-02-26 | Fujitsu Limited | Light output control circuit |
US6975813B1 (en) | 1999-02-19 | 2005-12-13 | Fujitsu Limited | Light output control device |
US7266308B2 (en) | 1999-02-19 | 2007-09-04 | Fujitsu Limited | Light output control circuit |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US5784091A (en) | Image forming system using digital ASIC and analog ASIC for processing image data and controlling semiconductor laser, and half-tone pixel representing method | |
JPS6348454B2 (ja) | ||
US5917360A (en) | Differential current-switch circuit, D/A conversion circuit and method of transient response reduction | |
JPH02281975A (ja) | 半導体レーザ光量制御信号生成装置 | |
JP2007521732A (ja) | 低減された動的非線形性を有する電流操作d/a変換器 | |
JPH10256914A (ja) | D/a変換器 | |
JPH09321376A (ja) | 半導体レーザ制御装置 | |
JP2578520B2 (ja) | ディジタル・アナログコンバータ | |
JP3326887B2 (ja) | パルス幅変調回路 | |
JPS62287773A (ja) | 書込装置ドライブ回路 | |
JPH07170726A (ja) | 電源電圧制御方法および装置 | |
KR100282420B1 (ko) | 입력버퍼회로 | |
JPH09266341A (ja) | 半導体レーザ制御方法及び装置 | |
JPH1067141A (ja) | 半導体レーザ制御装置 | |
JPH1079549A (ja) | 半導体レーザ制御装置 | |
JP3891368B2 (ja) | 半導体レーザ制御装置 | |
JPH09266340A (ja) | 半導体レーザ制御方法及び装置 | |
JP3486914B2 (ja) | パルス幅変調装置 | |
JPS6324577B2 (ja) | ||
JP2006270117A (ja) | 半導体レーザ制御装置 | |
JP4652495B2 (ja) | 半導体レーザ駆動回路 | |
JPH0831795B2 (ja) | デジタルアナログ変換器 | |
JP2626583B2 (ja) | アナログ/デジタル変換回路 | |
JP3014864B2 (ja) | 制御信号生成装置 | |
JPH05102858A (ja) | デジタル/アナログ変換器 |