JPH02249377A - 静止画メモリ回路付き映像装置 - Google Patents

静止画メモリ回路付き映像装置

Info

Publication number
JPH02249377A
JPH02249377A JP1069814A JP6981489A JPH02249377A JP H02249377 A JPH02249377 A JP H02249377A JP 1069814 A JP1069814 A JP 1069814A JP 6981489 A JP6981489 A JP 6981489A JP H02249377 A JPH02249377 A JP H02249377A
Authority
JP
Japan
Prior art keywords
video signal
still picture
still image
input
video
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP1069814A
Other languages
English (en)
Inventor
Gosuke Anno
案野 剛輔
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Toshiba Corp
Original Assignee
Toshiba Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Toshiba Corp filed Critical Toshiba Corp
Priority to JP1069814A priority Critical patent/JPH02249377A/ja
Publication of JPH02249377A publication Critical patent/JPH02249377A/ja
Pending legal-status Critical Current

Links

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔発明の目的〕 (産業上の利用分野) 本発明は、テレビ受像機などに静止画メモリ回路を付加
した映像装置に関する。
(従来の技術) テレビ受像機を視聴している場合、例えば各種案内や料
理番組での献立など、特定のシーンの情報を記録に取り
たくなることがしばしばある。
家庭用の録画機器として普及の目覚ましいVTR(ビデ
すテープレコーダ)は、予定していた番組全体をタイマ
ーなどにより録画する用途には適している。VTRはい
うまでもなく録画にはテープが必要であり、また録画ス
タートの操作をしてから実際に録画が開始されるまでに
数秒程度の時間遅れがある。従って、視聴中に画面上に
現れた情報を録画しようとしても、録画用のテープが挿
入されていなかったり、またテープが入っていても、電
源オン、録画スタートボタンの操作などの操作に必要な
時間と上記の時間遅れのために、確実に録画することは
難しい。
一方、最近ではHDTVなどの高画質テレビ放送の実施
計画に呼応して、ベースバンド信号に復調した以後の映
像信号処理をディジタル信号処理により行なうテレビ受
像機(以下、ディジタルテレビ受像機という、)が出現
し始めている。ディジタルテレビ受像機では、映像信号
をA、 / D変換回路によりディジタル信号に変換し
てフレームメモリに一旦書込み、それを再び読出して種
々の処理を行なってからD/A変換回路によりアナログ
信号に変換して、プラウ〉・管に供給する構成となって
いるため、フレームメモリを用いて特定の画面を記憶す
ることが可能である。しかしながら、フレームメモリに
特定の画面の映像を記録すると、両面上の表示もフレー
ムメモリの内容と同じ静止画となってしまい、その間に
受信される映像信号を画面上に表示できない。
(発明が解決しようとする課題) 上述したように、従来のVTRは録画前にテープを挿入
しておく必要があり、また録画スタートの操作から実原
に録画動作が始まるまでに時間遅れがあるため、テレビ
受像機を視聴しているときに特定の画面の情報を記録す
ることが難しい。
また、フレームメモリを内蔵したディジタルテレビ受像
機では、特定の画面の情報を記録してまうと、放送中の
映像を表示できなくなるという問題があった。
本発明は、入力される映像信号のうち特定のシーンの情
報を静止画として即時に記録でき、しかも記録状態にあ
る間に入力される映像信i3を出力L L、て表示する
ことが可能な静1]二画メ七り回路付き映像装置を提供
することを1」的とする。
[発明の構成] 本発明に係る映像装置は、電気的に書替え可能な不揮発
性半導体メモリ(EEPROM)を用いて静止画メモリ
回路を構成し、入力映像信号のうち選択された少なくと
も一画面分の映像信号を該EEPROMに書込み、これ
を任意に時に読出し、この読出された映像信号と入力映
像信号のいずれか一方を選択的に切換えて出力できるよ
うにしたものである。
(作 用) EEFROMを用いた静止画メモリ回路は、記録指示が
なされるとテレビ受像機や、VTR内部のチューナ部や
、ビデオムービ・−のカメラ部等から供給される入力映
像信号を即座に静止画として記録する。こうして記録さ
れた静止画信号は任意のときに読出され、静止画として
表示される。この場合、静止画メモリ回路での静止画の
書込み動作及び記憶保持動作は、入力映像信号の出力及
び表示と並行して行なうことが可能である。
(実施例) 以下、図1を参照して本発明の詳細な説明する。
第1図は本発明の静止画メモリ回路付き映像装置をテレ
ビ受像機に適用した実施例である。
アンテナ11で受信された放送波(RF大入力はチュー
ナ部12に入力される。スイッチ13はチューナ部12
から出力される映像信号と外部からビデオ入力端子を介
して入力される映像(j号とを切換えるための映像入力
切換えスイ・ノチであり、スイッチ14はスイッチ13
と連動し、チューナ部12から出力される音声信号と外
部から音声入力端子を介して入力される音声信号とを切
換える音声入力切換えスイ・ノチである。
また、スイッチ15はスイッチ13により選択された映
像信号と、後述する静止画メモリ回路20からの出力信
号とを切換えて出力するための映像出力切換えスイッチ
である。
映像回路16は映像入力切換えスイッチ13により選択
され、更に映像出力切換えスイッチ15により選択され
た映像信号を処理し、ブラウン管コアをドラ1′ブする
。音声回路18は音声入力切換えスイッチ14により選
択された音声信号を処理し、スピーカ19をドライブす
る。
ここで、映像入力切換えスイッチ13で選択された映像
信号は本発明に基づく静止画メモリ回路20にも入力さ
れる。この静止画メモリ回路20は、A/D変換回路2
1、スイッチ回路22、n個の電気的に書替え可能な不
揮発性半導体メモリ(EEPROM)23、スイッチ回
路24及びD/A変換回路25により構成される。A/
D変換回路21は、入力される映像信号を例えば8ビツ
トパラレルデータからなるディジタル信号に変換する。
スイッチ回路22はA/D変換回路21から出力される
ディジタル映像信号をn個のEEPROM23に選択的
に供給する。n個のEEFROM23は、それぞれ一画
面分のディジタル映像信号を記憶できる容量を有するも
のとする。スイッチ回路24はEEPROM23から読
出されたディジタル映像信号を選択して、D/A変換回
路25へ供給する。D/A変換回路25は入力されたデ
ィジタル映像信号をアナログ信号に変換する。このD/
A変換回路25の出力信号は静止画メモリ回路20の出
力信号であり、前記映像出力切換えスイッチ15に供給
される。
コントローラ26は図示しない操作部やリモートコント
ローラからの信号に基づいて、切換えスイッチ13.1
4及び15の制御を行なうと共に、静止画メモリ回路2
0の各部へ制御信号を供給するものである。
第2図は、この実施例に用いるNANDセル型EEPR
OMの構成を示すブロック図である。
外部制御信号端子として、チップ・イネーブル端子CE
、アウトプット・イネーブル端子σT及びライト・イネ
ーブル端子W Eを有し、18本のアドレス信号端子A
。−Al1.8本のデータ入出力端子I10.−’l1
07を有し、電源端子VCCおよびVssを有する。メ
モリセルアレイ1はこの実施例では、後述するように4
個のメモリセルをまとめてNAND型に構成した4Mビ
ットの容量を有する。メモリセルアレイ1のビット線B
Lf −BLm  (m−2048)は、センスアンプ
/データラッチ回路5に接続されている。選択ゲート線
5Gln、  5G2n及びワード線W L 1.n−
W L 4n (n −512)は、ロウ・デコーダ3
に接続されている。アドレス信号はアドレス・バッファ
2を介してロウ−デコーダ3及びカラム・デコーダ4に
入力され、これにより番地選択がなされる。読出し時、
ビット線BLI〜BLmに出力されたデータは、センス
アンプ/デークラッチ回路うで増幅、ラッチされ、出力
バッファ6を介して入出力端子l10o−110□から
外部に出力される。データ書込み時は、入出力端子I1
0゜〜I 10.から入力されたデータが入力バッファ
7を介し、センスアンプ/デークラッチ回路5に取り込
まれた後、選択番地のメモリセルに書込まれる。
8は外部制御信号から内部制御信号を生成する制御論理
回路である。
第3図は、メモリセルアレイ1の構成を示す等価回路で
ある。メモリセルMljは、チャネル領域全面に薄いゲ
ート絶縁膜を介して浮遊ゲートと制御ゲートが積層形成
されたFETMOSタイプである。例えばnチャネルの
場合、制御ゲートに正の高電圧を印加して浮遊ゲートの
電子をF−N トンネリングにより基板に放出させるこ
とによりしきい値を負方向に移動させる動作をデータ消
去に対応させ、制御ゲートを“L”レベルに保ってドレ
インに正の高電圧を印加してやはりF−N)ンネリング
により浮遊ゲートに電子を注入してしきい値を正方向に
移動させる動作をデータ書込みに対応させる。データ書
込みおよび消去に用いる高電圧は、第2図のロウ・デコ
ーダ3.カラム・デコーダ4内にある昇圧回路により生
成される。これらのメモリセルは、そのソース、ドレイ
ンを隣接するもの同士で共用する形で4個直列接続され
て一つのブロックをなす、いわゆるNANDセルを構成
している。NANDセルの一端は選択ゲートQslを介
してビット線BLに接続され、他端は選択ゲートQs2
を介してソース線Vsに接続されている。メモリセルは
図示のようにマトリクス配列され、ロウ方向のメモリセ
ルの制御ゲートはワードIIWLに共通接続されている
第4図は書込み時のタイミングチャートである。チップ
・イネーブル端子CEを“L“レベル、アウトプット・
イネーブル端子OEを′H″レベルとし、アドレス信号
に同期してライト・イネーブル端子WEをトグルさせる
ことにより、人出力線1 / Oo = 1 / 07
から入力されたデータが入カバッファアを介してセンス
アンプ/データラッチ回路5にラッチされ、順次選択番
地に書込みがなされる。
第5図は読出し時のタイミングチャートである。チップ
・イネーブル端子CE、アウトプット・イネーブル端子
OEを“L″レベルし、ライト・イネーブル端子WEを
“H” レベルとしてアドレスを変化させることにより
8個のメモリセル・データがセンスアンプ/データラッ
チ回路5を介して入出力線I / Oo ”” I /
 Otに得られる。
この様なNANDセル型E E P ROMは、複数の
メモリセルをまとめてビット線に接続するため、ビット
線とのコンタクト数が各メモリセル毎にビット線に接続
する場合に比べて大幅に少なくなり、従って極めて高密
度に集積化できるという利点を有する。
次に、本実施例の具体的な動作を説明する。
今、視聴者がテレビ画面を見ている状態で、記録に残し
たい情報、例えば料理番組における献立表、各種案内に
おける住所や電話番号、あるいはクイズの当選番号など
が現われたとする。
このような場合、適当なスイッチ操作を行なうだけで、
その情報を静止画として即座に記録することができる。
すなわち、テレビ受像機の本体の操作部または付属のリ
モートコントローラに備えられた静止画記録ボタンを押
すと、チューナ部12から映像入力切換えスイッチ13
を介して取出された映像信号が静止画メモリ回路20に
入力され、A/D変換回路21によりディジタル信号に
変換される。このディジタル映像信号はコントローラ2
6により切換え制御されるスイッチ回路22を介して、
n個のEEPROM23のうちの空きチャネルの1個の
EEPROMに分配される。このときディジタル映像信
号が分配されたE E F ROMはコントローラ26
からの制御により書込み状態とされることにより、その
ディジタル映像信号を一画面分の静止画として記憶する
。このEEFROMの書込み中及び記憶保持中、映像出
力切換えスイッチ15を映像入力切換えスイッチ13側
に倒しておけば、放送内容を継続して見ることができる
。こうして記憶された静止画は、EEROMが不揮発性
であるため、バッテリによるバックアップなしで、また
停電(瞬断を含む)があっても、長期間にわたり保持さ
れる。
さらに、EEPROM23を用いた静止画メモリ回路2
0は、VTRの録画開始時のような時間遅れが遠<、即
座に記録することができるので、希望の画面の情報が短
時間しか受信されない場合でも、確実に静止画として記
録にとることが可能である。
次に、必要なときに操作部またはリモートコントローラ
に備えられた静止画再生ボタンを押すと、コントローラ
26からの制御により先に静止画を記憶しているEEF
ROMが読出し状態とされるとともに、読出されたディ
ジタル映像信号がスイッチ回路24によりD/A変換回
路25に供給されてアナログ信号に戻される。
このアナログ信号に戻された映像信号は、静止画再生ボ
タンを押したとき静止画メモリ回路20側に切換えられ
ているスイッチ15を介して映像回路16に入力される
。これによりブラウン管17上には、再生された静1!
二両が表示されることになる。
上記実施例では一画面分の静止画を記録できるEEPR
OM23がn個用意されているため、1画面分までの静
止画を記録できる。これらのn個のEEPROM23の
内容が一杯になれば、例えば最も過去に記録された静止
画が記録されているEEPROMに重ね書きを行なえば
よい。
また、それぞれのEEPROMにメモリ番号を付け、ユ
ーザが静止画を記録するときメモリ番号を指定できるよ
うにしてもよい。このようにすると、長く残したい特定
の静止画を重ね書きにより消去されることなく、保存す
ることができる。
更に、静止がメモリ回路20から再生された静止画を表
示する際、チューナ部12により受信された放送内容と
をいわゆるピクチャー−イン・ピクチャ一方式で同一画
面上に同時に表示することも可能である。その場合、静
止画を親画面(大きい方の画面)及び子画面(小さい方
の画面)のいずれに表示してもよい。
上記実施例ではテレビ受像機の場合を例にとり説明した
が、V T R,やビデオムービーのような映像機器に
も本発明を適用できる。第6図はVTRに適用した実施
例を示したものであり、アンテナ31で受信された放送
波が入力されるチューナ部32の出力信号を録画部33
に導くとともに、静止画メモリ回路34にも導くことに
より、静止画を任意のときに録画できるようにしている
。静止画メモリ回路34から読出された静止画信号は、
スイッチ35により録画部3から出力されるVTRの再
生出力に代えて出力される。
第7図は本発明をビデオムービーに適用した実施例を示
したものであり、カメラ部41の出力信号をVTR部4
2及び静止画メモリ回路43に導き、静止画メモリ回路
43から読出された静止画信号をスイッチ44を介して
VTR部42からのビデオムービー出力に代えて出力で
きる構成となっている。
これら第6図及び第7図の実施例によれば、録画部33
やVTR部42にテープが装填されていない場合でも、
静止画をいくつか即時記録することができる。尚、第6
図及び第7図では音声信号系統は図示を省略している。
[発明の効果] 本発明によれば、入力される映像信号のうち所望の特定
シーンの情報を静止画として即時に記録でき、しかもそ
の静止画を記録している間に入力される放送波などの動
画像の映像信号を出力して表示することが可能である。
【図面の簡単な説明】
第1図は本発明をテレビ受像機に適用した実施例を示す
ブロック図、第2図に使用されるEEPROMの構成を
示すブロック図、第3図は第2図におけるメモリセルの
構成を示す等価回路図、第4図及び第5図はE E P
 ROMの動作を説明するためのタイミング図、第6図
は本発明をVTRに適用した実施例を示すブロック図、
第7図は本発明をビデオムービーに適用した実施例を示
すブロック図である。 13・・・映像入力切換えスイッチ、14・・・音声入
力切換えスイッチ、15.35.44・・・映像出力切
換えスイッチ、20.34.43・・・静止画メモリ回
路、21・・・A/D変換回路、22・・・スイッチ回
路、23・・・EEPROM(電気的に書替え可能な不
揮発性半導体メモリ)、24・・・スイッチ回路、25
・・・D/A変換回路。 出願人代理人 弁理士 鈴江武彦 箪 3 図 第 6図 第 図

Claims (1)

  1. 【特許請求の範囲】 電気的に書替え可能な不揮発性半導体メモリと、 入力映像信号のうち選択された少なくとも一画面分の映
    像信号を前記不揮発性半導体メモリに書込む手段と、 前記不揮発性半導体メモリに記憶された映像信号を読出
    す手段と、 前記不揮発性半導体メモリから読出された映像信号と前
    記入力映像信号のいずれかを選択的に切換えて出力する
    出力切換え手段と、 を具備することを特徴とする静止画メモリ回路付き映像
    装置。
JP1069814A 1989-03-22 1989-03-22 静止画メモリ回路付き映像装置 Pending JPH02249377A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP1069814A JPH02249377A (ja) 1989-03-22 1989-03-22 静止画メモリ回路付き映像装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP1069814A JPH02249377A (ja) 1989-03-22 1989-03-22 静止画メモリ回路付き映像装置

Publications (1)

Publication Number Publication Date
JPH02249377A true JPH02249377A (ja) 1990-10-05

Family

ID=13413606

Family Applications (1)

Application Number Title Priority Date Filing Date
JP1069814A Pending JPH02249377A (ja) 1989-03-22 1989-03-22 静止画メモリ回路付き映像装置

Country Status (1)

Country Link
JP (1) JPH02249377A (ja)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0651367A1 (en) * 1993-10-21 1995-05-03 ROHM Co., Ltd. Arrangement for reducing power consumption in a matrix display based on image change detection
EP0655725A1 (en) * 1993-11-30 1995-05-31 Rohm Co., Ltd. Method and apparatus for reducing power consumption in a matrix display
EP1280127A2 (en) * 2001-07-27 2003-01-29 Sanyo Electric Co., Ltd. Active matrix display device
US7773818B2 (en) 2004-10-27 2010-08-10 Funai Electric Co., Ltd. Digital video recording device to be connected to a digital video signal output device via an IEEE 1394 serial bus

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0651367A1 (en) * 1993-10-21 1995-05-03 ROHM Co., Ltd. Arrangement for reducing power consumption in a matrix display based on image change detection
EP0655725A1 (en) * 1993-11-30 1995-05-31 Rohm Co., Ltd. Method and apparatus for reducing power consumption in a matrix display
US5546104A (en) * 1993-11-30 1996-08-13 Rohm Co., Ltd. Display apparatus
EP1280127A2 (en) * 2001-07-27 2003-01-29 Sanyo Electric Co., Ltd. Active matrix display device
EP1280127A3 (en) * 2001-07-27 2007-01-10 Sanyo Electric Co., Ltd. Active matrix display device
US7773818B2 (en) 2004-10-27 2010-08-10 Funai Electric Co., Ltd. Digital video recording device to be connected to a digital video signal output device via an IEEE 1394 serial bus

Similar Documents

Publication Publication Date Title
US6002832A (en) Apparatus and method for recording and reproducing data
US6636271B1 (en) Apparatus and method for playing back a recorded video signal in a time compressed manner
JPH01277384A (ja) 編集方法及び編集装置
WO1998049685A1 (fr) Dispositif et procede d'enregistrement d'emission
US6477312B1 (en) Instant replay system
JPH02249377A (ja) 静止画メモリ回路付き映像装置
US7385649B2 (en) Video display apparatus and method
JPH01166679A (ja) テレビジョン受像器
JPH07296571A (ja) 記録再生装置
JPS6242685A (ja) 映像信号再生装置
JPH0263389A (ja) メモリ拡張用カードの着脱可能な文字放送受信装置
US20080040594A1 (en) Electronic apparatus and method for performing initialization using data localization
JPH0547024B2 (ja)
JPH10240611A (ja) メモリコピー方法及び電子機器
JPH0298286A (ja) 再生機能付きテレビジョン受信機
JPH0631821Y2 (ja) 画像表示装置
KR0155770B1 (ko) 복수개의 메모리를 갖는 디지탈신호 처리회로
JPS58222332A (ja) 映像表示装置
JP3877136B2 (ja) ハードディスクレコーダ内蔵テレビジョン受像機
JP3438931B2 (ja) 番組録画装置
JPS63133387A (ja) ビデオテ−プレコ−ダの頭出し再生制御装置
JP4366678B2 (ja) ハードディスクレコーダ内蔵テレビジョン受像機
JP3496584B2 (ja) ディジタルスチルカメラ
JPH10248038A (ja) テレビジョン受像機
JPS63114384A (ja) 半導体メモリを備えたテレビジョン受信機