JPH02234528A - 多重化装置 - Google Patents

多重化装置

Info

Publication number
JPH02234528A
JPH02234528A JP5363189A JP5363189A JPH02234528A JP H02234528 A JPH02234528 A JP H02234528A JP 5363189 A JP5363189 A JP 5363189A JP 5363189 A JP5363189 A JP 5363189A JP H02234528 A JPH02234528 A JP H02234528A
Authority
JP
Japan
Prior art keywords
phase
section
signal
multiplex
line termination
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP5363189A
Other languages
English (en)
Inventor
Akira Morimoto
章 森本
Masaaki Yoshiyama
正晃 吉山
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Platforms Ltd
NEC Corp
Original Assignee
NEC Corp
NEC AccessTechnica Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp, NEC AccessTechnica Ltd filed Critical NEC Corp
Priority to JP5363189A priority Critical patent/JPH02234528A/ja
Publication of JPH02234528A publication Critical patent/JPH02234528A/ja
Pending legal-status Critical Current

Links

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 (産業上の利用分野) 本発明は多重化装置に関し,特に複数の入力信号を多重
化して一つの出力信号を出力する多重化装置に関する。
(従来の技術) 従来,この種の多重化装置では,複数の入力端子及びこ
れら入力端子に対応する複数の回線終端装置と多重回路
とを備えておシ,各入力端子に入力されたデータ入力信
号は回線終端装置で終端され,所定の位相速度に変換さ
れる。そして,複数の回線終端回路からの複数のデータ
信号は多重回路で位相変換され,多重化信号として出力
される。
ここで第3図を参照して具体的に説明すると,多重化装
置は複数(N個,Nは2以上の整数)の信号入力端子1
1(第3図では信号入力端子は一つだけ示す)及び一つ
の信号出力端子を備えている。信号入力端子11は回線
終端回路12(第3図では回線終端回路は一つだけ示す
)を介して多重回路l5に接続され,多重回路15は信
号出力端子に接続されてhる。
回線終端回路12は信号入力端子11から入力されるデ
ータ信号を終端する回線終端部13及びこのデータ信号
を所定の位相速度に変換する位相速度変換部14を備え
てhる。多重回路15は,各回線終端回路12からの出
力信号をそれぞれ位相変換する位相変換部16(第3図
では位相変換部は一つだけ示す)及び複数の位相変換部
17からの出力信号を多重化して多重信号を生成する多
重部17を備えている。
ここで,N=4とし,第4図(a)で示す基準位相で信
号入力端子11に第4図(b)に示すデータ信号が入力
されたとする。このデータ信号は回線終端部l3で終端
されて,位相速度変換部14で第4図(c)に示す位相
速度に変換され,多重回路l5に入力される。多重回路
15では,位相変換部16で第4図(d)に示す位相に
変換され,その後,多重化部17で多重化され,第4図
(.)に示す多重信号として信号出力端子18に出力さ
れる。
〔発明が解決しようとする問題点〕
上述した従来の多重装置では,回!s終端回路に位相速
度変化部多重回路に位相変換部を備える必要があり,い
ずれにしても2カ所に位相変換部を備えなければならな
い。さらに,多重する信号が多くなると,それにつれて
,多重回路の位相変換部が大きくなり,その結果,多重
回路自体が大きくなってしまうという問題点がある。
本発明の目的は多重回路が大形にすることのない多重化
装置を提供することにある。
(問題点を解決するための手段) 本発明によれば,予め定められた位相設定値が設定され
,入力信号を終端して該位相設定値に対応する位相に前
記入力信号を位相速度変換して変換入力信号を出力する
とともに前記位相設定値に対応する位相選択信号を出力
する回線終端回路を複数備え,前記複数の変換入力信号
及び前記複数の位相選択信号を受け,各変換入力信号を
対応する位相選択信号に基づいて多重化する多重回路を
有することを特徴とする多重化装置が得られる。
(実施例) 次に,本発明について実施例によって説明する。
第1図を参照して,多重化装置は複数の回線終端回路2
(第1図には回線終端回路を一つのみ示す)及び多重回
路5を備えてAる。回.線終端回路2は回線終端部3,
位相速度変換部4,及び予め定められた位相が設定され
た設定部8を備えており,回線終端部3は信号入力端子
1(第1図には信号入力端子を一つのみ示す)に接続さ
れている。
多重回路5は多重部6を有しておシ,この多重部6は位
相速度変換部4及び設定部8に接続されるとともに信号
出力端子7に接続されている。
ここで,N=4とし,第4図(a)で示す基準位相ノ4
ルスで信号入力端子1にデータ信号が入力されたとする
。このデータ信号は回線終端部3で終端されて,第4図
(b)に示す位相で出力される。そして,データ信号は
位相速度変換部4で設定部に予め設定された位相で位相
変換され,第4図(d)に示すデータ信号として出力さ
れる。一方,設定部8からはデータ信号の挿入位相(予
め定められた位相に対応する)を示す位相選択信号(第
4図(f)に示す)が多重部6に与えられ,多重部6は
この位相選択信号K基づいてデータ信号を多重化する。
この際,各回線終端回路2に備えられる各設定部8には
それぞれ互いだ異なる位相が設定され,この結果,各設
定部8から多重部6に与えられる位相選択信号も互いに
異なる。従って多重部6からは第4図(.)に示す多重
信号が信号出力端子7に出力される。
上述の説明から明らかなように,多重部6は,第2図に
示すように各回線終端回路2に対応するアンドグー}6
a〜6d(この場合は,N=4,即ち,回線終端回路の
数は4個であるから)とこれらアンドダー}6a〜6d
の出力に接続された多大カオアグー}6eとによって構
成されアンドケ゜一ト6a〜6dの一対の入力端子は一
方がデータ信号の入力端,他方が位相選択は号の入力端
とされる。また,オアケ”  }6eの出力端は信号出
力端子7に対応する。
(発明の効果) 以上説明したように本発明では,回線終端回路にデータ
信号の位相速度の変換を規定する位相設定値が選定され
,この位相設定値に基づいてデータ信号の位相速度を変
換するとともに位相設定値に対応する位相選択信号を多
重回路に与えて,これによってデータ信号の多重化を行
ってーるから位相速度変換部が一つで済み,多重数が増
加しても多重回路自体の構成が単純であるという利点が
ある。
【図面の簡単な説明】
第1図は本発明による多重化装置の一実施例を示すブロ
ック図,第2図は第1図に示す多重化装置に用いられる
多重回路の一例を示す図,第3図は従来の多重化装置の
一例を示すブロック図,第4図は多重化動作を説明する
ためのタイミング図である。 l,11・・・信号入力端子,2.12・・・回線終端
回路,3.13・・・回線終端部,4.14・・・位相
速度変換部,5.15・・・多重回路,16・・・位相
変換部,6.17・・・多重部,7.18・・・信号出
力端子,8・・・設定部。 慨2図 錦3図

Claims (1)

    【特許請求の範囲】
  1. 1、予め定められた位相設定値が設定され、入力信号を
    終端して該位相設定値に対応する位相に前記入力信号を
    位相速度変換して変換入力信号を出力するとともに前記
    位相設定値に対応する位相選択信号を出力する回線終端
    回路を複数備え、前記複数の変換入力信号及び前記複数
    の位相選択信号を受け、各変換入力信号を対応する位相
    選択信号に基づいて多重化する多重回路を有することを
    特徴とする多重化装置。
JP5363189A 1989-03-08 1989-03-08 多重化装置 Pending JPH02234528A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP5363189A JPH02234528A (ja) 1989-03-08 1989-03-08 多重化装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP5363189A JPH02234528A (ja) 1989-03-08 1989-03-08 多重化装置

Publications (1)

Publication Number Publication Date
JPH02234528A true JPH02234528A (ja) 1990-09-17

Family

ID=12948253

Family Applications (1)

Application Number Title Priority Date Filing Date
JP5363189A Pending JPH02234528A (ja) 1989-03-08 1989-03-08 多重化装置

Country Status (1)

Country Link
JP (1) JPH02234528A (ja)

Similar Documents

Publication Publication Date Title
JPH0738166B2 (ja) 多相メモリ配列の読出回路
CA1266535A (en) Multiplexer
JPH02234528A (ja) 多重化装置
KR100272945B1 (ko) 직병렬데이터변환기
US6480512B1 (en) Method and device for converting bit rate of serial data
KR950010618A (ko) 샘플링 비율 변환 시스템
US4174465A (en) Signal transmitting interface system combining time compression and multiplexing
JP2692476B2 (ja) フレーム同期システム
JPH0477134A (ja) 多重信号分離回路
JP2833801B2 (ja) データ多重転送方式
SU1396255A1 (ru) Устройство дл формировани относительного биимпульсного сигнала
JP3005997B2 (ja) 同期多重方式
JP2861533B2 (ja) ディジタルデータの装置内伝送システム
JPS62112430A (ja) チヤネルパルス発生装置
JP2626487B2 (ja) 伝送装置
JPH06276248A (ja) データフォーマット変換器
JPH0637854A (ja) データ伝送装置
JPH0783323B2 (ja) 多重分離変換装置
JPH01317090A (ja) 波形発生器
JPH04349720A (ja) A/d変換器
JPH0696017A (ja) 装置内配線方法
JPH03258046A (ja) Ais送出回路
JPH0420133A (ja) チャネルアクセス方式
JPS6053344A (ja) 時分割多重アナログ伝送回路
KR930015429A (ko) Tug 2/c3 신호의 aug 신호 형성을 위한 고속 다중 장치