JPH02224575A - 画面表示装置 - Google Patents

画面表示装置

Info

Publication number
JPH02224575A
JPH02224575A JP1047509A JP4750989A JPH02224575A JP H02224575 A JPH02224575 A JP H02224575A JP 1047509 A JP1047509 A JP 1047509A JP 4750989 A JP4750989 A JP 4750989A JP H02224575 A JPH02224575 A JP H02224575A
Authority
JP
Japan
Prior art keywords
display
memory
pattern
control circuit
data
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP1047509A
Other languages
English (en)
Inventor
Takeshi Shibazaki
柴崎 武
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Mitsubishi Electric Corp
Original Assignee
Mitsubishi Electric Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Mitsubishi Electric Corp filed Critical Mitsubishi Electric Corp
Priority to JP1047509A priority Critical patent/JPH02224575A/ja
Publication of JPH02224575A publication Critical patent/JPH02224575A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Studio Circuits (AREA)
  • Controls And Circuits For Display Device (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 [産業上の利用分野] この発明は、ブラウン管などの表示装置に表示されてい
る放送画像中に、チャンネル番号等の文字やパターンを
表示させる画面表示装置に関するものである。
[従来の技術] 第3図に従来のこの種の画面表示装置の構成の一例を示
す、第3図において、■はπ型LC発振回路1aの発振
出力が供給される表示用発振回路、2は上記表示用発振
回路1で発振させた信号で各種タイミングを発生するタ
イミングジェネレータ、3はこのタイミングジェネレー
タ2の出力と本画面表示装置を制御するための図示しな
いマイコン等の外付制御装置から各入力端子3a〜3c
に入力される制御データ(表示オン、オフ等のコマンド
やキャラクタコード)とを入力する入力制御回路、4は
データ制御回路、5はアドレス制御回路、7は制御デー
タを記憶する表示用データメモリで。
RAMよりなる。8は表示すべき文字やパターン等を第
4図に示す字体構成で記憶する表示キャラクタメモリで
、ROMより成る。6は入力制御回路3の出力のうち表
示制御等のコマンドをラッチする表示制御レジスタ、9
は端子9a、9bに供給される画像信号の水平、垂直同
期信号、又は内部で発生させた水平、垂直同期信号のい
ずれか一方の同期信号を選択的に出力する同期信号切換
回路、11は上記表示装置における文字やパターン等の
表示位置を検出するための表示位置検出回路、13は表
示制御回路で、表示キャラクタメモリ8の出力を表示制
御レジスタ6の表示命令に応じて表示制御を行うもので
ある。本画面表示装置は以上の各回路により構成されて
おり、表示制御回路13の出力は、ビデオミキサー17
に供給され、このビデオミキサー17よりCVIDEO
端子17aを介して複合ビデオ信号が出力される。また
、上記表示制御回路13からは、R,G、Bの色信号等
が端子13a〜13fを介して出力される。10はHカ
ウンタ、14はシフトレジスタ。
15は発振素子回路15aの発振出力が供給される同期
信号発生用発振回路、16は同期信号発生用タイミング
ジェネレータ、21はブリンキング回路である。
次に動作について説明する。入力制御回路3は、マイコ
ン等から端子3a〜3cを介して入力される制御データ
を処理して、表示制御等のコマンドを表示制御レジスタ
6にラッチさせ、表示内容であるキャラクタコード等を
表示用データメモリ7に記憶させる。表示時は、表示用
データメモリ7に記憶したキャラクタコードが出方デー
タとして表示キャラクタメモリ8をアクセスし、この表
示キャラクタメモリ8により出力される表示文字フォン
トを表示制御回路13へ入力する。ここで表示用データ
メモリ7は、1ワードが(a+b)ビット、その表示文
字数をCとすると合計(a〜+b)・Cビットで構成さ
れている。一方、表示キャラクタメモリ8は1フオント
が(JXm)ビットで構成されており、その種類がnキ
ャラクタ分存在しているものとする。また、表示時のタ
イミングは画像信号からの同期信号を同期信号切換回路
9に入力し、この同期信号をHカウンタ1oでカウント
し、このカウント値に基づき表示位置検出回路11によ
って表示装置における表示文字の位置を決定する0表示
制御回路13では表示文字出方を外部の映像信号に同期
させ、表示制御レジスタ6の内容に従って表示制御して
出力させ、ビデオミキサー17に供給する。
なお、同期信号発生用発振回路15は、発振素子回路1
5aによりNTSC方式又はPAL方式の同期信号の発
生が可能であり、この切換えをN/P端子15bからの
信号で行い、これにより4 fsc又は2 fscの発
振を出力し、同期信号発生用タイミングジェネレータ1
6で同期信号の発生をするので、無信号時でもTV画面
に表示が可能である。ただし、fscは色副搬送波であ
り、NTSC方式では3.58MHz、 P A L方
式では4.43MHzである。
また、ビデオミキサー17により、NTSC方式及びP
AL方式の複合ビデオ信号の発生と外部の複合ビデオ信
号へのスーパインポーズが可能である。複合ビデオ信号
は、キャラクタレベル(LECHA) 、外部複合ビデ
オ入力(CV I N)、ブランキングレベル(LEB
K) 、背景搬送色信号入力(R8IN)、カラーバー
スト入力(CBIN)及びシンクチップレベルの六つの
信号をアナログスイッチで切換えて合成しCVIDEO
端子17aから出力される。
[発明が解決しようとする課題] ところで従来の画面表示装置においては、表示装置の表
示範囲が一律に定まっていて、表示用データメモリに格
納されたデータに基づいて表示キャラクタメモリをアク
セスし、表示キャラクタメモリに格納されている文字キ
ャラクタのみを表示画面に表示しているにすぎなかった
従って、表示キャラクタメモリに格納されているキャラ
クタ以外の表示はできず、データの表示に対して柔軟に
対処できない問題点があった。
この発明は上記問題点を解決するために成されたもので
、表示用データメモリに格納されたパターンと表示キャ
ラクタメモリに格納された文字パターンとを切換えて表
示できるようにして、表示パターンの自由度を増やすこ
とを目的としている。
[課題を解決するための手段] この発明に係る画面表示装置は、表示制御レジスタ内に
表示用データメモリと表示キャラクタメモリのいずれか
を選択する選択データを有するメモリ切換レジスタを設
け、このメモリ切換レジスタの選択データに従って上記
表示用データメモリに格納されたパターンと上記表示キ
ャラクタメモリに格納された文字パターンとを切換えて
上記表示制御回路に出力するセレクタを設けたものであ
る。
[作用] メモリ切換レジスタ内の値に応じて、表示用データメモ
リと表示キャラクタメモリとを切換えて各々のメモリに
格納されたパターンを画面上に表示する。
[実施例] 以下、この発明の一実施例を図について説明する。なお
、従来技術と同一の構成要素については同一番号を付し
てその説明を省略する。第1図はこの発明の一実施例を
示す構成図で、図において、61は所定の値を格納する
メモリ切換レジスタであり、表示制御レジスタ6中に設
けられる。このメモリ切換レジスタ61には、第2図に
示すように表示用データメモリ7と表示キャラクタメモ
リ8とのいずれかを選択する選択データDが格納され、
さらにこの選択データD中には、表示用データメモリ7
のデータを表示する際に、表示のサイズを大きくするか
、小さくするかを設定する大きさ指定データDoが含ま
れている。81は表示用データメモリ7と表示キャラク
タメモリ8とを切換えてシフトレジスタ14に出力する
セレクタである。120は上記メモリ切換レジスタ61
の選択データD中に含まれる大きさ指定データDに基づ
いて表示パターンの大、小を指定するサイズ可変手段で
あり、読出しアドレス制御回路12中に設けられる。
次に動作について説明する。マイコン等の外付制御回路
からメモリ切換レジスタ61の番地を示すアドレスと、
メモリ切換レジスタ61の格納すべき値が順次シリアル
信号で入力制御回路3に入力すると、メモリ切換レジス
タ61内に所定の値、すなわち選択データD、大きさ指
定データDOが格納される。メモリ切換レジスタ61内
の選択データDによってセレクタ81を切換え、表示用
データメモリ7内のパターンと表示キャラクタメモリ8
内の文字フォントのパターンを選択して表示画面に表示
する。従って、アルファベット、漢字等の文字は表示キ
ャラクタメモリ8内の文字フォントを読み出して表示し
、また、絵柄等のパターンは自由なパターンのものを作
成して表示用データメモリ7内に登録しておき、表示用
データメモIJ T内のパターンを読み出して表示する
ことが可能となる。ここで、表示用データメモリ7を選
択する時の選択データDには、大きさ指定データDOが
含まれており、サイズ可変手段120はこの大きさ指定
データDoに基づき表示パターンを大きくしたり、小さ
くしたり制御する。尚、この制御は、上記大きさ指定デ
ータDOを表示位置検出回路11を介して読み込み、表
示ドツトの行方向9列方向のアドレス指定を倍に増加す
ることによりなされる。従って、本実施例によれば表示
用データメモリ7に予め登録されたパターンを2倍の大
きさで表示できる。
[発明の効果] 以上説明したようにこの発明によれば、表示制御レジス
タ内に表示用データメモリと表示キャラクタメモリのい
ずれかを選択する選択データを有するメモリ切換レジス
タを設け、このメモリ切換レジスタの選択データに従っ
て上記表示用データメモリ↓こ格納されたパターンと上
記表示キャラクタメモリに格納された文字パターンとを
切換えて上記表示制御回路に出力するセレクタを設けた
ので、表示パターンの自由度が増し、見易くなる効果が
ある
【図面の簡単な説明】
第1図はこの発明の一実施例を示す構成図、第2図は第
1図におけるメモリ切換レジスタ61中のデータの詳細
な構成図、第3図は従来の画面表示装置の構成図、第4
図は従来の表示キャラクタメモリ内の字体構成図である
。 1・・・表示用発振回路、2・・・タイミングジェネレ
ータ、3・・・入力制御回路、4・・・データ制御回路
、5・・・アドレス制御回路、6・・・表示制御レジス
タ、7・・・表示用データメモリ、8・・・表示キャラ
クタメモリ、9・・・同期信号切換回路、11・・・表
示位置検出回路、13・・・表示制御回路、17・・・
ビデオミキサー、61・・・メモリ切換レジスタ、12
0・・・サイズ可変手段。 なお図中、同一符号は同−又は相当する構成要素を示す

Claims (1)

  1. 【特許請求の範囲】 ブラウン管などの表示装置に文字やパターンを表示させ
    る画面表示装置において、 各種のタイミングの基準となる信号を発生する発振回路
    と、上記発振回路の発振信号に基づいて各種のタイミン
    グ信号を発生するタイミングジェネレータと、マイクロ
    コンピュータ等の外付制御回路からの制御信号を受け入
    れて処理する入力制御回路と、上記表示装置に写し出す
    映像信号の同期信号を入力する同期信号切換回路と、こ
    の同期信号をカウントして上記表示装置の表示位置を検
    出する表示位置検出回路と、上記入力制御回路により処
    理され上記表示装置に表示されるべき文字、パターンの
    コードやブリンキング情報等の制御データを記憶する表
    示用データメモリと、上記表示内容として表示される文
    字の字体フォントを記憶する表示キャラクタメモリと、
    上記表示位置検出回路からの位置検出信号により表示装
    置の所定の位置に表示内容を表示すべく所定の表示信号
    を出力する表示制御回路と、上記表示制御回路から出力
    される表示信号と上記映像信号とをミキシングするビデ
    オミキサーと、上記外付制御回路から上記入力制御回路
    に入力されるデータを保持する表示制御レジスタとを備
    え、かつ上記表示制御レジスタは表示用データメモリと
    表示キャラクタメモリのいずれかを選択する選択データ
    を有するメモリ切換レジスタを有し、このメモリ切換レ
    ジスタの選択データに従って上記表示用データメモリに
    格納されたパターンと上記表示キャラクタメモリに格納
    された文字パターンとを切換えて上記表示制御回路に出
    力するセレクタを備えたことを特徴とする画面表示装置
JP1047509A 1989-02-27 1989-02-27 画面表示装置 Pending JPH02224575A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP1047509A JPH02224575A (ja) 1989-02-27 1989-02-27 画面表示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP1047509A JPH02224575A (ja) 1989-02-27 1989-02-27 画面表示装置

Publications (1)

Publication Number Publication Date
JPH02224575A true JPH02224575A (ja) 1990-09-06

Family

ID=12777080

Family Applications (1)

Application Number Title Priority Date Filing Date
JP1047509A Pending JPH02224575A (ja) 1989-02-27 1989-02-27 画面表示装置

Country Status (1)

Country Link
JP (1) JPH02224575A (ja)

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6150470A (ja) * 1984-08-18 1986-03-12 Sharp Corp テレビジヨン受像機の番組予約装置

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6150470A (ja) * 1984-08-18 1986-03-12 Sharp Corp テレビジヨン受像機の番組予約装置

Similar Documents

Publication Publication Date Title
KR0167004B1 (ko) 화면표시장치를 내장한 싱글칩마이크로 컴퓨터
US5495267A (en) Display control system
US4737778A (en) Video display controller
JPH02224575A (ja) 画面表示装置
JP2502357B2 (ja) 画面表示装置
JPH02224585A (ja) 画面表示装置
JP2502358B2 (ja) 画面表示装置
JPH02224589A (ja) 画面表示装置
JPH02202181A (ja) 画面表示装置
JPH02224587A (ja) 画面表示装置
JPH02224586A (ja) 画面表示装置
JPH02224584A (ja) 画面表示装置
JPH03196094A (ja) 画面表示装置
JPH0833718B2 (ja) テレビジョン画面表示装置
JPH03263090A (ja) 画面表示装置
JPH02224583A (ja) 画面表示装置
JPH02224581A (ja) 画面表示装置
JPH02202182A (ja) 画面表示装置
KR940010238B1 (ko) Tv의 다중 온 스크린 디스플레이장치
KR950007608B1 (ko) 램을 이용한 오 에스 디 처리장치
JPH02224578A (ja) 画面表示装置
KR930010484B1 (ko) 온 스크린 디스플레이(On Screen Display)장치
JPH0767048A (ja) 表示制御装置
JPH02224576A (ja) 画面表示装置
JPH02224577A (ja) 画面表示装置