JPH02210964A - 画像処理装置 - Google Patents

画像処理装置

Info

Publication number
JPH02210964A
JPH02210964A JP1031416A JP3141689A JPH02210964A JP H02210964 A JPH02210964 A JP H02210964A JP 1031416 A JP1031416 A JP 1031416A JP 3141689 A JP3141689 A JP 3141689A JP H02210964 A JPH02210964 A JP H02210964A
Authority
JP
Japan
Prior art keywords
signal
pulse width
width modulation
output
modulation signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP1031416A
Other languages
English (en)
Inventor
Takashi Kawana
孝 川名
Kaoru Seto
瀬戸 薫
Atsushi Kashiwabara
淳 柏原
Hiroshi Mano
宏 真野
Tetsuo Saito
徹雄 斉藤
Michio Ito
伊藤 道夫
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Canon Inc
Original Assignee
Canon Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Canon Inc filed Critical Canon Inc
Priority to JP1031416A priority Critical patent/JPH02210964A/ja
Publication of JPH02210964A publication Critical patent/JPH02210964A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Facsimile Image Signal Circuits (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔産業上の利用分野] 本発明は画像処理装置に関し、特に多値の画像信号を処
理しパルス幅変調信号を形成する画像処理装置に関する
ものである。
〔従来の技術〕
第12図は従来の映像形成装置の映像処理部のブロック
構成図である。図において、11はガンマ(γ)補正R
OMであり、外部より4ビット濃度(16階調)の画像
データVIDEOO〜VIDEO3をしてγ補正された
4ビツトの画像データを出力する。
12はラッチであり、γ補正された画像データを画像ク
ロック信号VCLKでラッチする。
一方、15は計数クロック発生器であり、画像クロック
信号VCLKの16倍の周波数の計数クロック信号5C
LKを発生する。14はカウンタであり、係数クロック
信号5CLKを係数する。即ち、入力の1画素は16階
調あるので、画像クロック信号VCLK間jこ16個カ
ウントアツプする。13はデジタルコンパレータであり
、ラッチ12とカウンタ14の出力を比較することによ
ってγ補正後の映像データをパルス幅変調し、該パルス
幅変調信号で不図示のレーザドライバを駆動する。この
結果、中間調画像を再現することができる。第13図に
第12図における各信号のタイミング図を示す。
〔発明が解決しようとしている課題〕
しかしながら上記従来例では、第13図から明らかな様
にカウンタ14の出カバターンが1通りであるためパル
ス幅変調信号の成長(広がり)のしかたが、1ドツトの
右端からしか成長出来ず、各画素の右端にはっきりした
縦スジが形成され画質の低下の原因となっていた。又、
カウンタ14の出カバターンをかえても(例えば左端か
らパルス幅変調信号を成長させたり、中央から成長させ
るなど)各画素の左端や中央に縦スジが形成され、画質
の低下の原因となっていた。つまり従来ではパルス幅変
調信号の広がりの始点が1箇所であるため画質を低下さ
せていた。又、レーザビームプリンタ等のページプリン
タに第12図の如き構成を用いた場合、1ページ内で解
像度を変えたり、スクリーン角をかえりするのは不可能
であった。
本発明は上記の点に鑑みなされたもので簡単な構成で高
品位の階調画像を再生できる様にした画像処理装置を提
供するものである。
〔課題を解決するための手段〕
本発明の画像処理装置は上記の目的を達成するために、
多値画像信号を入力する入力手段と、前記入力手段より
入力した多値画像信号に基づいてパルス幅変調信号を出
力するパルス幅変調信号出力手段と、前記パルス幅変調
信号の広がりの始点を指示する指示信号を受信する受信
手段とを備える。
〔作用〕
かかる構成において、前記パルス幅変調信号出力手段は
、前記受信手段より受信した指示信号に基づいて前記多
値画像信号を処理し、広がりの始点の異なるパルス幅変
調信号を出力する。
〔実施例〕
第1図は本発明の第1の実施例を示す図である。
第1図は入力した多値画像データを処理してパルス幅変
調信号(以下PWM信号とも称す)を出力し、レーザド
ライバへ送出する信号処理部の回路図である。第2図は
第1図のカウンタ部4より出力されるカウンタ値の一例
である。図から明らかな様にカウンタ部4の出カバター
ンは、パルス成長選択信号(SelectO,5ere
ctl)により自由に変えることができる。以下に動作
の説明を行なう。
第1図において、ホストコンピュータやスキャナ等の外
部機器6からは多値画像濃度データ刀1罰冗ト 〜m (V I D E Oを下位ビットとしてFHに
/近づくにつれ低濃度とする)、画像クロックVCLK
及びパルス成長選択信号5electO,5elect
lが入力される。4ビツトの画素データm 〜刀1[コ
は、まずγ補正ROMIで階調の補正がされ、ラッチ2
より画像クロックVCLKでラッチされてデジタルコン
パレータ3の一方の入力に入力される。一方、パルス成
長選択信号5electO。
5electlによりカウンタ部4からは、第2図(a
)〜(d)に示されるような種々のパターンのカウンタ
値が出力され、デジタルコンパレータ3に入力される。
デジタルコンパレータ3ではラッチ2の出力とカウンタ
部4の出力との比較が行なわれパルス幅変調信号が出力
され、この結果不図示のレーザはPWM信号によりオン
/オフし階調画像が形成される。本実施例では指示信号
5electO,5lectlによりPWM信号が画像
クロックVCLKに対し左端から成長するか、右端から
成長するか、あるいは中心から両端に向かって成長する
か又は、すべて黒かを選択できる。尚、すべて黒の場合
は文字などの出力に使う。この選択は各ドツト(画素)
ごとに変えることができる。カウンタ部4は、計数クロ
ック発生器5から出力される計数クロック5CLKを入
力しカウント動作を行なう。
第3図(a)〜(f)は、第1図の処理回路の各信号の
タイミングを示したものである。図のように(d)のパ
ルス成長選択信号によって、(C)のカウンタ4の出カ
バターンを切り変えることができる。この結果(f)の
ように印字領域を1ドツトの左端、右端、中央から成長
させることができる。
第4図に第1図のカウンタ部4の詳細な回路図を示す。
第4図7,8は4ビツトのアップカウンタで、カウンタ
7がフルカウントされるとカウンタ8が1つカウントア
ツプされる。このカウンタは例えば汎用icロジックの
74A3161などを使用する。
9.10はデータセレクタであり、4つの入力データか
ら1つのデータを出力することができる。例えば74A
S153を使用する。又、51.52はフリップフロッ
プ回路、1cl−ic8. 52はゲート回路である。
本処理回路では第2図(a)〜(d)に示される様なカ
ウンタ出力をパルス成長選択信号5electO,5e
lectlにより選択できるものであるが、カウンタ出
力は上記パターンだけでなく様々なカウントアツプ、カ
ウントダウンの方法を取ることができる。又、本実施例
では各画素毎に種々のパターンを発生させ、パルス幅変
調信号の広がりの始点を変えたが、複数画素$1つのパ
ターンを対応させたり、1つの画素に複数種類のパター
ンを対応させることも可能である。
第10図、第11図は第1図の回路によるPWM信号の
各種出力例を示したちである。第10図の■〜■あるい
は第11図の■〜■から明らかな様に外部機器6から送
出される多値画像データ及びカウンタ部4の出カバター
ンを適当に設定することにより見かけ上複数画素で1つ
の濃度レベルを表わすことが可能となり、階調性をより
向上させることができる。
〔第2の実施例〕 次に第2の実施例について説明する。
第5図は第2実施例の画像処理装置のパルス発生回路の
回路図である。尚、第1図と同様の機能を有するものに
は同じ符号を付けた。図において外部機器6より入力さ
れる多値画像濃度データ■1罰罰〜曹■■月とパルス成
長選択信号5electO。
5electlはRAM21のアドレスAO〜A5に入
力する。CPU30は予めRAM21の各アドレスに対
応して所定の8ピツドデータを書き込んである。
即ち、下位4ビツト(DO−D3)は白印字時間T&の
カウント値であり、上位4ピツド(D4〜D7)は黒印
字時間Tbのカウント値である。画像データが召1沢罰
〜口下[兄が入力すると対応する8ピツドデータがRA
M21より読み出され、画像クロック信号VCLKの立
ち上りエツジに同期して8ビツトデータの下位4ビツト
はデータラッチレジスタ22に、上位4ビツトはデータ
ラッチレジスタ23に夫々ラッチされる。一方、フリッ
プフロップ回路26は画像クロック信号VCLKの立ち
上りエツジから4ビツトカウンタ24のカウントをイネ
ーブルにし、該4ビツトカウンタ24が時間T、に相当
する数をカウントするとキャリー信号が発生してフリッ
プフロップ回路26をリセットする。
そしてフリップフロップ回路26の立ち下がりはインバ
ータ回路56で反転されてフリップフロップ回路27に
クロック信号として入力し、フリップフロップ回路27
をセットする。同様にして、フリップフロップ回路27
の出力は4ビツトカウンタ25のカウントをイネーブル
にし、該4ビツトカウンタ25が時間T、に相当する数
をカウントするとキャリー信号が発生してフリップフロ
ップ回路27をリセットする。このフリップフロップ回
路27の出力はパルス幅変調信号(PWM信号)32と
して不図示の半導体レーザを駆動する。尚、53〜55
はゲート回路、29は所定周期のクロックを出力する発
振器、28は発振器29の出力を分周してカウントのた
めのクロック信号を各カウンタ24,25に与える分周
器である。
以上の回路を使用して、半導体レーザを点滅させて印字
を行った時の印字状態を第6図に示す。
第6図(a)はパルス成長選択信号(Selectl。
5electO)が(0,1))の時の各種濃度の印字
状態を示したもので常に1ドツトの左端がら印字が行な
われる。又、第6図(b)は(Selectl。
5electO)が(1,0)の時の印字状態を示した
もので常に1ドツトの右端から印字が行なわれる。
又、第6図(c)は(Selectl、 5elect
O)が(1,l)の時の印字状態を示したものでドツト
の中央から印字が行なわれる。第6図(a)〜(c)の
如き種々のパターンの印字を行なうためにCPU30は
了じめRAM21にデータを書き込む。具体的に説明す
ると5electl=0.5electO=1のとき、
つまりRAM21 の7ドL/X A5=O,A4=1
 (7)領域は、T、=0となるようにRAM21の出
力D3〜DoをすべてOに設定し、5electl=!
5electO=0のときは常に右端まで印字できるよ
うにRAM21の出力D7〜D4を設定する。
以上の様にして1画素ごとにパルス幅変調の成長のパタ
ーンを変えて、中間濃度印字を行う。
また上述実施例では入力の画像データを4ビツトとした
がこれに限らない。他にも2ビツト、6ビツト、8ビツ
ト等でも良い。またデータラッチレジスタ22. 23
及びカウンタ24. 25も4ビツトに限らない。
尚、上述第2実施例では白印字期間と黒印字期間とが直
列的になる様に構成したがこれに限らない。
他にも、例えば白印字期間の信号を左端から時間TIL
とし、かつ黒印字期間の信号を同じく左端から時間T、
L+T、としてオーバラップさせ、これらの信号の排他
的論理和をとっても良い。
以上の様に第2の実施例においてもパルス幅変調信号の
広がりの始点を任意に変更することができる。
又、第2実施例では各画素毎に1つのパルス幅変調信号
を発生させたが1、複数画素に1つのパルス幅変調信号
を対応させたり、1つの画素に複数のパルス幅変調信号
を対応させても良い。
〔第3の実施例〕 次に第3の実施例について説明する。
第7図は第3の実施例の画像処理装置を示す図である。
尚、第1図と同様の機能を有するものには同じ符合を付
けた。外部機器6より入力される多値画像データη下丁
罰〜]下「n、パルス成長選択信号5electO,5
electlは、同じく外部機器6より入力される画像
クロックVCLKによりラッチ40でラッチされる。ラ
ッチ40から出力される多値画像データはγ補正ROM
41で階調補正された後デープルメモリ42のアドレス
AO〜A3に入力する。又、5electO,5ele
etlの各信号もテーブルメモリ42のアドレスA4.
A5に入力する。テーブルメモリ42のアドレスマツプ
の一例及び画像の出力例を第8図、第9図に示す。
テーブルメモリ42からの出力データD。−D I5は
シフトレジスタ44にパラレルに入力し、同期発振器4
3より出力される画像クロックVCLKの16倍のクロ
ックに同期し、シリアルにテーブルメモリの出力D0側
から順にパルス幅変調信号とじて出力される。
第8図によればパルス成長選択信号5electO。
5eleetlにより印字の成長のパターンを図のよう
に任意に変えることができる。
又、第9図のようなデータをテーブルメモリ42に書き
込めば第9図に示される様に解像度スクリーン角も、任
意に変えることができる。
以上の様に第3の実施例においても非常に簡単な構成で
パルス幅変調信号の広がりの始点を任意に変更すること
ができる。尚、第3実施例では1つの画素に対して1つ
あるいは複数のパルス幅変調信号を対応させたが、複数
画素に対して1つのパルス幅変調信号を対応させても良
い。
前述した各実施例はパルス幅変調信号をレーザビームプ
リンタ等のレーザドライバに印加する構成としたが、本
発明はレーザビームプリンタ以外の出力装置、例えばL
EDプリンタ等にも適用できるものである。
以上説明したように多値画像信号とパルス成長選択信号
を外部機器より入力し、ドツトごとにパルス幅変調信号
の広がりの始点を変えることにより、縦スジ等のノイズ
を防止できるばらりでなく、1ページ内でも解像度(第
1O図、第11図で説明した様に複数画素で見かけ上1
ドツトを形成する)やスクリーン角を変えることが可能
となる。
〔発明の効果〕
以上説明した様に本発明によれば複雑な構成を用いるこ
となく高品位の階調画像を再現することができる。
【図面の簡単な説明】
第1図は第1の実施例の画像処理装置を示す図。 第2図、第3図は第1図における各信号の波形図。 第4図はカウンタ部4の詳細図。第5図は第2実施例の
画像処理装置を示す図。第6図は第5図の回路を用いた
印字出力例を示す図。第7図は第3実施例の画像処理装
置を示す図。第8図、第9図はテーブルメモリのアドレ
スマツプ及び印字状態を示す図。 第1O図、第11図は第1図の回路による各種出力例を
示す図。第12図、第13図は従来例を説明するための
図である。 1は6補正ROM、2はラッチ、3はデジタルコンパレ
ータ、4はカウンタ部、21はRAM、24゜25はカ
ウンタ、40はラッチ、41は6補正ROM。 42はテーブルメモリ、44はシフトレジスタである。 特許出願人  キャノン株式会社 ト11田 Cd)Seltcすθ・θ 褐 回 5electf O” l 5elect / ;θ 581eGf0 二0 SεIe、ctf=l TQ=0 5eleotθ;1 Select / =  1 ↑始点 CG) クークルメモリのアドレスマ・7プ〉 <’ppイ状艦〉 ワ 圓

Claims (1)

    【特許請求の範囲】
  1. 多値画像信号を入力する入力手段と、前記入力手段より
    入力した多値画像信号に基づいてパルス幅変調信号を出
    力するパルス幅変調信号出力手段と、前記パルス幅変調
    信号の広がりの始点を指示する指示信号を受信する受信
    手段とを有し、前記パルス幅変調信号出力手段は、前記
    受信手段より受信した指示信号に基づいて前記多値画像
    信号を処理し、広がりの始点の異なるパルス幅変調信号
    を出力する様に構成したことを特徴とする画像処理装置
JP1031416A 1989-02-10 1989-02-10 画像処理装置 Pending JPH02210964A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP1031416A JPH02210964A (ja) 1989-02-10 1989-02-10 画像処理装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP1031416A JPH02210964A (ja) 1989-02-10 1989-02-10 画像処理装置

Publications (1)

Publication Number Publication Date
JPH02210964A true JPH02210964A (ja) 1990-08-22

Family

ID=12330655

Family Applications (1)

Application Number Title Priority Date Filing Date
JP1031416A Pending JPH02210964A (ja) 1989-02-10 1989-02-10 画像処理装置

Country Status (1)

Country Link
JP (1) JPH02210964A (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2003003713A1 (en) * 2001-06-29 2003-01-09 Electronics For Imaging, Inc. Digital pulse width modulator for use in electrostatic printing mechanisms
JP2007038617A (ja) * 2004-08-20 2007-02-15 Canon Inc 画像形成装置及び画像形成方法

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2003003713A1 (en) * 2001-06-29 2003-01-09 Electronics For Imaging, Inc. Digital pulse width modulator for use in electrostatic printing mechanisms
US6992792B2 (en) 2001-06-29 2006-01-31 Electronics For Imaging, Inc. Digital pulse width modulator for use in electrostatic printing mechanisms
US7453596B2 (en) 2001-06-29 2008-11-18 Electronics For Imaging, Inc. Digital pulse width modulator for use in electrostatic printing mechanisms
JP2007038617A (ja) * 2004-08-20 2007-02-15 Canon Inc 画像形成装置及び画像形成方法
JP4708908B2 (ja) * 2004-08-20 2011-06-22 キヤノン株式会社 画像形成装置及び画像形成方法

Similar Documents

Publication Publication Date Title
US4926268A (en) Image processing apparatus which converts m-bit image data to n-bit (n>m) image data
EP0765508B1 (en) System and method for enhancing graphic features produced by marking engines
US5819010A (en) Image recording with adaptation of resolution to printer
EP0740459B1 (en) Image processing method and apparatus
JPH0421473A (ja) 印刷制御方法及び装置と印刷装置
JPH04261264A (ja) パルス幅変調装置
JPH02210964A (ja) 画像処理装置
JP2003046793A (ja) 画像処理方法及び装置
JP3736593B2 (ja) 画像処理装置および画像平滑化方法
JP2003305883A (ja) 画像形成装置
JP2723535B2 (ja) 像形成装置
JPH02155760A (ja) 画像形成装置
JPH0730746A (ja) 画像処理装置
JP2701310B2 (ja) 中間調画像生成方法および装置
JP2679839B2 (ja) 画像形成装置
JPH07104928B2 (ja) 画像処理装置
JP3046034B2 (ja) 画像形成装置
JPH05169720A (ja) カラー画像形成装置
JPH1127531A (ja) 画像処理装置および方法並びに記憶媒体
JPH07123265A (ja) 画像形成装置
JPH05211596A (ja) 画像処理装置
JP3007521B2 (ja) 網点データ生成装置
JPH0422267A (ja) 印刷装置
JPH04238460A (ja) 記録装置
JPH02145366A (ja) 画像形成装置