JPH0215299A - 楽音合成装置 - Google Patents
楽音合成装置Info
- Publication number
- JPH0215299A JPH0215299A JP1090354A JP9035489A JPH0215299A JP H0215299 A JPH0215299 A JP H0215299A JP 1090354 A JP1090354 A JP 1090354A JP 9035489 A JP9035489 A JP 9035489A JP H0215299 A JPH0215299 A JP H0215299A
- Authority
- JP
- Japan
- Prior art keywords
- data
- waveform
- musical
- signal
- counter
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 230000002194 synthesizing effect Effects 0.000 title claims description 4
- 230000015572 biosynthetic process Effects 0.000 claims description 6
- 238000003786 synthesis reaction Methods 0.000 claims description 6
- 238000005070 sampling Methods 0.000 abstract 2
- 230000015654 memory Effects 0.000 description 27
- 230000005540 biological transmission Effects 0.000 description 14
- 238000012545 processing Methods 0.000 description 9
- 238000010586 diagram Methods 0.000 description 7
- 230000008859 change Effects 0.000 description 5
- 230000004044 response Effects 0.000 description 5
- 238000013461 design Methods 0.000 description 4
- 238000000034 method Methods 0.000 description 4
- 230000008569 process Effects 0.000 description 4
- 238000004519 manufacturing process Methods 0.000 description 2
- 230000007246 mechanism Effects 0.000 description 2
- 101000856234 Clostridium acetobutylicum (strain ATCC 824 / DSM 792 / JCM 1419 / LMG 5710 / VKM B-1787) Butyrate-acetoacetate CoA-transferase subunit A Proteins 0.000 description 1
- 230000002238 attenuated effect Effects 0.000 description 1
- 238000004891 communication Methods 0.000 description 1
- 125000004122 cyclic group Chemical group 0.000 description 1
- 238000001514 detection method Methods 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
- 230000006870 function Effects 0.000 description 1
- 235000008216 herbs Nutrition 0.000 description 1
- 239000007788 liquid Substances 0.000 description 1
- 238000005259 measurement Methods 0.000 description 1
- 238000003672 processing method Methods 0.000 description 1
- 230000001360 synchronised effect Effects 0.000 description 1
Landscapes
- Electrophonic Musical Instruments (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
この発明は、音色が経時的に変化する楽音を発生する楽
音合成装置に関し、特に制御入力に応じて複数の波形デ
ータを選択乃至合成して種々の初期波形データを作成す
ることにより簡単な構成で種々の楽音を発生可能とした
ものである。
音合成装置に関し、特に制御入力に応じて複数の波形デ
ータを選択乃至合成して種々の初期波形データを作成す
ることにより簡単な構成で種々の楽音を発生可能とした
ものである。
時間と共に楽音の振幅が変化し、同時にその音色(波形
)も変化するような楽音を発生する電子楽器に関しては
本願出願人が昭和50年12月16日出願した昭和50
年特許願第149148号(特開昭5273721号)
「電子楽器」 (以下光出願という)において詳細に説
明されている。この先出願に示される電子楽器において
、楽音波形発生手段は、RAM (ランダム・アクセス
・メモリ)等の一時記憶回路及びディジタルフィルタを
閉ループ状に接続したデータ循環路を有し、このデータ
循環路を介してディジタル波形データを循環させること
により循環中のデータを楽音波形データとして取出すよ
うになっている。
)も変化するような楽音を発生する電子楽器に関しては
本願出願人が昭和50年12月16日出願した昭和50
年特許願第149148号(特開昭5273721号)
「電子楽器」 (以下光出願という)において詳細に説
明されている。この先出願に示される電子楽器において
、楽音波形発生手段は、RAM (ランダム・アクセス
・メモリ)等の一時記憶回路及びディジタルフィルタを
閉ループ状に接続したデータ循環路を有し、このデータ
循環路を介してディジタル波形データを循環させること
により循環中のデータを楽音波形データとして取出すよ
うになっている。
このような楽音波形発生手段にあっては、音色の時間変
化は得られるが、幅広い種々の楽音な得るための工夫か
なされていなかった。
化は得られるが、幅広い種々の楽音な得るための工夫か
なされていなかった。
この発明の目的は、構成をさほど複雑化するコトなく種
々の楽音を発生可能とすることにある。
々の楽音を発生可能とすることにある。
この発明は、データ遅延手段及びディジタルフィルタを
閉ループ状に接続したデータ循環路を有する楽音合成装
置において、各々波形データを発生する複数のデータ発
生手段と、制御入力に応じて複数のデータ発生手段から
の波形データを選択乃至合成して初期波形データとして
送出する選択・合成手段と、この選択・合成手段からの
初期波形データをデータ循環路を介して循環させること
により循環中のデータを楽音波形データとして取出す循
環制御手段とを設けたことを特徴とするものである。
閉ループ状に接続したデータ循環路を有する楽音合成装
置において、各々波形データを発生する複数のデータ発
生手段と、制御入力に応じて複数のデータ発生手段から
の波形データを選択乃至合成して初期波形データとして
送出する選択・合成手段と、この選択・合成手段からの
初期波形データをデータ循環路を介して循環させること
により循環中のデータを楽音波形データとして取出す循
環制御手段とを設けたことを特徴とするものである。
この発明の構成によれは、制御入力に応して複数の波形
データを選択乃至合成して初期波形データを作成するの
で、制御入力の定め方と予め用意する波形データの種類
とにより多種類の初期波形データを作成することができ
、従って多種類の楽音波形データを得ることができる。
データを選択乃至合成して初期波形データを作成するの
で、制御入力の定め方と予め用意する波形データの種類
とにより多種類の初期波形データを作成することができ
、従って多種類の楽音波形データを得ることができる。
また、単一の波形データを加工することによってこの発
明と同様に多種類の初期波形データを作成しようとする
と、加工処理手段の構成が極めて複雑化するが、この発
明では、構成がそれほど複雑にならない利点もある。
明と同様に多種類の初期波形データを作成しようとする
と、加工処理手段の構成が極めて複雑化するが、この発
明では、構成がそれほど複雑にならない利点もある。
以下、添付図面に示す実施例についてこの発明を詳述す
る。
る。
第1図はこの発明の一実施例による電子楽器を示すブロ
ック線図である。同図において、10は共通の情報伝送
路、20はCPUである。この明細書で言うCPUは制
御回路、演算回路およびレジスタをそなえ、CPU外に
あるメモリ装置と共に端末の入力装置から入力されるデ
ータを処理して端末の出力装置に対し出力することがで
きる汎用データ処理機能を備えた装置を意味する。また
、その好Jな設計例としては、マイクロプロセッサが用
いられるものとする。CPU20によるデータ処理はメ
モリ装置22に記憶されているプログラムと、CPU制
御盤部24から与えられる制御信号とによって定まる。
ック線図である。同図において、10は共通の情報伝送
路、20はCPUである。この明細書で言うCPUは制
御回路、演算回路およびレジスタをそなえ、CPU外に
あるメモリ装置と共に端末の入力装置から入力されるデ
ータを処理して端末の出力装置に対し出力することがで
きる汎用データ処理機能を備えた装置を意味する。また
、その好Jな設計例としては、マイクロプロセッサが用
いられるものとする。CPU20によるデータ処理はメ
モリ装置22に記憶されているプログラムと、CPU制
御盤部24から与えられる制御信号とによって定まる。
したがって、これらを適宜変更することによりデータ処
理の方法を自由に変えることができる。
理の方法を自由に変えることができる。
第1図において、30は鍵盤部、32は音色制御盤部、
34は楽音発生部、36は表示盤部、38は通信回線の
ための変復調回路(MODEM)、39はデータ処理の
ための時間情報を供給するタイマである。ここで、注目
されることは、従来の電子楽器ては、鍵盤部、音色制御
盤部、楽音発生部等がそれぞれ専用の配線て相互接続さ
れていたのに対し、この発明ではこれらの配線に代えて
共通の情報伝送路10を設け、配線数の削減並びにシス
テムの多機能化を可能にしたことである。
34は楽音発生部、36は表示盤部、38は通信回線の
ための変復調回路(MODEM)、39はデータ処理の
ための時間情報を供給するタイマである。ここで、注目
されることは、従来の電子楽器ては、鍵盤部、音色制御
盤部、楽音発生部等がそれぞれ専用の配線て相互接続さ
れていたのに対し、この発明ではこれらの配線に代えて
共通の情報伝送路10を設け、配線数の削減並びにシス
テムの多機能化を可能にしたことである。
なお、21.25.31.33 35 37はそれぞれ
CPU20、CPU制御盤部24、鍵盤部30、音色制
御盤部32、楽音発生部34、表示盤部36と共通の情
報伝送路lOとの間に設けられるインターフェイス回路
であって、これら回路の動作はCPUおよび各端末機器
の動作に含めて記述する。
CPU20、CPU制御盤部24、鍵盤部30、音色制
御盤部32、楽音発生部34、表示盤部36と共通の情
報伝送路lOとの間に設けられるインターフェイス回路
であって、これら回路の動作はCPUおよび各端末機器
の動作に含めて記述する。
第1図に示す装置において、共通の情報伝送路10を経
て各機器間に入出力される各種の信号は、たとえば第1
表に示すように分類される。
て各機器間に入出力される各種の信号は、たとえば第1
表に示すように分類される。
第 1 表
第1表において、
信号S12はCPU20からメモリ装置22へ与えられ
る書込みおよび読出しのための制御信号等を含み、 信号S16は後述の信号S31及びS41に基づいてC
PU20で発生され、楽音発生部34に供給される発音
制御、音色設定等の信号を含み、 信号S2+はCPU20へ送出するインストラクジョン
、データ等の信号を含み、 信号S3+は鍵盤部30てのキー操作に応じて発生され
る押鍵情報としてのキーのオンオフ信号およびキーデー
タ信号を含み、 信号S4tは音色制御盤部32ての音色選択操作に応し
て発生される音色選択情報としての音色ブタ信号を含み
、 信号S 32+ S 42はメモリ装置22への直接
アクセスを意味し、 信号S36はキーのオンオフ信号およびキーデータ信号
を含み、 信号S46は音色データ信号を含み、 信号S5□はプログラム選択、CPU直接制御等の信号
を含む。
る書込みおよび読出しのための制御信号等を含み、 信号S16は後述の信号S31及びS41に基づいてC
PU20で発生され、楽音発生部34に供給される発音
制御、音色設定等の信号を含み、 信号S2+はCPU20へ送出するインストラクジョン
、データ等の信号を含み、 信号S3+は鍵盤部30てのキー操作に応じて発生され
る押鍵情報としてのキーのオンオフ信号およびキーデー
タ信号を含み、 信号S4tは音色制御盤部32ての音色選択操作に応し
て発生される音色選択情報としての音色ブタ信号を含み
、 信号S 32+ S 42はメモリ装置22への直接
アクセスを意味し、 信号S36はキーのオンオフ信号およびキーデータ信号
を含み、 信号S46は音色データ信号を含み、 信号S5□はプログラム選択、CPU直接制御等の信号
を含む。
ここで、信号33B及びS48はそれぞれ信号S31及
びS41と同様のものであるか、信号S3゜及びS4□
のようにCPU20へ供給されるものではなく、楽音発
生部34を直接的に制御するものであり、このような制
御モートもありうることを示している。
びS41と同様のものであるか、信号S3゜及びS4□
のようにCPU20へ供給されるものではなく、楽音発
生部34を直接的に制御するものであり、このような制
御モートもありうることを示している。
信号S +71 5371347はそれぞれ信号5IQ
S 3B、S 46と同様または類似のものである。
S 3B、S 46と同様または類似のものである。
また、信号S +8+ 3361 S 48はそれぞ
れCPU20と端末機器(この場合は鍵盤部30と音色
制御盤部32)の状態表示のための信号である。表示盤
部36において、適当種目の状態表示が行なわれている
と、次の段階における制御に便利である。
れCPU20と端末機器(この場合は鍵盤部30と音色
制御盤部32)の状態表示のための信号である。表示盤
部36において、適当種目の状態表示が行なわれている
と、次の段階における制御に便利である。
第1表において、信号S12+ 21+ 351は
、事務用データ処理または技術用データ処理を行なう電
子計算機においても同様な信号の授受が行なわれ、その
技術の分野においてはよく知られているのでその説明は
省略する。また、第1図に示す共通の情報伝送路lOに
は外部記憶装置および外部データ処理装置等が接続され
たり、1個の楽音発生部34の外に1個以上の楽音発生
部が接続されたりすることがあり、これらの諸装置と第
1表に示す諸装置の間に信号の授受か行なわれるが、こ
のうち外部記憶装置および外部データ処理装置に関連す
る部分は一般の電子計算機技術の分野においてよく知ら
れているので、その説明を省略する。
、事務用データ処理または技術用データ処理を行なう電
子計算機においても同様な信号の授受が行なわれ、その
技術の分野においてはよく知られているのでその説明は
省略する。また、第1図に示す共通の情報伝送路lOに
は外部記憶装置および外部データ処理装置等が接続され
たり、1個の楽音発生部34の外に1個以上の楽音発生
部が接続されたりすることがあり、これらの諸装置と第
1表に示す諸装置の間に信号の授受か行なわれるが、こ
のうち外部記憶装置および外部データ処理装置に関連す
る部分は一般の電子計算機技術の分野においてよく知ら
れているので、その説明を省略する。
これらの信号の形態と、その形態に応して定められるべ
き共通の情報伝送路の形態とに関しては設計によって自
由に選択することができる。第1表に示す信号は、−船
釣にはアドレス部、データ部、インストラクション部に
分けることができ、また、そのアドレス部は、第1表に
受信側として示す装置を指定するマシンアドレス、更に
楽音発生部のように複数個存在する場合はそのうちのい
ずれであるかを指定するデバイスアドレス、デバイス内
のどのレジスタに入力するかを指定するデータアドレス
等に分けられるが、たとえばこれらすべてを含む信号を
ビットシリアル形式で伝送するようにし、共通の情報伝
送路10を1回線の伝送路とすることもできる。このよ
うな場合、各装置に対し割込み(インタラブド)の優先
順位が定められていてその優先順位に従って割込みが制
御される。また、CPU20ては、これらの割込みを受
けつけて処理するばかプログラムの変更(選択)、とび
こし、停止、待ち等を行なう。これらの事は、この発明
の電子楽器をどのように構成するか、設計によって定め
るべき事項であるからその説明を省略する。
き共通の情報伝送路の形態とに関しては設計によって自
由に選択することができる。第1表に示す信号は、−船
釣にはアドレス部、データ部、インストラクション部に
分けることができ、また、そのアドレス部は、第1表に
受信側として示す装置を指定するマシンアドレス、更に
楽音発生部のように複数個存在する場合はそのうちのい
ずれであるかを指定するデバイスアドレス、デバイス内
のどのレジスタに入力するかを指定するデータアドレス
等に分けられるが、たとえばこれらすべてを含む信号を
ビットシリアル形式で伝送するようにし、共通の情報伝
送路10を1回線の伝送路とすることもできる。このよ
うな場合、各装置に対し割込み(インタラブド)の優先
順位が定められていてその優先順位に従って割込みが制
御される。また、CPU20ては、これらの割込みを受
けつけて処理するばかプログラムの変更(選択)、とび
こし、停止、待ち等を行なう。これらの事は、この発明
の電子楽器をどのように構成するか、設計によって定め
るべき事項であるからその説明を省略する。
次に、楽音発生部34の構成について説明する。
共通の情報伝送路10から楽音発生部34に入力される
べき信号は、音色データ信号、キーデータ信号、および
キーのオンオフ信号すなわちエンベロープスタート、リ
リーススタートのイ言号である。楽音発生部34で発生
される楽音の基本周波数はキーデータ信号によって定め
られ、エンベロープスタート信号によってアタック波形
か開始され、リリーススタート信号によってリリース波
形が開始される。アタック波形およびリリース波形の形
状すなわち楽音振幅のエンベロープの形状と楽音波形と
は音色データ信号によって決定される。
べき信号は、音色データ信号、キーデータ信号、および
キーのオンオフ信号すなわちエンベロープスタート、リ
リーススタートのイ言号である。楽音発生部34で発生
される楽音の基本周波数はキーデータ信号によって定め
られ、エンベロープスタート信号によってアタック波形
か開始され、リリーススタート信号によってリリース波
形が開始される。アタック波形およびリリース波形の形
状すなわち楽音振幅のエンベロープの形状と楽音波形と
は音色データ信号によって決定される。
ところで、エンベロープスタート(発音開始)からリリ
ースフィニツシユ(発音終了)までの全発音期間を通じ
て相似の楽音波形を発生するよりもアタックおよびリリ
ースの期間漸次楽音波形か変化し、したがってその高調
波含有率も変化した方がピアノ、ハーブ、シロフォン等
の楽器に類似した好ましい音色の楽音が得られることが
知られており、この発明の電子楽器はプログラムの選択
、変更等により音色データ信号の変更が容易なためこの
ような楽音を発生するのに最も適している。
ースフィニツシユ(発音終了)までの全発音期間を通じ
て相似の楽音波形を発生するよりもアタックおよびリリ
ースの期間漸次楽音波形か変化し、したがってその高調
波含有率も変化した方がピアノ、ハーブ、シロフォン等
の楽器に類似した好ましい音色の楽音が得られることが
知られており、この発明の電子楽器はプログラムの選択
、変更等により音色データ信号の変更が容易なためこの
ような楽音を発生するのに最も適している。
第2図は、楽音発生部34の一構成例を示すブロック線
図であって、同図において楽音発生部34に外部から与
えられる信号としては、次の(a)〜(e)のようなも
のがある。
図であって、同図において楽音発生部34に外部から与
えられる信号としては、次の(a)〜(e)のようなも
のがある。
(a)オンされたキーを示すキーコードこのキーコード
はオンされたキーの属するオクターブを示すオクターブ
コードOCCと、オクターブ内の12音名のうちオンさ
れたキーに対応する音名を示すノートコートNTCとを
含み、オクターブコートOCCはレジスタ800に、ノ
ートコードNTCはレジスタ500にそれぞれストアさ
れる。
はオンされたキーの属するオクターブを示すオクターブ
コードOCCと、オクターブ内の12音名のうちオンさ
れたキーに対応する音名を示すノートコートNTCとを
含み、オクターブコートOCCはレジスタ800に、ノ
ートコードNTCはレジスタ500にそれぞれストアさ
れる。
(b)楽音の初期波形を定めるためのパラメータコード
Ar 、 A2 、 A3 これらのコードA、、A2.A3はそれぞれレジスタ1
40 150.160にストアされる。
Ar 、 A2 、 A3 これらのコードA、、A2.A3はそれぞれレジスタ1
40 150.160にストアされる。
(c)ディジタルフィルタ5の特性を定めるためのパラ
メータコードP、Q これらのコードPQはそれぞれレジスタ520540に
ストアされる。
メータコードP、Q これらのコードPQはそれぞれレジスタ520540に
ストアされる。
(d)楽音波形を初期波形から循環波形に切換えるため
の楽音波形切換信号S この信号Sは1ビツトの信号であり、レジスタ21にス
トアされる。
の楽音波形切換信号S この信号Sは1ビツトの信号であり、レジスタ21にス
トアされる。
(e)楽音発生を可能にするための楽音出力イネーブル
信号E この信号Eは1ビツトの信号であり、レジスタ71にス
トアされる。
信号E この信号Eは1ビツトの信号であり、レジスタ71にス
トアされる。
点線で囲んだブロック1は初期波形発生器を示し、第2
図の例てはそれぞれ異なった楽音波形を記憶させたメモ
リ11.12.13と乗算回路14.1516と加算回
路17とを有し、乗算のパラメータコードAr 、A2
、A3を変更することによって初期波形を任意に変更
できる。また、説明の便宜のための数値例として、メモ
リ11.12.13は楽音波形の1周期分を1.024
等分した各サンプル点における振幅を表わす16ビツト
のディジタルコード(正負の符号を含む)がそのサンプ
ル点の位相順の番地に記憶されているROM (読出し
専用メモリ)であるとする。
図の例てはそれぞれ異なった楽音波形を記憶させたメモ
リ11.12.13と乗算回路14.1516と加算回
路17とを有し、乗算のパラメータコードAr 、A2
、A3を変更することによって初期波形を任意に変更
できる。また、説明の便宜のための数値例として、メモ
リ11.12.13は楽音波形の1周期分を1.024
等分した各サンプル点における振幅を表わす16ビツト
のディジタルコード(正負の符号を含む)がそのサンプ
ル点の位相順の番地に記憶されているROM (読出し
専用メモリ)であるとする。
2はセレクタ、3はファーストイン・ファーストアウト
型のメモリ(以下FIFOメモリと略記する)、4はシ
フトレジスタであり、点線で囲んだブロック5はディジ
タルフィルタである。シフトレジスタ4とフィルタ5と
はセレクタ2の出力である楽音波形をその1周期ごとに
フィルタ5を循環させてフィルタ5の特性によって漸次
楽音波形を変化させるための回路てあって、先出願にお
いて詳細に説明した所である。
型のメモリ(以下FIFOメモリと略記する)、4はシ
フトレジスタであり、点線で囲んだブロック5はディジ
タルフィルタである。シフトレジスタ4とフィルタ5と
はセレクタ2の出力である楽音波形をその1周期ごとに
フィルタ5を循環させてフィルタ5の特性によって漸次
楽音波形を変化させるための回路てあって、先出願にお
いて詳細に説明した所である。
第2図に示す実施例ては、フィルタ5はレジスタ51、
乗算回路52.54、加算回路53から構成される回帰
型1段のディジタルフィルタであり、パラメータコード
P、Qを変更することによってフィルタ5の特性を変化
させることができる。例えば、パラメータコードPの値
pをp〉0とすることにより低次倍音は殆ど減衰せず、
高次倍音は時間と共に急激に減衰する特性にすることが
でき、ピアノ、ギター等の楽音を模擬することがで診る
。また、パラメータコードQの値qを種々設定すること
により利得や減衰率を制御でき、楽音の立上りや立下り
の波形を2Kmすることができる。
乗算回路52.54、加算回路53から構成される回帰
型1段のディジタルフィルタであり、パラメータコード
P、Qを変更することによってフィルタ5の特性を変化
させることができる。例えば、パラメータコードPの値
pをp〉0とすることにより低次倍音は殆ど減衰せず、
高次倍音は時間と共に急激に減衰する特性にすることが
でき、ピアノ、ギター等の楽音を模擬することがで診る
。また、パラメータコードQの値qを種々設定すること
により利得や減衰率を制御でき、楽音の立上りや立下り
の波形を2Kmすることができる。
さらに、p=Q、q=iとすることにより楽音の持続波
形を模擬することができる。
形を模擬することができる。
6はD/A変換器、出力アンプ、スピーカ等を含むサウ
ンドスジステム、7はFIFOメモリ3からの楽音信号
の出力を制御するゲート回路である。
ンドスジステム、7はFIFOメモリ3からの楽音信号
の出力を制御するゲート回路である。
80はクロックパルス発生器、81はアンドゲート、8
2は分周回路、83はアドレスカウンタ、85はアドレ
スカウンタ出力接続制御装置、86はフリップフロップ
、501は読出しクロックパルス発生器、502はFI
FOメモリ3の書込み制御のためのカウンタ、503は
FIFOメモリ3の読出し制御のためのカウンタである
。
2は分周回路、83はアドレスカウンタ、85はアドレ
スカウンタ出力接続制御装置、86はフリップフロップ
、501は読出しクロックパルス発生器、502はFI
FOメモリ3の書込み制御のためのカウンタ、503は
FIFOメモリ3の読出し制御のためのカウンタである
。
第2図に示す楽音発生部34の特徴は、楽音波形が一定
のクロック速度てFIFOメモリ3に書込まれ、書込み
クロック速度を超過しない範囲で可変なりロック速度て
読出されることと、オクターブコート○CCの制御によ
って楽音波形の1周期のサンプル点数又は語数を変更す
る語数制御手段を有することである。
のクロック速度てFIFOメモリ3に書込まれ、書込み
クロック速度を超過しない範囲で可変なりロック速度て
読出されることと、オクターブコート○CCの制御によ
って楽音波形の1周期のサンプル点数又は語数を変更す
る語数制御手段を有することである。
以下、数値例を用いて第2図の回路動作を説明する。
オクターブコートOCCのコード構成とそれが表わすオ
クターブ、および各オクターブ毎の楽音波形1周期のサ
ンプル点数の具体例を第2表に示す。
クターブ、および各オクターブ毎の楽音波形1周期のサ
ンプル点数の具体例を第2表に示す。
第
表
クロックパルス発生器80は2 [MHzl近傍(以下
簡単のため2 [MHz]と略記する)の周波数のクロ
ックパルスφ。を発生する。この2[MHz]のクロッ
クパルスφ。は後述のように断続的にゲート81を通過
したものが初期波形発生器1、ディジタルフィルタ5及
びシフトレジスタ4のためのマスタクロツタパルスφ6
として用いられる。ROMII、 12.13及びシフ
トレジスタ4は1語あたり16ビツトのデータをストア
するものであるから、マスタクロツタパルスφ6は分周
回路82て1/16分周され、アドレスカウンタ83に
入力される。このようにして、アドレス変更とマスタク
ロツタパルスφ6どの同期をとることがてきる。
簡単のため2 [MHz]と略記する)の周波数のクロ
ックパルスφ。を発生する。この2[MHz]のクロッ
クパルスφ。は後述のように断続的にゲート81を通過
したものが初期波形発生器1、ディジタルフィルタ5及
びシフトレジスタ4のためのマスタクロツタパルスφ6
として用いられる。ROMII、 12.13及びシフ
トレジスタ4は1語あたり16ビツトのデータをストア
するものであるから、マスタクロツタパルスφ6は分周
回路82て1/16分周され、アドレスカウンタ83に
入力される。このようにして、アドレス変更とマスタク
ロツタパルスφ6どの同期をとることがてきる。
楽音波形の1周期における語数はシフトレジスタ4にお
いても第2表に従って変更する必要があるので、その便
宜のためシフトレジスタ4はRAM (ランダム・アク
セス・メモリ)を用い、これをROMII、 12.1
3と同じ< 1,024語×16ビツトの容量とする。
いても第2表に従って変更する必要があるので、その便
宜のためシフトレジスタ4はRAM (ランダム・アク
セス・メモリ)を用い、これをROMII、 12.1
3と同じ< 1,024語×16ビツトの容量とする。
なお、レジスタ51は1語×16ビツトの容量である。
アドレスカウンタ83はバイナリステージを10段縦続
接続したもので、その出力はアドレスカウンタ出力接続
制御装置85によって第3図に示すように接続される。
接続したもので、その出力はアドレスカウンタ出力接続
制御装置85によって第3図に示すように接続される。
第3図で09 + C11+ ・・・CI+CoはM
SBからLSBへの順に示すアドレスカウンタ83の並
列出力であり、a9 + a8 +・・・aI+aO
はROMII、 12.13の読出しアドレス及びRA
M4の書込み及び読出しアドレスのlOビットをMSB
からLSBへの順に示す。
SBからLSBへの順に示すアドレスカウンタ83の並
列出力であり、a9 + a8 +・・・aI+aO
はROMII、 12.13の読出しアドレス及びRA
M4の書込み及び読出しアドレスのlOビットをMSB
からLSBへの順に示す。
たとえば、オクターブコードOCCかm>里rloOJ
にあると09〜coのうち下位6ビツト05〜Coだけ
が出力されて、これが89〜a。
にあると09〜coのうち下位6ビツト05〜Coだけ
が出力されて、これが89〜a。
の上位6ビツトa9〜a4となり、a3以下のビットに
は°゛00パ力されるのて、アドレスカウンタ83に入
力パルスが1発大るごとにROM11、12.13及び
RAM4のアドレスは16番地変化し、したがって8売
出されるアドレスは0,1632、・・・1008の6
4個となり、第2表に示すように語数64の楽音波形が
演算されてFIFOメモリ3に書込まれる。
は°゛00パ力されるのて、アドレスカウンタ83に入
力パルスが1発大るごとにROM11、12.13及び
RAM4のアドレスは16番地変化し、したがって8売
出されるアドレスは0,1632、・・・1008の6
4個となり、第2表に示すように語数64の楽音波形が
演算されてFIFOメモリ3に書込まれる。
FIFOメモリ3は64語X16ビツトのメモリで、書
込みは断続的に行なわれ、読出しは書込みクロックパル
スよりも周波数の低いクロックパルスで連続的に行なわ
れるものであって、読出しクロックパルス発生器501
の発生周波数はオクターブコードOCCに関係なく第3
表に示すとおりである。なお、読出しクロックパルス発
生器501は、この実施例では可変分周回路が用いられ
、クロックパルス発生器80からのクロックパルスφ0
をノートコートNTCに対応して分周し、12音名に対
応した12種類の読出しクロックパルスを発生するもの
である。
込みは断続的に行なわれ、読出しは書込みクロックパル
スよりも周波数の低いクロックパルスで連続的に行なわ
れるものであって、読出しクロックパルス発生器501
の発生周波数はオクターブコードOCCに関係なく第3
表に示すとおりである。なお、読出しクロックパルス発
生器501は、この実施例では可変分周回路が用いられ
、クロックパルス発生器80からのクロックパルスφ0
をノートコートNTCに対応して分周し、12音名に対
応した12種類の読出しクロックパルスを発生するもの
である。
第3表
第3表の読出しクロックパルス周波数はいずれもFIF
○メモリ3の書込みクロックパルスの周波数2 [MH
zコ/16=125 [KHzコよりも低い周波数と
しである。FIFOメモリ3の書込み読出しの時間関係
の一例を第4図に示す。第4図のパルス波形P 503
は読出し制御用カウンタ503のカウント変化を示し、
カウントが第0番(第64番)になるごとにフリップフ
ロップ86かカウンタ503からのP。Nパルスに応じ
てセットされる。そして、フリップフロップ86の出力
Qからなる制御信号G86は°′1″゛になり、アンド
ゲート81をオン状態にする。これによりマスタクロツ
タパルスφ。およびアドレスカウンタ出力接続制御装置
85からのアドレス信号が出力されるので、セレクタ2
から楽音波形を表わすコードデータが出力され、FIF
Oメモリ3に書込まれる。第4図のパルスP 502は
分周回路82からの出力パルスを示し、この出力パルス
はFIFOメモリ3の書込み制御のためにカウンタ50
2に供給される。
○メモリ3の書込みクロックパルスの周波数2 [MH
zコ/16=125 [KHzコよりも低い周波数と
しである。FIFOメモリ3の書込み読出しの時間関係
の一例を第4図に示す。第4図のパルス波形P 503
は読出し制御用カウンタ503のカウント変化を示し、
カウントが第0番(第64番)になるごとにフリップフ
ロップ86かカウンタ503からのP。Nパルスに応じ
てセットされる。そして、フリップフロップ86の出力
Qからなる制御信号G86は°′1″゛になり、アンド
ゲート81をオン状態にする。これによりマスタクロツ
タパルスφ。およびアドレスカウンタ出力接続制御装置
85からのアドレス信号が出力されるので、セレクタ2
から楽音波形を表わすコードデータが出力され、FIF
Oメモリ3に書込まれる。第4図のパルスP 502は
分周回路82からの出力パルスを示し、この出力パルス
はFIFOメモリ3の書込み制御のためにカウンタ50
2に供給される。
P 503のパルス周波数はP 502のパルス周波数
より低くしであるので、P 503の第1番のパルスか
FIFOメモリ3に到来した時には、P 502の第1
番のパルスにより少なくとも1語のデータがFIFOメ
モリ3中に既に書込まれている。したがって、FIFO
メモリ3の読出しは連続的に行なうことができる。かく
して、第4図の信号Gaaが1″の期間中は書込みなが
ら順次読出してゆくか、書込み制御用のカウンタ502
のカウントが第64番(第0番)となるとフリップフロ
ップ8Gがカウンタ502からのP。、Fパルスに応じ
てリセットされる。その後P。Nパルスによってフリッ
プフロップ86が再びセットされるまでFIFOメモリ
3への書込みは停止され、その間は読出しだけが行なわ
れる。
より低くしであるので、P 503の第1番のパルスか
FIFOメモリ3に到来した時には、P 502の第1
番のパルスにより少なくとも1語のデータがFIFOメ
モリ3中に既に書込まれている。したがって、FIFO
メモリ3の読出しは連続的に行なうことができる。かく
して、第4図の信号Gaaが1″の期間中は書込みなが
ら順次読出してゆくか、書込み制御用のカウンタ502
のカウントが第64番(第0番)となるとフリップフロ
ップ8Gがカウンタ502からのP。、Fパルスに応じ
てリセットされる。その後P。Nパルスによってフリッ
プフロップ86が再びセットされるまでFIFOメモリ
3への書込みは停止され、その間は読出しだけが行なわ
れる。
このようにしてFIFOメモリ3への書込みは64語毎
に中断され、たとえば第2表のA1〜Gl#のオクター
ブでは楽音波形のB471,024の周期コとに、A7
〜G7#のオクターブでは楽音波形の64/ 16の周
期ごとに書込みは中断するが、いずれの場合にも読出し
は連続して行なわれて楽音波形か発生される。
に中断され、たとえば第2表のA1〜Gl#のオクター
ブでは楽音波形のB471,024の周期コとに、A7
〜G7#のオクターブでは楽音波形の64/ 16の周
期ごとに書込みは中断するが、いずれの場合にも読出し
は連続して行なわれて楽音波形か発生される。
また、たとえは読出しクロックパルス発生器501て発
生されるクロックパルスの周波数は同じ< 28.16
0 [K Hz ]の場合でもオクターブコードoCC
が論理rooOJk:あるときはFIFOメモリ3から
読出される楽音波形の基本周波数は28.160 [K
Hz ]÷1.024 = 27.5 [Hz ]
となり、オクターブコードOCCが論理rl 10Jに
あるとぎは28160 [K Hzコ÷16= 1,7
80[Hz] となる。
生されるクロックパルスの周波数は同じ< 28.16
0 [K Hz ]の場合でもオクターブコードoCC
が論理rooOJk:あるときはFIFOメモリ3から
読出される楽音波形の基本周波数は28.160 [K
Hz ]÷1.024 = 27.5 [Hz ]
となり、オクターブコードOCCが論理rl 10Jに
あるとぎは28160 [K Hzコ÷16= 1,7
80[Hz] となる。
FIFOメモリ3から出力される楽音波形のディジタル
コードはケート回路7を介してサウンドシステム6に入
力されてアナログ電圧に変換され、必要な場合は更に種
々の演奏効果が付与されて発音される。サウンドシステ
ムに関しては従来よく知られているのでその説明は省略
する。
コードはケート回路7を介してサウンドシステム6に入
力されてアナログ電圧に変換され、必要な場合は更に種
々の演奏効果が付与されて発音される。サウンドシステ
ムに関しては従来よく知られているのでその説明は省略
する。
以上の説明によって明らかなように、第2図に示す実施
例の楽音発生部34では、共通の情報伝送路lOを介し
て信号S、E、ノートコードNTC、オクターブコード
OCC,パラメータコートA1.A2 、A3.P、Q
を与えることによって押圧したキーに対応する基本周波
数で希望の音色を有する楽音を発生することができる。
例の楽音発生部34では、共通の情報伝送路lOを介し
て信号S、E、ノートコードNTC、オクターブコード
OCC,パラメータコートA1.A2 、A3.P、Q
を与えることによって押圧したキーに対応する基本周波
数で希望の音色を有する楽音を発生することができる。
また、これらデータの性質上ノートコートNTC及びオ
クターブコートOCCは楽音発生中一定とするが、パラ
メータコートP、Qは適宜変化させてアタック部及びリ
リース部における好ましい楽音波形を形成するのか一般
的な設計である。パラメータコートA+ 、A2 、A
3はセレクタ2が切換えられた後にこれを変化すること
は無意味であるが、セレクタ2の切換前において適宜変
化させることもあり得る。
クターブコートOCCは楽音発生中一定とするが、パラ
メータコートP、Qは適宜変化させてアタック部及びリ
リース部における好ましい楽音波形を形成するのか一般
的な設計である。パラメータコートA+ 、A2 、A
3はセレクタ2が切換えられた後にこれを変化すること
は無意味であるが、セレクタ2の切換前において適宜変
化させることもあり得る。
データNTC及びOCCは一般には鍵盤部30カ)ら共
通の情報伝送路10に送出される。このデータの発生と
送出には従来公知のどのような回路を使ってもよいが、
その1例を第5図に示す。同図において10.30.3
1はそれぞれ第1図の同一符号と同一部分を表わし、共
通の情報伝送路lOはアドレスバスA (101) 、
データバスB (102) 、コントロールハスC(1
03) に分けて示しである。
通の情報伝送路10に送出される。このデータの発生と
送出には従来公知のどのような回路を使ってもよいが、
その1例を第5図に示す。同図において10.30.3
1はそれぞれ第1図の同一符号と同一部分を表わし、共
通の情報伝送路lOはアドレスバスA (101) 、
データバスB (102) 、コントロールハスC(1
03) に分けて示しである。
また、第5図の設計例ては、インターフェース31は第
2表および第3表に示すようにオクターブツー1000
8種類に対しノートコートN T C12種類すなわち
12X 8 =!16個のキーの状態を検出する容量を
具えているが、鍵盤部30に実装されているキーは61
個の場合を示している。
2表および第3表に示すようにオクターブツー1000
8種類に対しノートコートN T C12種類すなわち
12X 8 =!16個のキーの状態を検出する容量を
具えているが、鍵盤部30に実装されているキーは61
個の場合を示している。
パルス発生器316は走査用クロックパルスφ1をカウ
ンタ312に供給し、パルス発生器316、カウンタ3
12、デコーダ311、オアゲート313、シフトレジ
スタ314及びラッチ315でキー状態検出装置を構成
する。カウンタ312の最低位の4段は12進接続にな
っており、デコーダ311もそれに対応する接続になっ
ている。また、デコーダ311の出力は、61個のキー
に対応する以外のものは省略することができる。このよ
うなカウンタの構成にすると、ラッチ315の下位4ビ
ツトはそのままノートコードNTCを表わし、上位3ビ
ツトはそのままオクターブコードoCCを表わすことに
なる。
ンタ312に供給し、パルス発生器316、カウンタ3
12、デコーダ311、オアゲート313、シフトレジ
スタ314及びラッチ315でキー状態検出装置を構成
する。カウンタ312の最低位の4段は12進接続にな
っており、デコーダ311もそれに対応する接続になっ
ている。また、デコーダ311の出力は、61個のキー
に対応する以外のものは省略することができる。このよ
うなカウンタの構成にすると、ラッチ315の下位4ビ
ツトはそのままノートコードNTCを表わし、上位3ビ
ツトはそのままオクターブコードoCCを表わすことに
なる。
第5図に示す例では、キーは優先順位が付された接続に
なっていて、同時にオン状態となるキーのうち最優先順
位を有するキーにだけ端子301から論理゛°1°゛の
電圧が供給され、カウンタ312の計数値がそのキーに
対応する数値となった時に各々のアンドゲートを介して
オアゲート313から論理゛1°゛のパルスが出力され
る。シフトレジスタ314はこれらのパルスを走査の1
周期分だけ遅延するためのもので、アンドゲート319
の出力は1回前の走査では存在しなかったパルスが今回
の走査で検出されたことを意味するのでキーオン時点を
表わすパルスK。Nすなわちエンベロープスタートの信
号となる。同様にアンドゲート320の出力は1回前の
走査の時は存在していたパルスが今回の走査では消滅し
たことを意味するのでキーオフ時点を表わすパルスK。
なっていて、同時にオン状態となるキーのうち最優先順
位を有するキーにだけ端子301から論理゛°1°゛の
電圧が供給され、カウンタ312の計数値がそのキーに
対応する数値となった時に各々のアンドゲートを介して
オアゲート313から論理゛1°゛のパルスが出力され
る。シフトレジスタ314はこれらのパルスを走査の1
周期分だけ遅延するためのもので、アンドゲート319
の出力は1回前の走査では存在しなかったパルスが今回
の走査で検出されたことを意味するのでキーオン時点を
表わすパルスK。Nすなわちエンベロープスタートの信
号となる。同様にアンドゲート320の出力は1回前の
走査の時は存在していたパルスが今回の走査では消滅し
たことを意味するのでキーオフ時点を表わすパルスK。
FFすなわちリリーススタートの信号となる。アントゲ
ート319の出力パルスK。Nでカウンタ312の出力
をラッチ315に入力すると、ラッチ315の出力はノ
ートコードNTCオクターブコードoCCとなる。この
ラッチ315の出力はアドレスデコーダ317に所定の
アドレス信号が到来するとゲート318を経て読出され
る。なお、ゲート318にはさらにコントロールバスC
(103)から与えられるゲートイネーブル信号GEが
加えられている。
ート319の出力パルスK。Nでカウンタ312の出力
をラッチ315に入力すると、ラッチ315の出力はノ
ートコードNTCオクターブコードoCCとなる。この
ラッチ315の出力はアドレスデコーダ317に所定の
アドレス信号が到来するとゲート318を経て読出され
る。なお、ゲート318にはさらにコントロールバスC
(103)から与えられるゲートイネーブル信号GEが
加えられている。
タイマ39の一構成例を第6図に示す。同図に示すタイ
マではFIFOメモリ3の読出し制御用パルスP5o3
(第2図および第4図参照)を分周器386に入力し、
この分周器386の分周出力データのうち所定のビット
をセレクタ387においてデータOCCにより選択し、
この選択したビットのパルスを用いて時間の測定を行な
うようにしているので、時間の測定単位は楽音波形の1
周期となる。第6図において、388はアドレスデコー
ダ、389はカウンタ、390はコンパレータ、391
392、393はそれぞれラッチ、394.395.3
96はそれぞれアンドゲートであって、それぞれ対応す
るラッチ391.392.393にデータラッチパルス
を送出し、そのときのアドレスデコーダ388の出力内
容に対応したラッチにデータバスB (102)のデー
タを入力する。ラッチ391にはオクターブコートOC
Cが、ラッチ392にはカウンタ389の制御信号が、
ラッチ393には波形発生の各ステートの時間データt
+、t2.t3等が入力されるが、これに関しては後節
て説明する。
マではFIFOメモリ3の読出し制御用パルスP5o3
(第2図および第4図参照)を分周器386に入力し、
この分周器386の分周出力データのうち所定のビット
をセレクタ387においてデータOCCにより選択し、
この選択したビットのパルスを用いて時間の測定を行な
うようにしているので、時間の測定単位は楽音波形の1
周期となる。第6図において、388はアドレスデコー
ダ、389はカウンタ、390はコンパレータ、391
392、393はそれぞれラッチ、394.395.3
96はそれぞれアンドゲートであって、それぞれ対応す
るラッチ391.392.393にデータラッチパルス
を送出し、そのときのアドレスデコーダ388の出力内
容に対応したラッチにデータバスB (102)のデー
タを入力する。ラッチ391にはオクターブコートOC
Cが、ラッチ392にはカウンタ389の制御信号が、
ラッチ393には波形発生の各ステートの時間データt
+、t2.t3等が入力されるが、これに関しては後節
て説明する。
コンパレータ390はカウンタ389のデータとラッチ
393のデータが一致したとき第6図にPtlmerと
して表わすパルスを出力し、CPU20に割込みをかけ
るが、これに関しては後節で説明する。
393のデータが一致したとき第6図にPtlmerと
して表わすパルスを出力し、CPU20に割込みをかけ
るが、これに関しては後節で説明する。
以上、第2図について端末機器における信号利用の一例
を説明し、第5図について共通の情報伝送路10と鍵盤
部30との間の信号授受の一例を説明したが、CPU2
0、メモリ装置22と各種の端末機器間に共通の情報伝
送路10を介して信号を授受する機構は電子計算機の技
術分野においてはよく知られている所であり、第1図に
示す電子楽器においても同様の信号授受機構を用いるこ
とができるのでこれに関する説明は省略する。
を説明し、第5図について共通の情報伝送路10と鍵盤
部30との間の信号授受の一例を説明したが、CPU2
0、メモリ装置22と各種の端末機器間に共通の情報伝
送路10を介して信号を授受する機構は電子計算機の技
術分野においてはよく知られている所であり、第1図に
示す電子楽器においても同様の信号授受機構を用いるこ
とができるのでこれに関する説明は省略する。
また、端末機器からCPU20への割込み(インターラ
ブジョン)およびその処理も一般の電子計算機における
と同様に行なわれるので一般的な説明は省略するが、−
例として第5図のKONK O+”Fのパルスおよび第
6図のP timerのパルスによって割込みをかけ、
第7図T6に示す波形の楽音を発生する場合のフローチ
ャートを第8図に示す。
ブジョン)およびその処理も一般の電子計算機における
と同様に行なわれるので一般的な説明は省略するが、−
例として第5図のKONK O+”Fのパルスおよび第
6図のP timerのパルスによって割込みをかけ、
第7図T6に示す波形の楽音を発生する場合のフローチ
ャートを第8図に示す。
フローチャートにおりる主プログラムは第8図の左端に
示すように音色制御盤部32の走査、表示盤部36のポ
ーリング等をくり返し行なうプログラムであって割込み
が終れば主プログラムに戻ることは申すまでもない。
示すように音色制御盤部32の走査、表示盤部36のポ
ーリング等をくり返し行なうプログラムであって割込み
が終れば主プログラムに戻ることは申すまでもない。
KONによる割込みでは、アドレスデコーダ317(第
5図)にアドレスが送り出され、ゲート318を通して
ノートコードNTC及びオクターブコードOCCが読込
まれる。次に初期値としてステート=0が設定され、C
PU20はステート=0に対応するパラメータコードA
+ 、A2 、A3 、ノートコードNTC、オクター
ブコードOCC、パラメータコードP、Q(第8図にP
+ 、Q+ で表わす)を送出すると共に、信号Sとし
てはS−0°°を送出し、したがってセレクタ2はこの
期間初期波形発生器1の出力をFIFOメモリ3に入力
する。また、時間データ1.を送出してラブチ393(
第6図)に入力する一方、ラッチ392にカウンタ制御
信号を入力してカウンタリセット信号CR及びカウンタ
イネーブル信号CEに応じてカウンタ389をリセット
およびイネーブルする。
5図)にアドレスが送り出され、ゲート318を通して
ノートコードNTC及びオクターブコードOCCが読込
まれる。次に初期値としてステート=0が設定され、C
PU20はステート=0に対応するパラメータコードA
+ 、A2 、A3 、ノートコードNTC、オクター
ブコードOCC、パラメータコードP、Q(第8図にP
+ 、Q+ で表わす)を送出すると共に、信号Sとし
てはS−0°°を送出し、したがってセレクタ2はこの
期間初期波形発生器1の出力をFIFOメモリ3に入力
する。また、時間データ1.を送出してラブチ393(
第6図)に入力する一方、ラッチ392にカウンタ制御
信号を入力してカウンタリセット信号CR及びカウンタ
イネーブル信号CEに応じてカウンタ389をリセット
およびイネーブルする。
次に楽音出力イネーブル信号Eを送ってゲート回路7を
導通させ、FIFOメモリ3の出力をサウンドシステム
6へ供給する。これでK。Nによル割込みは終り主プロ
グラムへ戻る。
導通させ、FIFOメモリ3の出力をサウンドシステム
6へ供給する。これでK。Nによル割込みは終り主プロ
グラムへ戻る。
次に、カウンタ389が時間データt1に対応した計数
値になると、コンパレータ390からパルスP tim
erか出力してP tlmarによる割込みが発生する
。Ptl□、による割込みのときは、ステートがどの値
にあるかが判断された後ステートが1だけ進められ、ス
テート=1となると、信号SはS=”1°′とじ、セレ
クタ2はフィルタ5を循環した楽音波形をFIFOメモ
リ3に入力し、先のKOHの割込みによって入力されて
いるパラメータコートP+、Q+ によって第7図にス
テート1で示すような波形を発生する。また、時間デー
タt2を送出してラッチ393に入力し、前回同様にカ
ウンタ389をリセットおよびイネーブルした後主プロ
グラムへ戻る。
値になると、コンパレータ390からパルスP tim
erか出力してP tlmarによる割込みが発生する
。Ptl□、による割込みのときは、ステートがどの値
にあるかが判断された後ステートが1だけ進められ、ス
テート=1となると、信号SはS=”1°′とじ、セレ
クタ2はフィルタ5を循環した楽音波形をFIFOメモ
リ3に入力し、先のKOHの割込みによって入力されて
いるパラメータコートP+、Q+ によって第7図にス
テート1で示すような波形を発生する。また、時間デー
タt2を送出してラッチ393に入力し、前回同様にカ
ウンタ389をリセットおよびイネーブルした後主プロ
グラムへ戻る。
次に、カウンタ389が時間データt2に対応した計数
値になると、コンパレータ390からパルスP tim
erが出力してPtl□、による割込みが発生し、ステ
ートに1が加算されてステート=2となり、それに相当
するパラメータコードP、Q(第8図にP2.Q2で表
わす)が送出され、第7図にステート2で示す波形が発
生する。また、タイマ39をディスエーブルしておく(
カウンタ389をディスエーブルしておく)ので、時間
の経過によってP tlmarによる割込みが発生する
ことはない。
値になると、コンパレータ390からパルスP tim
erが出力してPtl□、による割込みが発生し、ステ
ートに1が加算されてステート=2となり、それに相当
するパラメータコードP、Q(第8図にP2.Q2で表
わす)が送出され、第7図にステート2で示す波形が発
生する。また、タイマ39をディスエーブルしておく(
カウンタ389をディスエーブルしておく)ので、時間
の経過によってP tlmarによる割込みが発生する
ことはない。
ステート=2のあと1 KOFFによる割込みが発生し
、ステート=3にセットし、それに相当するパラメータ
コードP、Q(第8図ではP3.Q3で表わす)を送出
して第7図にステート3で示す波形を発生する。そして
、時間データt3をラッチ393に送出すると共にカウ
ンタ389をリセットおよびイネーブルした後主プログ
ラムに戻る。
、ステート=3にセットし、それに相当するパラメータ
コードP、Q(第8図ではP3.Q3で表わす)を送出
して第7図にステート3で示す波形を発生する。そして
、時間データt3をラッチ393に送出すると共にカウ
ンタ389をリセットおよびイネーブルした後主プログ
ラムに戻る。
次に、カウンタ389が時間データt3に対応した計数
値になると、P tlmarによる割込みがかかる。こ
のときステート=4となり、信号Eによりゲート回路7
を非導通にして楽音出力をディスエーブルして主プログ
ラムへ戻る。
値になると、P tlmarによる割込みがかかる。こ
のときステート=4となり、信号Eによりゲート回路7
を非導通にして楽音出力をディスエーブルして主プログ
ラムへ戻る。
したがフて全体的には第7図に示すような波形が発生さ
れる。
れる。
演奏者が音色を決定するパラメータコードA+ 、A2
、A3.P、Qの変更又はCPU制御プログラムの変
更を望む場合は、音色制御盤部32又はCPU制御盤部
24のスイッチを適宜操作すれはよい。このようにする
と、割込みが行なわれ、変更操作に応じた楽音発生動作
が行なわれる。
、A3.P、Qの変更又はCPU制御プログラムの変
更を望む場合は、音色制御盤部32又はCPU制御盤部
24のスイッチを適宜操作すれはよい。このようにする
と、割込みが行なわれ、変更操作に応じた楽音発生動作
が行なわれる。
第1図はこの発明の一実施例による電子楽器を示すブロ
ック線図、 第2図は上記電子楽器における楽音発生部の構成例を示
すブロック線図、 第3図は上記楽音発生部におけるアドレスカウンタ出力
の接続制御動作を説明するための接続図、 第4図は上記楽音発生部におけるFIFOメモリの書込
・読出動作を説明するためのタイムチャート、 第5図は上記電子楽器における鍵盤部とそのインターフ
ェイス回路の一構成例を示すブロック線図、 第6図は上記電子楽器におけるタイマの一構成例を示す
ブロック線図、 第7図は上記楽音発生部で発生される楽音波形の一例を
示す波形図、 第8図は主プログラムに対するいくつかの割込処理を示
すフローチャートである。 10・・・共通の情報伝送路、20・・・CPU、22
・・・メモリ装置、24・・・CPU制御盤部、30・
・・鍵盤部、32・・・音色制御盤部、34・・・楽音
発生部、36・・・表示盤部、38・・・変復調回路、
39・・・タイマ。 出願人 ヤ マ ハ 株 式 会 社代理人 弁理
士 伊 沢 敏 昭
ック線図、 第2図は上記電子楽器における楽音発生部の構成例を示
すブロック線図、 第3図は上記楽音発生部におけるアドレスカウンタ出力
の接続制御動作を説明するための接続図、 第4図は上記楽音発生部におけるFIFOメモリの書込
・読出動作を説明するためのタイムチャート、 第5図は上記電子楽器における鍵盤部とそのインターフ
ェイス回路の一構成例を示すブロック線図、 第6図は上記電子楽器におけるタイマの一構成例を示す
ブロック線図、 第7図は上記楽音発生部で発生される楽音波形の一例を
示す波形図、 第8図は主プログラムに対するいくつかの割込処理を示
すフローチャートである。 10・・・共通の情報伝送路、20・・・CPU、22
・・・メモリ装置、24・・・CPU制御盤部、30・
・・鍵盤部、32・・・音色制御盤部、34・・・楽音
発生部、36・・・表示盤部、38・・・変復調回路、
39・・・タイマ。 出願人 ヤ マ ハ 株 式 会 社代理人 弁理
士 伊 沢 敏 昭
Claims (1)
- 【特許請求の範囲】 データ遅延手段及びディジタルフィルタを閉ループ状に
接続したデータ循環路を有する楽音合成装置において、 (a)各々波形データを発生する複数のデータ発生手段
と、 (b)制御入力に応じて前記複数のデータ発生手段から
の波形データを選択乃至合成して初期波形データとして
送出する選択・合成手段と、 (c)この選択・合成手段からの初期波形データを前記
データ循環路を介して循環させることにより循環中のデ
ータを楽音波形データとして取出す循環制御手段と を設けたことを特徴とする楽音合成装置。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP1090354A JPH0215299A (ja) | 1989-04-10 | 1989-04-10 | 楽音合成装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP1090354A JPH0215299A (ja) | 1989-04-10 | 1989-04-10 | 楽音合成装置 |
Related Parent Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP59213103A Division JPS60104997A (ja) | 1984-10-11 | 1984-10-11 | 電子楽器 |
Publications (2)
Publication Number | Publication Date |
---|---|
JPH0215299A true JPH0215299A (ja) | 1990-01-18 |
JPH0332080B2 JPH0332080B2 (ja) | 1991-05-09 |
Family
ID=13996199
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP1090354A Granted JPH0215299A (ja) | 1989-04-10 | 1989-04-10 | 楽音合成装置 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPH0215299A (ja) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH0412344U (ja) * | 1990-05-24 | 1992-01-31 | ||
JPH0519771A (ja) * | 1991-02-15 | 1993-01-29 | Yamaha Corp | 電子楽器 |
-
1989
- 1989-04-10 JP JP1090354A patent/JPH0215299A/ja active Granted
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH0412344U (ja) * | 1990-05-24 | 1992-01-31 | ||
JPH0519771A (ja) * | 1991-02-15 | 1993-01-29 | Yamaha Corp | 電子楽器 |
Also Published As
Publication number | Publication date |
---|---|
JPH0332080B2 (ja) | 1991-05-09 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4184400A (en) | Electronic musical instrument utilizing data processing system | |
JPH0331273B2 (ja) | ||
JPH0215299A (ja) | 楽音合成装置 | |
JPH0242491A (ja) | 楽音合成装置 | |
US4612839A (en) | Waveform data generating system | |
JP2950461B2 (ja) | 楽音発生装置 | |
JPH0215298A (ja) | 楽音合成装置 | |
JP2968320B2 (ja) | ディストーション装置 | |
JP2728243B2 (ja) | 電子楽器 | |
JP3322131B2 (ja) | 波形加工装置および音源 | |
JPH02134696A (ja) | 音発生装置 | |
JPH0675574A (ja) | 電子楽器の音色制御装置 | |
JP2596168B2 (ja) | 電子楽器 | |
JPH06202624A (ja) | 調律状態表示装置 | |
JPH0127434B2 (ja) | ||
JPH073639B2 (ja) | オ−トリズム装置 | |
JPS6343760B2 (ja) | ||
JPS6091394A (ja) | 電子楽器の音源装置 | |
JPS60258595A (ja) | 楽音発生装置 | |
JPS6245558B2 (ja) | ||
JPH07334151A (ja) | 効果付加装置およびそれを用いた楽音発生装置 | |
JPH0127435B2 (ja) | ||
JPH0685120B2 (ja) | ノ−トクロック発生装置 | |
JPH07295569A (ja) | 電子楽器の補間装置 | |
JPH079582B2 (ja) | 電子楽器 |