JPH02135589A - Icカードシステム - Google Patents

Icカードシステム

Info

Publication number
JPH02135589A
JPH02135589A JP63289151A JP28915188A JPH02135589A JP H02135589 A JPH02135589 A JP H02135589A JP 63289151 A JP63289151 A JP 63289151A JP 28915188 A JP28915188 A JP 28915188A JP H02135589 A JPH02135589 A JP H02135589A
Authority
JP
Japan
Prior art keywords
card
power supply
writer
interface circuit
reader
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP63289151A
Other languages
English (en)
Inventor
Koichi Fujii
幸一 藤井
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Omron Corp
Original Assignee
Omron Tateisi Electronics Co
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Omron Tateisi Electronics Co filed Critical Omron Tateisi Electronics Co
Priority to JP63289151A priority Critical patent/JPH02135589A/ja
Publication of JPH02135589A publication Critical patent/JPH02135589A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Power Sources (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 (発明の分野) 本発明は、リーダ・ライタ制御装置に備えられたICカ
ード用インタフェース回路から電源VcC、クロックC
LKおよびリセット信号RSTをそれぞれ対応するイン
タフェースラインを介し、かつ所定の制御手順に従って
ICカード用のり一ダ・ライタ内にセットされたICカ
ードに供給(オンシーケンス)あるいはその供給の停止
(オフシーケンス)を行うように構成されたICカード
システムにおいて、その電源を監視することに関する。
(従来技術とその問題点) このようなICカードシステムにあっては、ICカード
にアクセスする場合にオンシーケンス時は、電源Vc 
c 、クロックCLKおよびリセット信号R8Tの順で
供給入力し、またオフシーケンス時はリセット信号R8
T、クロックCLKおよび電源Vccの順で供給停止す
るように定められている。
そして、このような制御手順に従ったとしても電源Vc
cのケーブルの切断などによりオンシーケンス時では電
源Vccがオンしていない状態でクロックCLKが供給
されてしまうこととか、あるいはまた、何等かの要因に
より電源Vccがオフしなくなり、その状態でオフシー
ケンス時にリセット信号RST、クロックCLKが供給
停止にされてしまうことがある。
このようなことが起こるとICカードの破壊につながる
ので好ましいことではないので、その電源Vccのオン
オフ状態を監視することが必要となる。
(発明の目的) 本発明は、このような事情に鑑みてなされたものであっ
て、電源Vccを監視できるようにするとともに、オン
シーケンス時に電源Vccがオンしないとき、オフシー
ケンス時に電源Vccがオフしないときはそれぞれ故障
であると判断できるようにしてICカードの破壊を防止
できるようにすることを目的としている。
(発明の構成と効果) このような目的を達成するために、本発明のICカード
システムにおいては、ICカードインタフェース回路を
備えたリーダ・ライタ制御装置と、ICカード用リーダ
・ライタとを有し、前記ICカード用リーダ・ライタの
内部にセットされているICカードに対して前記ICカ
ードインタフェース回路により電源Vc c 、クロッ
クCLKおよびリセット信号R8Tそれぞれの供給また
はその供給の停止を所定の制御手順に従って制御するI
Cカートンステムにおいて、前記ICカードインタフェ
ース回路または前記ICカード用リーダ・ライタの少な
くとも一方に前記電源Vcc用のインタフェースライン
における当該電源Vccの監視回路を設け、前記ICカ
ードインタフェース回路は、前記監視回路の電源監視信
号に応答して故障の有無を判断することを特徴としてい
る。
上記の構成においては、リーダ・ライタ制御装置のIC
カードインタフェース回路からICカード用リーダ・ラ
イタの内部にセットされているICカードに対しては、
オンシーケンス時にはit電源c c 、クロックCL
Kおよびリセット信号R8Tそれぞれがこの順で供給さ
れ、オフシーケンス時にはリーダ・ライタ制御装置、ク
ロックCLKおよび電源Vccがこの順で供給停止され
る。そして、そのICカードインタフェース回路または
前記ICカード用リーダ・ライタの少なくとも一方に設
けられた電源Vccの監視回路からの電源監視信号に応
答して、ICカードインタフェース回路は、故障の有無
を判断してICカードへのリセット信号R3Tおよびク
ロックCLKの供給およびその供給の停止を制御する。
つまり、上記構成では、オンシーケンス時に電源Vcc
がオンしていない状態では電源監視回路からリーダ・ラ
イタ制御装置のICカードインタフェース回路に対して
は電源Vccがオンしていないとする監視信号が与えら
れるので、そのICカードインタフェース回路は故障で
あると判断してICカードにクロックCLKの供給をし
ない。
また、オフシーケンス時には電源Vccがオフしない状
態では電源監視回路からICカードインタフェース回路
に対しては電源Vccがオフしていないとする監視信号
が与えられるので、そのICカードインタフェース回路
は故障であると判断してICカードにリセット信号RS
TとクロックCLKとの供給停止を行わない。
したがって、本発明では電源Vccの異常時には故障で
あると判断してリセット信号R8TとクロックCLKの
供給あるいはその供給の停止とを制御できることから、
ICカードの破壊を防止することができるようになった
(実施例の説明) 以下、本発明の実施例を図面を参照して詳細に説明する
第1図は本発明の実施例に係るICカードシステムのブ
ロック図であり、第2図はその動作説明に供するフロー
チャートである。第1図において、2はICカードイン
タフェース回路4を備えたリーダ・ライタ制御装置、6
は内部にICカード8がセットされるICカード用リー
ダ・ライタである。
IOはクロックCLK用のインタフェースライン、12
はリセット信号RST用のインタフェースライン、14
はデータ入出力用のインタフェースライン、16は電源
Vcc用のインタフェースラインである。
上記構成においては、ICカード用リーダ・ライタ6の
内部にセットされているICカード8に対してICカー
ドインタフェース回路4により電源Vc c 、クロッ
クCLKおよびリセット信号RSTそれぞれが、対応す
るインタフェースラインを介して供給またはその供給の
停止が所定の制御手順に従って制御されるようになって
いる。
本発明は上記の構成に加えて、ICカード用リーダ・ラ
イタ6に電源Vcc用のインタフェースラインI6にお
ける当該電源Vccの監視回路18を設けたことに特徴
を有している。
この監視回路18は、電源Vccのインタフェースライ
ン16における電源電圧が所定値以下のときは、ICカ
ードインタフェース回路4に第1の電源監視信号を出力
し、その電源電圧が所定値を越えているときは、ICカ
ードインタフェース回路4に第2の電源監視信号を出力
するように構成されている。
つぎに、リーダ・ライタ制御装置2のICカードインタ
フェース回路4を中心にしてその動作を第2図のフロー
チャートを参照して説明すると、まず、スタートしてス
テップnLにおいてICカードインタフェース回路4は
、オンシーケンス時に電源Vccのインタフェースライ
ン16を介してICカード8に電源Vccを供給する。
そして、ステップn2において監視回路18から第1の
電源監視信号が入力されたとき、つまり電源Vccがオ
ンしていないときは故障であると判断し、それ以降の制
御手順の実行を停止するが、第1の電源監視信号が入力
されないときは故障でないと判断してステップn3に進
む。ここでは、クロックCLKを入力し、ついでステッ
プn4でリセット信号RSTをハイレベル、つまりリセ
ットを解除する。ステップへ5においては、ICカード
8にデータのリード・ライトをする。
そして、その後のオフシーケンス時におけるステップn
6において、リセット信号RSTをローレベル、つまり
リセット状態にする。そしてステップn7においてクロ
ックCLKの供給を停止してのちのステップn8におい
て、電源Vccをオフにするのであるが、ステップn9
で監視回路18から第2の電源監視信号が入力されたと
き、つまり電源Vccがオフしていないときは故障であ
ると判断し、それ以降の制御手順の実行を停止するとと
もに、電源Vccがオフしていると判断したときはエン
ドする。
第3図は本発明の他の実施例に係るICカードシステム
のブロック図であり、第1図と対応する部分には同一の
符号を付すとともに、その同一の符号に係る部分につい
ての説明は省略する。
第3図の実施例で特徴とする構成は、監視回路18がリ
ーダ・ライタ制御袋!2のICカードインタフェース回
路4内に設けられていることである。その他の構成は第
1図の実施例と同様であるかのその説明は省略する。
第3図の実施例においても、第1図のそれと同様にして
電源Vccの状態を監視し、その監視の結果に基づいて
故障であるかどうかの判断を行うことができる。
以上のようにして、いずれの実施例のICカードシステ
ムでもICカードの破壊を防止することができる。
【図面の簡単な説明】
図は本発明の実施例に係り、第1図は本発明の実施例に
係るICカードシステムのブロック図、第2図は動作説
明用のフローチャート、第3図は本発明の他の実施例に
係るICカードシステムのブロック図である。 2・・・リーダ・ライタ制御装置、4・・・ICカード
インタフェース回路、6・・・ICカード用リーダ・ラ
イタ、8・・・ICカード、16・・・電源用のインタ
フェースライン、18・・・監視回路。

Claims (1)

    【特許請求の範囲】
  1. (1) ICカードインタフェース回路を備えたリーダ
    ・ライタ制御装置と、ICカード用リーダ・ライタとを
    有し、 前記ICカード用リーダ・ライタの内部にセットされて
    いるICカードに対して前記ICカードインタフェース
    回路により電源Vcc,クロックCLKおよびリセット
    信号RSTそれぞれの供給またはその供給の停止を所定
    の制御手順に従って制御するICカードシステムにおい
    て、 前記ICカードインタフェース回路または前記ICカー
    ド用リーダ・ライタの少なくとも一方に前記電源Vcc
    用のインタフェースラインにおける当該電源Vccの監
    視回路を設け、 前記ICカードインタフェース回路は、前記監視回路の
    電源監視信号に応答して故障の有無を判断することを特
    徴とするICカードシステム。
JP63289151A 1988-11-15 1988-11-15 Icカードシステム Pending JPH02135589A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP63289151A JPH02135589A (ja) 1988-11-15 1988-11-15 Icカードシステム

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP63289151A JPH02135589A (ja) 1988-11-15 1988-11-15 Icカードシステム

Publications (1)

Publication Number Publication Date
JPH02135589A true JPH02135589A (ja) 1990-05-24

Family

ID=17739422

Family Applications (1)

Application Number Title Priority Date Filing Date
JP63289151A Pending JPH02135589A (ja) 1988-11-15 1988-11-15 Icカードシステム

Country Status (1)

Country Link
JP (1) JPH02135589A (ja)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO1997023840A1 (en) * 1995-12-22 1997-07-03 Thomson Consumer Electronics, Inc. Fault detection and modification circuit
WO1997048072A1 (fr) * 1996-06-10 1997-12-18 Kabushiki Kaisha Nippon Conlux Dispositif de lecture/ecriture de carte de ci et son procede de controle
US6164550A (en) * 1995-12-22 2000-12-26 Thomson Licensing S.A. Fault detection and modification circuit
JP2005202982A (ja) * 2005-03-25 2005-07-28 Hitachi Maxell Ltd 電子機器及びこれを利用した情報処理システム

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS63191257A (ja) * 1987-02-04 1988-08-08 Hitachi Maxell Ltd 外部記録媒体に対する信号供給回路

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS63191257A (ja) * 1987-02-04 1988-08-08 Hitachi Maxell Ltd 外部記録媒体に対する信号供給回路

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO1997023840A1 (en) * 1995-12-22 1997-07-03 Thomson Consumer Electronics, Inc. Fault detection and modification circuit
US6164550A (en) * 1995-12-22 2000-12-26 Thomson Licensing S.A. Fault detection and modification circuit
WO1997048072A1 (fr) * 1996-06-10 1997-12-18 Kabushiki Kaisha Nippon Conlux Dispositif de lecture/ecriture de carte de ci et son procede de controle
US5979759A (en) * 1996-06-10 1999-11-09 Kabushiki Kaisha Nippon Conlux IC card reader/writer and its control method
CN1100306C (zh) * 1996-06-10 2003-01-29 日本功勒克斯股份有限公司 集成电路卡读写器及其控制方法
JP2005202982A (ja) * 2005-03-25 2005-07-28 Hitachi Maxell Ltd 電子機器及びこれを利用した情報処理システム

Similar Documents

Publication Publication Date Title
US6062480A (en) Hot docking system and methods for detecting and managing hot docking of bus cards
KR100471182B1 (ko) 레디/비지 핀을 이용하여 내부 전압 레벨을 알리는 반도체메모리 장치
US7237146B2 (en) Securing method of data transfer and data transfer system provided therewith
US20170337066A1 (en) Computer and controlling method thereof
US20240220385A1 (en) Power source consumption management apparatus for four-way server
JPH02135589A (ja) Icカードシステム
US6308233B1 (en) Circuit allowing insertion/extraction of a board in a system during normal operation
US6870372B2 (en) Abnormality detection apparatus of comparator
US5835706A (en) Method of controlling data writing into on-board microcomputer
JPH11119876A (ja) バックアップ機能を有する記憶回路及び情報処理装置
CN112394769B (zh) 支持不同种类存储器的主机板
JP3009236B2 (ja) デバイスの活性保守方式
JP5278267B2 (ja) エンドカバー、これを備えたプログラマブルロジックコントローラ装置、エンドカバー装着有無確認方法、及びプログラマブルロジックコントローラ装置の故障診断方法
JPS6259400B2 (ja)
JPH0157376B2 (ja)
KR100232838B1 (ko) 컴퓨터모듈의 리셋 제어장치
JPH0411893B2 (ja)
JPS61193222A (ja) 可搬形記憶装置
JPH0215950B2 (ja)
JPH0414374B2 (ja)
JPH01112415A (ja) オンラインリペア方式
JPS60263873A (ja) Rom自動切換回路
JPH05204507A (ja) 活線挿抜制御方式
JPH0425568B2 (ja)
JPS6324483A (ja) Icカ−ドの誤動作判定方式