JPH01215050A - 半導体装置 - Google Patents

半導体装置

Info

Publication number
JPH01215050A
JPH01215050A JP63041070A JP4107088A JPH01215050A JP H01215050 A JPH01215050 A JP H01215050A JP 63041070 A JP63041070 A JP 63041070A JP 4107088 A JP4107088 A JP 4107088A JP H01215050 A JPH01215050 A JP H01215050A
Authority
JP
Japan
Prior art keywords
semiconductor chip
metal cap
metallic cap
back surface
lead
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP63041070A
Other languages
English (en)
Other versions
JPH0680750B2 (ja
Inventor
Hideya Yagoura
御秡如 英也
Toru Tachikawa
立川 透
Haruo Shimamoto
晴夫 島本
Yasuhiro Teraoka
寺岡 康宏
Hiroshi Seki
関 博司
Tetsuya Ueda
哲也 上田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Mitsubishi Electric Corp
Original Assignee
Mitsubishi Electric Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Mitsubishi Electric Corp filed Critical Mitsubishi Electric Corp
Priority to JP63041070A priority Critical patent/JPH0680750B2/ja
Publication of JPH01215050A publication Critical patent/JPH01215050A/ja
Publication of JPH0680750B2 publication Critical patent/JPH0680750B2/ja
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/50Tape automated bonding [TAB] connectors, i.e. film carriers; Manufacturing methods related thereto
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73251Location after the connecting process on different surfaces
    • H01L2224/73261Bump and TAB connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/181Encapsulation

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明はテープキャリア・ボンディング方式によって半
導体チツ/が接合された半導体装置に関し、特にそのパ
ツクージ構造に関するものである。
〔従来の技術〕
従来、テープキャリア・ポンディング方式(TAB方式
という)に裏面電位を必要とする半導体チップを用いる
場合には、基板上の配線に半導体チップの裏面を接着し
、その配線と半導体チップの表面端子とをリード配線を
介して接続することKよシ半導体チップの裏面電位を得
ていた。
第3図はTAB方弐によってキャリアテープに半導体チ
ップが固着された状態を示す斜視図、第4図は半導体装
置が基板に実装された状態を示す側断面図である。これ
らの図において、符号1は表面に突起電極2が形成され
た半導体チップ、3はキャリアテープで、このキャリア
テープ3はポリイミドテープ等によって形成され、半導
体チップ1を臨む開口部3aと、後述する半導体チップ
1の切シ離し工程でキャリアテープ3から半導体チップ
1を切断する位置となるアウターリード孔3bとが設け
られ、これら開口部3aとアクタ−リード孔3bによっ
てサポート部3Cが形成されてお)、インナーリード4
&およびアウターリード4bからなるリード配線4が貼
着されている0また、このリード配線4はテープ基材に
銅等の金属箔を貼シ合わせ、その後リードパターンに形
成されており、リードのパターンが複雑になったシ、あ
るいは長くなった際には、リードの載置が不安定になら
ないよう前記サポート部3eKよって保持されることに
なる。すなわち、半導体チップ1は、 TAB方式にお
けるインナーリードボンディング工程において、ボンデ
ィングツール等によシ前記インナーリード4息に突起電
極2が熱圧着されること(よって、キャリアテープ3に
固着されることになる。なお、突起電極2は半導体チッ
プに形成される他、インナーリード4aK形成されるも
のもある。5は半導体チップ1をキャリアテープ3に固
定すると共に保護するための封止樹脂、6は半導体装置
と他の回路を接続するための基板で、この基板6上には
前記アウターリード4bが接合される基板配#i!7m
および半導体チップ1の裏面が接着される基板配線7b
が設けられている。
8は半導体チップ1の裏面と基板配線γbを接着するダ
イスボンディング材、9は外装樹脂である。
したがって、キャリアテープ3に固着された半導体チッ
プ1はキャリアテープ3におけるアウターリード孔3b
からアクタ−リード4bと共に所定寸法に打ち抜かれ、
次いで基板配線7aおよび7b  にアウターリード4
bの切断端および半導体チップ1の裏面が接合され、外
装樹脂9によって固定される。この際、半導体チップの
裏面は基板配線7bおよび図示しないリード配線を介し
て突起電極2に接続されている。
〔発明が解決しようとする課題〕
TAB方式によってキャリアテープに固着された裏面電
位を要する半導体チップは最終的に基板上に接合させて
からでないと半導体チップの裏面と表面端子が接続され
ないので、インナーリードボンデインク後の動作の確認
ができなかった。このため半導体チップとインナーリー
ドとの接合不良を起した半導体ナツプおよび封止樹脂に
よシ欠陥が生じた半導体チップなどのバーンインが不可
能であシ、製品としての歩留が落ちることとなる。
また上記のような不良半導体チップの接合された基板は
全て無駄に々ってしまうという問題もあった0 〔課題を解決するための手段〕 本発明に係る半導体装置は、半導体チップの表面電極と
接続され゛た裏面電位接続用リードと連結されかつ封止
樹脂が充填される金属キャップを備え、この金属キャッ
プの底部を開口側に突出させることによって突起を形成
し、仁の突起を半導体チップの裏面と接続したものであ
る。また、半導体チップの表面電極と接続された裏面電
位接続用リードと連結されかつ封止樹脂が充填される金
属キャップを備え、この金属キャップの内側底面にスペ
ーサを介して半導体チップの裏面を接続したものである
〔作用〕
金属キャップおよび裏面電位接続用リードを介して半導
体チップの裏面と表面の電極が接続される。
〔実施例〕
以下、その構成等を図に示す実施例によシ詳細に説明す
る。
第1図は本発明に係る半導体装置を示す側断面図で、同
図において前記第3図および第4図で説明したものと同
一もしくは同等部材については同一符号を付し、ここ忙
おいて詳細な説明は省略する。同図において、11は金
属キャップで、この金属キャップ11は開口縁にフラン
ジ11mが形成され、底部には底部を開口側に突出させ
ることによって突起11bが形成されている。また、前
記金属キャップ11の7ランジ11凰は半導体チップ1
の突起電極2に接続された裏面電位接続用リード(図示
せず)と連結されておシ、突起11bはダイスボンディ
ング材8によって半導体チップ1の裏面と接合されてい
る。なお12は封止樹脂である。
このように構成された半導体装置を組立てるKは、先ず
、 TAB方式にシけるインナーリードボンディング工
程においてキャリアテープ3にリード配線4を介して半
導体チップ1を固着させる。
そして、半導体チップ1の裏面と金属キャップ11の突
起11bとを接合させ、7ランク11mと裏面電位接続
用リード(図示せず)とを接続させる。しかる後、封止
樹脂12を金属キャップ11内に充填し、半導体チップ
1およびインナーリード41等を封止する。樹脂封止後
、アウターリード4bを切断することによってキャリア
ーテープ3から半導体装置として分断されることになり
、組立てが終了する。
したがって、半導体チップ1の裏面と表面の突起電極2
は、封止樹脂12によって封止される以前に金属キャッ
プ11および裏面電位接続用リード(図示せず)を介し
て接続され、インナーリードボンディング後の動作を確
認することができる0なお、本実施例の半導体装置にお
いては、金属キャップ11の底部に突起11bを形成す
ることによって形成された凹部11Cを、金属キャップ
11の下面に放熱用のフィン(図示せず)を取付ける際
の位置合わせ用の凹みとして利用することもできる。
また、本発明は第2図に示すように、金属キャップ11
の内側底面を平坦に形成し、半導体チップ1の裏面と金
属キャップ11との間にスペーサ13を介装させて半導
体チップ1と金属キャップ11とを接続してもよい。第
2図においては前記第1図で説明したものと同一もしく
は同等部材については同一符号を付し、詳細な説明は省
略する。
スペーサ13は、金属キャップ11の内側底面と半導体
チップ1の裏面との間に間隙14が形成され、この部分
に封止樹脂12が充填されるものであれば、どのような
形状く形成してもよく、第2図に示した金属ブロックの
ほかに、金属板を折シ曲げることによって形成されたも
のでもよい。
〔発明の効果〕
以上説明したように本発明によれば、半導体チップの表
面電極と接続された裏面電位接続用リードと連結されか
つ封止樹脂が充填される金属キャンプを備え、この金属
キャップ底部を開口側に突出させることによって突起を
形成し、この突起を半導体チップの裏面と接続したため
、また、半導体チップの表面電極と接続された裏面電位
接続用リードと連結されかつ封止樹脂が充填される金属
キャップを備え、この金属キャップの内側底面にスペー
サを介して半導体チップの裏面を接続したため、半導体
チップをキャリアテープに固着した時点で動作の確認が
でき、半導体チップの異常を早期に発見することができ
る。このため、歩留シの向上およびコストダウンが実現
される。
また、半導体チップの裏面と金属キャップの内側底面に
間隙が設けられることになり、この間隙にも封止樹脂が
充填されるので、半導体チップ全体が封止樹脂で覆われ
、その熱によって平均的に膨張され、しかも、半導体チ
ップの裏面における金属キャップとの接合部分の面積を
小さくできるので、グイボンド時に金属キャップと半導
体チップの線膨張係数の違いによって生じる熱応力を緩
和させることができる0したがって、ダイボンド時、樹
脂封止時に生じるパッケージの反シ、半導体チップの割
れ等を減少させることができる。
【図面の簡単な説明】
第1図および第2図は本発明に係る半導体装置を示す側
断面図、K3図はTAB方式によってキャリアテープに
半導体チップが固着された状態を示す斜視図、第4図は
半導体装置が基板に実装された状態を示す側断面図であ
る。 1・・・・半導体チップ、2・・・・突起電極、4・I
Ie・リード配線、11・・・・金属キャップ、11b
・・・・突起、12@・・拳封止樹脂、1311・・・
スペーサ0

Claims (2)

    【特許請求の範囲】
  1. (1)半導体チップの表面電極と接続された裏面電位接
    続用リードと連結されかつ封止樹脂が充填される金属キ
    ャップを備え、この金属キャップ底部を開口側に突出さ
    せることによつて突起を形成し、この突起を半導体チッ
    プの裏面と接続したことを特徴とする半導体装置。
  2. (2)半導体チップの表面電極と接続された裏面電位接
    続用リードと連結されかつ封止樹脂が充填される金属キ
    ャップを備え、この金属キャップの内側底面にスペーサ
    を介して半導体チップの裏面を接続したことを特徴とす
    る半導体装置。
JP63041070A 1988-02-24 1988-02-24 半導体装置 Expired - Lifetime JPH0680750B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP63041070A JPH0680750B2 (ja) 1988-02-24 1988-02-24 半導体装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP63041070A JPH0680750B2 (ja) 1988-02-24 1988-02-24 半導体装置

Publications (2)

Publication Number Publication Date
JPH01215050A true JPH01215050A (ja) 1989-08-29
JPH0680750B2 JPH0680750B2 (ja) 1994-10-12

Family

ID=12598187

Family Applications (1)

Application Number Title Priority Date Filing Date
JP63041070A Expired - Lifetime JPH0680750B2 (ja) 1988-02-24 1988-02-24 半導体装置

Country Status (1)

Country Link
JP (1) JPH0680750B2 (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0831988A (ja) * 1994-07-20 1996-02-02 Nec Corp テープキャリアパッケージの封止構造
US5904506A (en) * 1994-07-07 1999-05-18 Fujitsu Limited Semiconductor device suitable for testing

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5904506A (en) * 1994-07-07 1999-05-18 Fujitsu Limited Semiconductor device suitable for testing
JPH0831988A (ja) * 1994-07-20 1996-02-02 Nec Corp テープキャリアパッケージの封止構造
US5814882A (en) * 1994-07-20 1998-09-29 Nec Corporation Seal structure for tape carrier package

Also Published As

Publication number Publication date
JPH0680750B2 (ja) 1994-10-12

Similar Documents

Publication Publication Date Title
JP2705368B2 (ja) 電子装置
US6232652B1 (en) Semiconductor device having a packaged semiconductor element and permanent vent and manufacturing method thereof
US5218229A (en) Inset die lead frame configuration lead frame for a semiconductor device having means for improved busing and die-lead frame attachment
US5646829A (en) Resin sealing type semiconductor device having fixed inner leads
JPH11121644A (ja) 個別半導体装置およびその製造方法
JPH1012773A (ja) 樹脂封止型半導体装置およびその製造方法
JP2705369B2 (ja) 電子装置
JPH01215050A (ja) 半導体装置
JPH01132142A (ja) 半導体装置のパツケージ構造
JP2000164792A (ja) 半導体装置およびその製造方法
EP0671763A2 (en) Ultrasonically welded plastic support ring for handling and testing semiconductor devices
JP2001110981A (ja) 半導体装置及びその製造方法
JPH07201928A (ja) フィルムキャリア及び半導体装置
JP3270883B2 (ja) 半導体装置
KR100201391B1 (ko) 에리어 어레이 패키지
JPH0778903A (ja) 混成集積回路におけるバイアス電圧の供給方法
JP3069629B2 (ja) リードフレームの製造方法およびこれを用いた半導体装置
JP3274661B2 (ja) 半導体装置
JP2596399B2 (ja) 半導体装置
JP2803334B2 (ja) 半導体装置
JPH08250545A (ja) 半導体装置およびその製造方法
JPS63204735A (ja) 半導体装置のパツケ−ジ構造
JP2842854B2 (ja) 半導体装置の製造方法
JPH1126643A (ja) 半導体装置
JPH05275570A (ja) 半導体装置