JPH01198148A - 両方向通信テスト用のエミュレータ - Google Patents
両方向通信テスト用のエミュレータInfo
- Publication number
- JPH01198148A JPH01198148A JP63023207A JP2320788A JPH01198148A JP H01198148 A JPH01198148 A JP H01198148A JP 63023207 A JP63023207 A JP 63023207A JP 2320788 A JP2320788 A JP 2320788A JP H01198148 A JPH01198148 A JP H01198148A
- Authority
- JP
- Japan
- Prior art keywords
- emulator
- reception data
- transmission
- data string
- testing
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 238000012360 testing method Methods 0.000 title claims abstract description 47
- 230000007175 bidirectional communication Effects 0.000 title claims abstract description 10
- 230000005540 biological transmission Effects 0.000 claims abstract description 31
- 230000006854 communication Effects 0.000 claims abstract description 11
- 238000010586 diagram Methods 0.000 description 3
- 230000000694 effects Effects 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
- 238000004519 manufacturing process Methods 0.000 description 1
- 238000002360 preparation method Methods 0.000 description 1
Landscapes
- Bidirectional Digital Transmission (AREA)
- Maintenance And Management Of Digital Transmission (AREA)
- Detection And Prevention Of Errors In Transmission (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
〔産業上の利用分野〕
本発明は、他の機種用に書かれたプログラムを、自己の
言語に直して実行するエミュレータに関し、とくに、デ
ータの送受信を行なう装置の通信試験を行なう両方向通
信テスト用のエミュレータに関する。
言語に直して実行するエミュレータに関し、とくに、デ
ータの送受信を行なう装置の通信試験を行なう両方向通
信テスト用のエミュレータに関する。
従来、両方向通信テスト用エミュレータは、被試験装置
からの送受信データと正しい送受信データとの比較をチ
エツクし、その比較した結果を記録ならびに表示するた
めに、両方向通信テスト用のエミュレータ上に、被試験
装置に固有のプログラムを作成していた。
からの送受信データと正しい送受信データとの比較をチ
エツクし、その比較した結果を記録ならびに表示するた
めに、両方向通信テスト用のエミュレータ上に、被試験
装置に固有のプログラムを作成していた。
[発明が解決しようとする課題]
上述したエミュレータでは、被試験装置が変わりたびに
、この両方向通信テスト用エミュレータのプログラムを
作成し直す必要があるため、膨大な試験工数がかかって
しまうという欠点がある。
、この両方向通信テスト用エミュレータのプログラムを
作成し直す必要があるため、膨大な試験工数がかかって
しまうという欠点がある。
[課題を解決するための手段]
本発明のエミュレータは、データの送受信を行なう装置
を両方向通信にてテスト、するためのエミュレータにお
いて、少なくとも、前記テストされる被試験装置の期待
される送受信データ列を予め格納するための記憶手段と
、当該被試験装置のテスト実施時に得られる送受信デー
タ列を格納するための記憶手段と、前記期待される送受
信データ列ならびに前記テストで得られる送受信データ
列を比較する手段と、を備えていることを特徴とする。
を両方向通信にてテスト、するためのエミュレータにお
いて、少なくとも、前記テストされる被試験装置の期待
される送受信データ列を予め格納するための記憶手段と
、当該被試験装置のテスト実施時に得られる送受信デー
タ列を格納するための記憶手段と、前記期待される送受
信データ列ならびに前記テストで得られる送受信データ
列を比較する手段と、を備えていることを特徴とする。
したがって本発明によると、被試験装置が異なっても、
エミュレータのプログラムを作成し直す必要がなくなる
ため、テストの準備ステップ数などを大巾に低減できる
ことになる。
エミュレータのプログラムを作成し直す必要がなくなる
ため、テストの準備ステップ数などを大巾に低減できる
ことになる。
以下に本発明を、その実施例について図面を参照して説
明する。
明する。
第1図は、本発明による一実施例を示すブロック図で、
テストされる被試験装置lに通信回線3で接続される両
方向通信テスト用のエミュレータ2は、接続される被試
験装置1の任意の期待する送受信データ列をあらかじめ
入力する手段8と、入力した期待送受信データ列を格納
する期待送受信データ列の記憶手段4と、接続された被
試験装置lの送受信テスト実施時における送受信データ
列を格納するテスト送受信データ列の記憶手段5と、期
待送受信データ列とテ曵ト送受信データ □列とを比較
する手段9と、比較した結果を格納する比較結果の記憶
手段10と、比較結果の内容を編集する手段11と、該
編集結果をプリンタまたはデイスプレィに出力する手段
12と、エミュレータ2全体を制御する手段8aとを有
している。
テストされる被試験装置lに通信回線3で接続される両
方向通信テスト用のエミュレータ2は、接続される被試
験装置1の任意の期待する送受信データ列をあらかじめ
入力する手段8と、入力した期待送受信データ列を格納
する期待送受信データ列の記憶手段4と、接続された被
試験装置lの送受信テスト実施時における送受信データ
列を格納するテスト送受信データ列の記憶手段5と、期
待送受信データ列とテ曵ト送受信データ □列とを比較
する手段9と、比較した結果を格納する比較結果の記憶
手段10と、比較結果の内容を編集する手段11と、該
編集結果をプリンタまたはデイスプレィに出力する手段
12と、エミュレータ2全体を制御する手段8aとを有
している。
なお、第2図の6は、テストされる被試験装置1の期待
する送受信データ列の一例で、入力手段8を介在して、
エミュレータ2の記憶手段4に入力される。7は、テス
ト時における被試験装置1の送受信データ列の一例で、
テスト実施時に制−手段8aによって記憶手段5に格納
される。
する送受信データ列の一例で、入力手段8を介在して、
エミュレータ2の記憶手段4に入力される。7は、テス
ト時における被試験装置1の送受信データ列の一例で、
テスト実施時に制−手段8aによって記憶手段5に格納
される。
つぎに、第1図ならびに第2図を参照して、本実施例の
動作を説明する。まず、テスト実施者は、入力手段8を
操作することによって、期待送受信データ列6を入力す
ると、該期待送受信データ列6は制御手段8aを介在し
て、記憶手段4に格納される。
動作を説明する。まず、テスト実施者は、入力手段8を
操作することによって、期待送受信データ列6を入力す
ると、該期待送受信データ列6は制御手段8aを介在し
て、記憶手段4に格納される。
かくして、エミュレータ2は制御手段8aを介在して、
記憶手段4の内容、すなわち入力された期待送受信デー
タ列6を参照しながら、通信回線3を経由して被試験装
置1とデータ通信を行なう。
記憶手段4の内容、すなわち入力された期待送受信デー
タ列6を参照しながら、通信回線3を経由して被試験装
置1とデータ通信を行なう。
このデータ通信の結果であるテスト送受信データ列7は
、制御手段8aによって記憶手段5に格納され、比較手
段9は、記憶手段4.5の内容を比較する。すなわち期
待送受信データ列6とテスト送受信データ列7とを比較
し、異なっているデータを記憶手段IOに格納する。第
2図の場合、テスト送受信データ列7の第2送受信D
EGGが記憶手段lOに記憶される。
、制御手段8aによって記憶手段5に格納され、比較手
段9は、記憶手段4.5の内容を比較する。すなわち期
待送受信データ列6とテスト送受信データ列7とを比較
し、異なっているデータを記憶手段IOに格納する。第
2図の場合、テスト送受信データ列7の第2送受信D
EGGが記憶手段lOに記憶される。
テスト実施者は入力手段8を操作することにより、制御
手段8aを介在して、テスト結果の出力要求を行なうと
、制御手段8aは記憶手段lOの内容を編集手段11に
て編集し、プリンタまたはデイスプレィの出力手段に表
示する。
手段8aを介在して、テスト結果の出力要求を行なうと
、制御手段8aは記憶手段lOの内容を編集手段11に
て編集し、プリンタまたはデイスプレィの出力手段に表
示する。
ここで上述の実施例を言い換えて要約すると、本実施例
は、データ送受信を行なう装置の通信試験を行なう装置
において、被試験装置の任意の送受信データ列を入力し
、記録する手段と、入力された送受信データ列と被試験
装置の送受信データ列とを比較する手段と、比較した結
果を記録し、出力する手段を有することを特徴とする両
方向自動通信エミュレータである。
は、データ送受信を行なう装置の通信試験を行なう装置
において、被試験装置の任意の送受信データ列を入力し
、記録する手段と、入力された送受信データ列と被試験
装置の送受信データ列とを比較する手段と、比較した結
果を記録し、出力する手段を有することを特徴とする両
方向自動通信エミュレータである。
以上説明したように本発□明は、被試験装置が変わって
も両方向通信テスト用のエミュレータのプログラムを作
成し直す必要がなく、試験工数を削減することができる
という効果がある。
も両方向通信テスト用のエミュレータのプログラムを作
成し直す必要がなく、試験工数を削減することができる
という効果がある。
第1図は、本発明による一実施例の要部を示すブロック
図、第2図は同上を説明する説明図である。 l・・・被試験装置、 2・・・両方向通信テスト用のエミュレータ、3・・・
通信回線、 4、5.10−・・記憶手段、 8・・・入力手段、 8a・・・制御手段、9・・
・比較手段。
図、第2図は同上を説明する説明図である。 l・・・被試験装置、 2・・・両方向通信テスト用のエミュレータ、3・・・
通信回線、 4、5.10−・・記憶手段、 8・・・入力手段、 8a・・・制御手段、9・・
・比較手段。
Claims (1)
- 【特許請求の範囲】 1)データの送受信を行なう装置を両方向通信にてテス
トするためのエミュレータにおいて、少なくとも、 前記テストされる被試験装置の期待される送受信データ
列を予め格納するための記憶手段と、当該被試験装置の
テスト実施時に得られる送受信データ列を格納するため
の記憶手段と、 前記期待される送受信データ列ならびに前記テストで得
られる送受信データ列を比較する手段と、 を備えていることを特徴とする両方向通信テスト用のエ
ミュレータ。 2)前記の比較する手段が、比較手段、比較結果の記憶
手段ならびに出力手段、およびこれらをコントロールす
る制御手段である前記請求項1に記載のエミュレータ。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP63023207A JPH01198148A (ja) | 1988-02-02 | 1988-02-02 | 両方向通信テスト用のエミュレータ |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP63023207A JPH01198148A (ja) | 1988-02-02 | 1988-02-02 | 両方向通信テスト用のエミュレータ |
Publications (1)
Publication Number | Publication Date |
---|---|
JPH01198148A true JPH01198148A (ja) | 1989-08-09 |
Family
ID=12104219
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP63023207A Pending JPH01198148A (ja) | 1988-02-02 | 1988-02-02 | 両方向通信テスト用のエミュレータ |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPH01198148A (ja) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2009081609A (ja) * | 2007-09-26 | 2009-04-16 | Nec Corp | コンピュータ及び通信処理方法 |
-
1988
- 1988-02-02 JP JP63023207A patent/JPH01198148A/ja active Pending
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2009081609A (ja) * | 2007-09-26 | 2009-04-16 | Nec Corp | コンピュータ及び通信処理方法 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US5022028A (en) | Software verification apparatus | |
DE3789721T2 (de) | Vielseitiger Unterrichtsimulator. | |
US20080270841A1 (en) | Test case manager | |
US5390131A (en) | Apparatus and method for displaying wafer test results in real time | |
US5400263A (en) | Apparatus and method for specifying the flow of test execution and the binning for a testing system | |
CN1989464A (zh) | 可编程控制器用程序生成装置、方法及程序存储介质 | |
US5495578A (en) | Apparatus and method for changing the behavior of a computer program while retaining control of program execution | |
US5404526A (en) | Improved method for accessing machine state information | |
JPH01198148A (ja) | 両方向通信テスト用のエミュレータ | |
US5381344A (en) | Apparatus and method for obtaining a list of numbers of wafers for integrated circuit testing | |
JPH10133914A (ja) | 計算機システム及びデバイス入出力シミュレータ | |
EP0049176A1 (en) | Program composing method | |
JPS63193236A (ja) | コンピュータ及び/又はソフトウエアの試験方法及び装置 | |
JP2653276B2 (ja) | キーボードシュミレータ | |
JPS60122435A (ja) | メモリダンプ方式 | |
US12086577B2 (en) | Method for creating and executing a control program for controlling an automation system, and automation system | |
JPH0587850B2 (ja) | ||
JPH04308949A (ja) | 通信システムの障害解析方式 | |
JPS60254350A (ja) | デ−タ通信制御装置 | |
KR950012494B1 (ko) | 백 업 저장 장치를 갖는 시스템의 테스트 방법 | |
JPS5858660A (ja) | デ−タ入力操作の解析処理方式 | |
JPS6218072B2 (ja) | ||
JPH0335125A (ja) | 測定装置 | |
JPH03130839A (ja) | オンラインシミュレーション方式 | |
US20030133419A1 (en) | Methods, systems and computer program products for accessing descriptive information associated with a TDMA/GSM switch |